Ignore:
Timestamp:
Jun 27, 2017, 10:53:32 AM (7 years ago)
Author:
ertl-honda
Message:

3.1.0を反映

File:
1 edited

Legend:

Unmodified
Added
Removed
  • asp3_wo_tecs/trunk/arch/arm_gcc/doc/arm_vmsa_memo.txt

    r302 r306  
    55                作成è€
    66: 高田広章(名古屋大学)
    7                 最終更新: 2015å¹´8月6日
     7                最終更新: 2016å¹´1月16日
    88
    99○メモの位置づけ
     
    382382±æœ‰ï¼ˆ1)か非å
    383383±æœ‰ï¼ˆ0)か
     384・ビット[0]
     385        ページテーブルウォークがキャッシュできる(1)かできない(0)か
    384386・他のビットは未使用
     387
     388・ARMv5以前は,ビット[4:0]はサポートしておらず,0にすべき(以下の記述よ
     389り判断).
     390
     391参考文献[1]のB4.7.1節より
     392--------------------
     393Prior to VMSAv6, a single TTBR existed. Only bits[31:14] of the
     394Translation Table Base Register are significant, and bits[13:0] should
     395be zero.
     396--------------------
    385397
    386398●TTBR1(Translation Table Base Register 1)… (0, c2, c0, 1)
Note: See TracChangeset for help on using the changeset viewer.