source: ssp_arm_gcc/trunk/arch/arm_gcc/common/core_sil.h@ 92

Last change on this file since 92 was 92, checked in by nmir-saito, 9 years ago

add separate package of SSP kernel for ARM + SkyEye(experimental)

File size: 3.8 KB
Line 
1/*
2 * TOPPERS Software
3 * Toyohashi Open Platform for Embedded Real-Time Systems
4 *
5 * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
6 * Toyohashi Univ. of Technology, JAPAN
7 * Copyright (C) 2004-2010 by Embedded and Real-Time Systems Laboratory
8 * Graduate School of Information Science, Nagoya Univ., JAPAN
9 *
10 * 上記著作権者は,以下の(1)〜(4)の条件を満たす場合に限り,本ソフトウェ
11 * ア(本ソフトウェアを改変したものを含む.以下同じ)を使用・複製・改
12 * 変・再配布(以下,利用と呼ぶ)することを無償で許諾する.
13 * (1) 本ソフトウェアをソースコードの形で利用する場合には,上記の著作
14 * 権表示,この利用条件および下記の無保証規定が,そのままの形でソー
15 * スコード中に含まれていること.
16 * (2) 本ソフトウェアを,ライブラリ形式など,他のソフトウェア開発に使
17 * 用できる形で再配布する場合には,再配布に伴うドキュメント(利用
18 * 者マニュアルなど)に,上記の著作権表示,この利用条件および下記
19 * の無保証規定を掲載すること.
20 * (3) 本ソフトウェアを,機器に組み込むなど,他のソフトウェア開発に使
21 * 用できない形で再配布する場合には,次のいずれかの条件を満たすこ
22 * と.
23 * (a) 再配布に伴うドキュメント(利用者マニュアルなど)に,上記の著
24 * 作権表示,この利用条件および下記の無保証規定を掲載すること.
25 * (b) 再配布の形態を,別に定める方法によって,TOPPERSプロジェクトに
26 * 報告すること.
27 * (4) 本ソフトウェアの利用により直接的または間接的に生じるいかなる損
28 * 害からも,上記著作権者およびTOPPERSプロジェクトを免責すること.
29 * また,本ソフトウェアのユーザまたはエンドユーザからのいかなる理
30 * 由に基づく請求からも,上記著作権者およびTOPPERSプロジェクトを
31 * 免責すること.
32 *
33 * 本ソフトウェアは,無保証で提供されているものである.上記著作権者お
34 * よびTOPPERSプロジェクトは,本ソフトウェアに関して,特定の使用目的
35 * に対する適合性も含めて,いかなる保証も行わない.また,本ソフトウェ
36 * アの利用により直接的または間接的に生じたいかなる損害に関しても,そ
37 * の責任を負わない.
38 *
39 * @(#) $Id: core_sil.h 619 2014-03-18 06:10:27Z nmir-saito $
40 */
41
42/*
43 * sil.hのコア依存部(ARM用)
44 */
45
46#ifndef TOPPERS_CORE_SIL_H
47#define TOPPERS_CORE_SIL_H
48
49#ifndef TOPPERS_MACRO_ONLY
50
51#ifdef __thumb__
52/*
53 * 制御レジスタの操作関数
54 */
55
56/*
57 * ステータスレジスタ(CPSR)の現在値の読出し
58 */
59extern uint32_t current_sr(void);
60
61/*
62 * ステータスレジスタ(CPSR)の現在値の変更
63 */
64extern void set_sr(uint32_t sr);
65#endif /* __thumb__ */
66
67/*
68 * すべての割込み(FIQとIRQ)の禁止
69 */
70Inline uint32_t
71TOPPERS_disint(void)
72{
73 uint32_t cpsr;
74 uint32_t irq_fiq_mask;
75
76#ifndef __thumb__
77 Asm("mrs %0,CPSR" : "=r"(cpsr));
78 irq_fiq_mask = cpsr & (0x40|0x80);
79 cpsr |= (0x40|0x80);
80 Asm("msr CPSR, %0" : : "r"(cpsr) :"memory", "cc");
81#else /* __thumb__ */
82 cpsr = current_sr();
83 irq_fiq_mask = cpsr & (0x40|0x80);
84 cpsr |= (0x40|0x80);
85 set_sr(cpsr);
86#endif /* __thumb__ */
87
88 return(irq_fiq_mask);
89}
90
91/*
92 * FIQ,IRQの設定
93 */
94Inline void
95TOPPERS_set_fiq_irq(uint32_t TOPPERS_irq_fiq_mask)
96{
97 uint32_t cpsr;
98
99#ifndef __thumb__
100 Asm("mrs %0,CPSR" : "=r"(cpsr));
101 cpsr = cpsr & ~(0x40|0x80);
102 cpsr = cpsr | (TOPPERS_irq_fiq_mask & (0x40|0x80));
103 Asm("msr CPSR, %0" : : "r"(cpsr):"memory", "cc");
104#else /* __thumb__ */
105 cpsr = current_sr();
106 cpsr = cpsr & ~(0x40|0x80);
107 cpsr = cpsr | (TOPPERS_irq_fiq_mask& (0x40|0x80));
108 set_sr(cpsr);
109#endif /* __thumb__ */
110}
111
112/*
113 * 全割込みロック状態の制御
114 */
115#define SIL_PRE_LOC uint32_t TOPPERS_irq_fiq_mask
116#define SIL_LOC_INT() ((void)(TOPPERS_irq_fiq_mask = TOPPERS_disint()))
117#define SIL_UNL_INT() (TOPPERS_set_fiq_irq(TOPPERS_irq_fiq_mask))
118
119/*
120 * 微少時間待ち
121 */
122Inline void
123sil_dly_nse(ulong_t dlytim)
124{
125 register uint32_t r0 asm("r0") = (uint32_t) dlytim;
126 Asm("bl _sil_dly_nse" : "=g"(r0) : "0"(r0) : "lr","cc");
127}
128
129#endif /* TOPPERS_MACRO_ONLY */
130
131#endif /* TOPPERS_CORE_SIL_H */
Note: See TracBrowser for help on using the repository browser.