[363] | 1 | /*
|
---|
| 2 | * TOPPERS/JSP Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * Just Standard Profile Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * 2003 by Advanced Data Controls, Corp
|
---|
| 9 | *
|
---|
| 10 | * ä¸è¨èä½æ¨©è
|
---|
| 11 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
| 12 | * ã«ãã£ã¦å
|
---|
| 13 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
| 14 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
| 15 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
| 16 | å¸ï¼ä»¥ä¸ï¼
|
---|
| 17 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
| 18 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
| 19 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
| 20 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
| 21 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 22 | * ç¨ã§ããå½¢ã§åé
|
---|
| 23 | å¸ããå ´åã«ã¯ï¼åé
|
---|
| 24 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
| 25 | * è
|
---|
| 26 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
| 27 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 28 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 29 | * ç¨ã§ããªãå½¢ã§åé
|
---|
| 30 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
| 31 | * ã¨ï¼
|
---|
| 32 | * (a) åé
|
---|
| 33 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
| 34 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
| 35 | * ä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 36 | * (b) åé
|
---|
| 37 | å¸ã®å½¢æ
|
---|
| 38 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
| 39 | * å ±åãããã¨ï¼
|
---|
| 40 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
| 41 | * 害ãããï¼ä¸è¨èä½æ¨©è
|
---|
| 42 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
| 43 | 責ãããã¨ï¼
|
---|
| 44 | *
|
---|
| 45 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨èä½æ¨©è
|
---|
| 46 | ã
|
---|
| 47 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
| 48 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
| 49 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæ害ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
| 50 | *
|
---|
| 51 | * @(#) $Id: fdc37c935a.c,v 1.4 2003/12/24 08:00:42 honda Exp $
|
---|
| 52 | */
|
---|
| 53 |
|
---|
| 54 | /*
|
---|
| 55 | * ã¹ã¼ãI/O FDC37C935A ç¨ãã©ã¤ã
|
---|
| 56 | */
|
---|
| 57 |
|
---|
| 58 | #include <s_services.h>
|
---|
| 59 | #include "fdc37c935a.h"
|
---|
| 60 |
|
---|
| 61 | /*
|
---|
| 62 | * åæå
|
---|
| 63 | */
|
---|
| 64 | void
|
---|
| 65 | smsc_init(void)
|
---|
| 66 | {
|
---|
| 67 | /*
|
---|
| 68 | * Enter Config mode
|
---|
| 69 | */
|
---|
| 70 | sil_wrh_mem((VP)SMSC_CONFIG_PORT, (0x55 << 8));
|
---|
| 71 | sil_wrh_mem((VP)SMSC_CONFIG_PORT, (0x55 << 8));
|
---|
| 72 |
|
---|
| 73 | /*
|
---|
| 74 | * Init SCI0
|
---|
| 75 | */
|
---|
| 76 | /* Power on */
|
---|
| 77 | smsc_config_write(0x22, (smsc_config_read(0x22) | 0x10));
|
---|
| 78 | /* Select SCI0 */
|
---|
| 79 | smsc_config_write(0x07, 0x04);
|
---|
| 80 | /* Enable SCI0 */
|
---|
| 81 | smsc_config_write(0x30, 0x01);
|
---|
| 82 | /* Set SCI0 Base Address */
|
---|
| 83 | smsc_config_write(0x60, (SMSC_SCI0_BASE_ADDR & 0xff00) >> 8);
|
---|
| 84 | smsc_config_write(0x61, (SMSC_SCI0_BASE_ADDR & 0xff));
|
---|
| 85 | /* IRQ4 */
|
---|
| 86 | smsc_config_write(0x70, 0x04);
|
---|
| 87 |
|
---|
| 88 |
|
---|
| 89 | /*
|
---|
| 90 | * Exit Config mode
|
---|
| 91 | */
|
---|
| 92 | sil_wrh_mem((VP)SMSC_CONFIG_PORT, (0xAA << 8));
|
---|
| 93 | }
|
---|
| 94 |
|
---|
| 95 |
|
---|
| 96 | /*
|
---|
| 97 | * ã¹ã¼ãã¼I/O(FDC37C935A)ç¨ ç°¡æSIOãã©ã¤ã
|
---|
| 98 | */
|
---|
| 99 |
|
---|
| 100 | /*
|
---|
| 101 | * ã·ãªã¢ã«I/Oãã¼ãåæåãããã¯
|
---|
| 102 | */
|
---|
| 103 | typedef struct sio_port_initialization_block {
|
---|
| 104 | char dummy;
|
---|
| 105 | } SIOPINIB;
|
---|
| 106 |
|
---|
| 107 | /*
|
---|
| 108 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯
|
---|
| 109 | */
|
---|
| 110 | struct sio_port_control_block {
|
---|
| 111 | const SIOPINIB *siopinib; /* ã·ãªã¢ã«I/Oãã¼ãåæåããã㯠*/
|
---|
| 112 | VP_INT exinf; /* æ¡å¼µæ
|
---|
| 113 | å ± */
|
---|
| 114 | BOOL openflag; /* ãªã¼ãã³æ¸ã¿ãã©ã° */
|
---|
| 115 | BOOL sendflag; /* éä¿¡å²è¾¼ã¿ã¤ãã¼ãã«ãã©ã° */
|
---|
| 116 | BOOL getready; /* æåãåä¿¡ããç¶æ
|
---|
| 117 | */
|
---|
| 118 | BOOL putready; /* æåãéä¿¡ã§ããç¶æ
|
---|
| 119 | */
|
---|
| 120 | };
|
---|
| 121 |
|
---|
| 122 | /*
|
---|
| 123 | * ã·ãªã¢ã«I/Oãã¼ãåæåãããã¯
|
---|
| 124 | */
|
---|
| 125 | const SIOPINIB siopinib_table[TNUM_SIOP]= {{0}};
|
---|
| 126 |
|
---|
| 127 | /*
|
---|
| 128 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®ã¨ãªã¢
|
---|
| 129 | */
|
---|
| 130 | SIOPCB siopcb_table[TNUM_SIOP];
|
---|
| 131 |
|
---|
| 132 |
|
---|
| 133 | /*
|
---|
| 134 | * ã·ãªã¢ã«I/Oãã¼ãIDãã管çãããã¯ãåãåºãããã®ãã¯ã
|
---|
| 135 | */
|
---|
| 136 | #define INDEX_SIOP(siopid) ((UINT)((siopid) - 1))
|
---|
| 137 | #define get_siopcb(siopid) (&(siopcb_table[INDEX_SIOP(siopid)]))
|
---|
| 138 |
|
---|
| 139 |
|
---|
| 140 | /*
|
---|
| 141 | * æåãåä¿¡ããã?
|
---|
| 142 | */
|
---|
| 143 | Inline BOOL
|
---|
| 144 | smsc_sci0_getready(SIOPCB *siopcb)
|
---|
| 145 | {
|
---|
| 146 | return(((sil_reh_mem((VP)SMSC_SCI0_LSR) >> 8) & 0x01) != 0);
|
---|
| 147 | }
|
---|
| 148 |
|
---|
| 149 | /*
|
---|
| 150 | * æåãéä¿¡ã§ããã?
|
---|
| 151 | */
|
---|
| 152 | Inline BOOL
|
---|
| 153 | smsc_sci0_putready(SIOPCB *siopcb)
|
---|
| 154 | {
|
---|
| 155 | return(((sil_reh_mem((VP)SMSC_SCI0_LSR) >> 8) & 0x60) != 0);
|
---|
| 156 | }
|
---|
| 157 |
|
---|
| 158 | /*
|
---|
| 159 | * åä¿¡ããæåã®åãåºã
|
---|
| 160 | */
|
---|
| 161 | Inline char
|
---|
| 162 | smsc_sci0_getchar(SIOPCB *siopcb)
|
---|
| 163 | {
|
---|
| 164 | return (sil_reh_mem((VP)SMSC_SCI0_RBR) >> 8);
|
---|
| 165 | }
|
---|
| 166 |
|
---|
| 167 | /*
|
---|
| 168 | * éä¿¡ããæåã®æ¸ãè¾¼ã¿
|
---|
| 169 | */
|
---|
| 170 | Inline void
|
---|
| 171 | smsc_sci0_putchar(SIOPCB *siopcb, char c)
|
---|
| 172 | {
|
---|
| 173 | sil_wrh_mem((VP)SMSC_SCI0_THR, c << 8);
|
---|
| 174 | }
|
---|
| 175 |
|
---|
| 176 | /*
|
---|
| 177 | * éä¿¡å²è¾¼ã¿è¨±å¯
|
---|
| 178 | */
|
---|
| 179 | Inline void
|
---|
| 180 | smsc_sci0_enable_send(SIOPCB *siopcb)
|
---|
| 181 | {
|
---|
| 182 |
|
---|
| 183 | sil_wrh_mem((VP)SMSC_SCI0_IER,
|
---|
| 184 | (((sil_reh_mem((VP)SMSC_SCI0_IER) >> 8) | 0x02) << 8));
|
---|
| 185 | }
|
---|
| 186 |
|
---|
| 187 | /*
|
---|
| 188 | * éä¿¡å²è¾¼ã¿ç¦æ¢
|
---|
| 189 | */
|
---|
| 190 | Inline void
|
---|
| 191 | smsc_sci0_disable_send(SIOPCB *siopcb)
|
---|
| 192 | {
|
---|
| 193 | sil_wrh_mem((VP)SMSC_SCI0_IER,
|
---|
| 194 | (((sil_reh_mem((VP)SMSC_SCI0_IER) >> 8) & ~0x02) << 8));
|
---|
| 195 | }
|
---|
| 196 |
|
---|
| 197 | /*
|
---|
| 198 | * åä¿¡å²è¾¼ã¿è¨±å¯
|
---|
| 199 | */
|
---|
| 200 | Inline void
|
---|
| 201 | smsc_sci0_enable_rcv(SIOPCB *siopcb)
|
---|
| 202 | {
|
---|
| 203 |
|
---|
| 204 | sil_wrh_mem((VP)SMSC_SCI0_IER,
|
---|
| 205 | (((sil_reh_mem((VP)SMSC_SCI0_IER) >> 8) | 0x01) << 8));
|
---|
| 206 | }
|
---|
| 207 |
|
---|
| 208 | /*
|
---|
| 209 | * åä¿¡å²è¾¼ã¿ç¦æ¢
|
---|
| 210 | */
|
---|
| 211 | Inline void
|
---|
| 212 | smsc_sci0_disable_rcv(SIOPCB *siopcb)
|
---|
| 213 | {
|
---|
| 214 | sil_wrh_mem((VP)SMSC_SCI0_IER,
|
---|
| 215 | (((sil_reh_mem((VP)SMSC_SCI0_IER) >> 8) & ~0x01) << 8));
|
---|
| 216 | }
|
---|
| 217 |
|
---|
| 218 |
|
---|
| 219 |
|
---|
| 220 |
|
---|
| 221 |
|
---|
| 222 | /*
|
---|
| 223 | * SIOãã©ã¤ãã®åæåã«ã¼ãã³
|
---|
| 224 | * 1ãã¼ããããªãããï¼ãã¾ãæå³ã¯ãªã
|
---|
| 225 | */
|
---|
| 226 | void
|
---|
| 227 | smsc_sci0_initialize()
|
---|
| 228 | {
|
---|
| 229 | SIOPCB *siopcb;
|
---|
| 230 | UINT i;
|
---|
| 231 |
|
---|
| 232 | /*
|
---|
| 233 | * ã·ã«ã¢ã«I/Oãã¼ã管çãããã¯ã®åæå
|
---|
| 234 | */
|
---|
| 235 | for (siopcb = siopcb_table, i = 0; i < TNUM_SIOP; siopcb++, i++) {
|
---|
| 236 | siopcb->siopinib = &(siopinib_table[i]);
|
---|
| 237 | siopcb->openflag = FALSE;
|
---|
| 238 | siopcb->sendflag = FALSE;
|
---|
| 239 | }
|
---|
| 240 | }
|
---|
| 241 |
|
---|
| 242 | /*
|
---|
| 243 | * å²è¾¼ã¿ä»¥å¤ã®åæå
|
---|
| 244 | */
|
---|
| 245 | void
|
---|
| 246 | fdc37c935a_init(void)
|
---|
| 247 | {
|
---|
| 248 | volatile UH dummy;
|
---|
| 249 |
|
---|
| 250 | /* BIT7 = 1 */
|
---|
| 251 | sil_wrh_mem((VP)SMSC_SCI0_LCR, 0x83 << 8);
|
---|
| 252 |
|
---|
| 253 | /* Set BPS */
|
---|
| 254 | sil_wrh_mem((VP)SMSC_SCI0_DLL, ((SMSC_SCI0_BPS & 0x00ff) << 8));
|
---|
| 255 | sil_wrh_mem((VP)SMSC_SCI0_DLM, ((SMSC_SCI0_BPS >> 8) << 8));
|
---|
| 256 |
|
---|
| 257 | /* BIT7 = 0 Divisor Latch BIT6 = 0 No Break : BIT3 = 0 NoParity
|
---|
| 258 | : BIT2 = 0 1Stopbit : BIT1,0 = {1.1} 8bitData */
|
---|
| 259 | sil_wrh_mem((VP)SMSC_SCI0_LCR, 0x03 << 8);
|
---|
| 260 |
|
---|
| 261 | /* Do not use FIFO */
|
---|
| 262 | sil_wrh_mem((VP)SMSC_SCI0_FCR, 0x0000);
|
---|
| 263 |
|
---|
| 264 | /* Clear Status */
|
---|
| 265 | dummy = sil_reh_mem((VP)SMSC_SCI0_RBR);
|
---|
| 266 | dummy = sil_reh_mem((VP)SMSC_SCI0_LSR);
|
---|
| 267 | }
|
---|
| 268 |
|
---|
| 269 | /*
|
---|
| 270 | * ãªã¼ãã³ãã¦ãããã¼ããããã
|
---|
| 271 | */
|
---|
| 272 | BOOL
|
---|
| 273 | smsc_sci0_openflag(void)
|
---|
| 274 | {
|
---|
| 275 | return(siopcb_table[0].openflag);
|
---|
| 276 | }
|
---|
| 277 |
|
---|
| 278 | /*
|
---|
| 279 | * ã·ãªã¢ã«I/Oãã¼ãã®ãªã¼ãã³
|
---|
| 280 | */
|
---|
| 281 | SIOPCB *
|
---|
| 282 | smsc_sci0_opn_por(ID siopid, VP_INT exinf)
|
---|
| 283 | {
|
---|
| 284 | SIOPCB *siopcb;
|
---|
| 285 | const SIOPINIB *siopinib;
|
---|
| 286 |
|
---|
| 287 |
|
---|
| 288 | siopcb = get_siopcb(siopid);
|
---|
| 289 | siopinib = siopcb->siopinib;
|
---|
| 290 |
|
---|
| 291 | fdc37c935a_init();
|
---|
| 292 |
|
---|
| 293 | /* Enable Receive Data Interrupt */
|
---|
| 294 | sil_wrh_mem((VP)SMSC_SCI0_IER, (0x01 << 8));
|
---|
| 295 | sil_wrh_mem((VP)SMSC_SCI0_MCR, 0x08 << 8);
|
---|
| 296 |
|
---|
| 297 | /*
|
---|
| 298 | * MS7729RSE01ã§ã¯ï¼ä¸åº¦éä¿¡å²è¾¼ã¿ãçºçããã¦ãããªãã¨å²è¾¼ã¿
|
---|
| 299 | * ã¬ãã«16ã®å²è¾¼ã¿ãçºçãã¦ãã¾ãæ£ããåä½ããªãï¼
|
---|
| 300 | */
|
---|
| 301 | /* éä¿¡å²ãè¾¼ã¿è¦æ±ãè¨±å¯ */
|
---|
| 302 | sil_wrh_mem((VP)SMSC_SCI0_IER,
|
---|
| 303 | (((sil_reh_mem((VP)SMSC_SCI0_IER) >> 8) | 0x02) << 8));
|
---|
| 304 | /* éä¿¡å²ãè¾¼ã¿è¦æ±ãç¦æ¢ */
|
---|
| 305 | sil_wrh_mem((VP)SMSC_SCI0_IER,
|
---|
| 306 | (((sil_reh_mem((VP)SMSC_SCI0_IER) >> 8) & ~0x02) << 8));
|
---|
| 307 |
|
---|
| 308 | siopcb->exinf = exinf;
|
---|
| 309 | siopcb->getready = siopcb->putready = FALSE;
|
---|
| 310 | siopcb->openflag = TRUE;
|
---|
| 311 |
|
---|
| 312 | return(siopcb);
|
---|
| 313 | }
|
---|
| 314 |
|
---|
| 315 | /*
|
---|
| 316 | * ã·ãªã¢ã«I/Oãã¼ãã®ã¯ãã¼ãº
|
---|
| 317 | */
|
---|
| 318 | void
|
---|
| 319 | smsc_sci0_cls_por(SIOPCB *siopcb)
|
---|
| 320 | {
|
---|
| 321 | sil_wrh_mem((VP)SMSC_SCI0_IER, 0x00); /* å²è¾¼ã¿ã®ç¦æ¢ */
|
---|
| 322 | siopcb->openflag = FALSE;
|
---|
| 323 | }
|
---|
| 324 |
|
---|
| 325 | /*
|
---|
| 326 | * ã·ãªã¢ã«I/Oãã¼ãã¸ã®ãã¼ãªã³ã°ã§ã®åºå
|
---|
| 327 | */
|
---|
| 328 | void
|
---|
| 329 | fdc37c935a_pol_putc(char c)
|
---|
| 330 | {
|
---|
| 331 | while(((sil_reh_mem((VP)SMSC_SCI0_LSR) >> 8) & 0x60) == 0)
|
---|
| 332 | ;
|
---|
| 333 |
|
---|
| 334 | sil_wrh_mem((VP)SMSC_SCI0_THR, c << 8);
|
---|
| 335 | }
|
---|
| 336 |
|
---|
| 337 | /*
|
---|
| 338 | * ã·ãªã¢ã«I/Oãã¼ãã¸ã®æåéä¿¡
|
---|
| 339 | */
|
---|
| 340 | BOOL
|
---|
| 341 | smsc_sci0_snd_chr(SIOPCB *siopcb, char c)
|
---|
| 342 | {
|
---|
| 343 | if (smsc_sci0_putready(siopcb)){
|
---|
| 344 | smsc_sci0_putchar(siopcb, c);
|
---|
| 345 | return(TRUE);
|
---|
| 346 | }
|
---|
| 347 | return(FALSE);
|
---|
| 348 | }
|
---|
| 349 |
|
---|
| 350 | /*
|
---|
| 351 | * ã·ãªã¢ã«I/Oãã¼ãããã®æååä¿¡
|
---|
| 352 | */
|
---|
| 353 | INT
|
---|
| 354 | smsc_sci0_rcv_chr(SIOPCB *siopcb)
|
---|
| 355 | {
|
---|
| 356 | if (smsc_sci0_getready(siopcb)) {
|
---|
| 357 | return((INT)(UB) smsc_sci0_getchar(siopcb));
|
---|
| 358 | }
|
---|
| 359 | return(-1);
|
---|
| 360 | }
|
---|
| 361 |
|
---|
| 362 |
|
---|
| 363 | /*
|
---|
| 364 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®è¨±å¯
|
---|
| 365 | */
|
---|
| 366 | void
|
---|
| 367 | smsc_sci0_ena_cbr(SIOPCB *siopcb, UINT cbrtn)
|
---|
| 368 | {
|
---|
| 369 |
|
---|
| 370 | switch (cbrtn) {
|
---|
| 371 | case SIO_ERDY_SND:
|
---|
| 372 | smsc_sci0_enable_send(siopcb);
|
---|
| 373 | break;
|
---|
| 374 | case SIO_ERDY_RCV:
|
---|
| 375 | smsc_sci0_enable_rcv(siopcb);
|
---|
| 376 | break;
|
---|
| 377 | }
|
---|
| 378 | }
|
---|
| 379 |
|
---|
| 380 | /*
|
---|
| 381 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®ç¦æ¢
|
---|
| 382 | */
|
---|
| 383 | void
|
---|
| 384 | smsc_sci0_dis_cbr(SIOPCB *siopcb, UINT cbrtn)
|
---|
| 385 | {
|
---|
| 386 | switch (cbrtn) {
|
---|
| 387 | case SIO_ERDY_SND:
|
---|
| 388 | smsc_sci0_disable_send(siopcb);
|
---|
| 389 | break;
|
---|
| 390 | case SIO_ERDY_RCV:
|
---|
| 391 | smsc_sci0_disable_rcv(siopcb);
|
---|
| 392 | break;
|
---|
| 393 | }
|
---|
| 394 | }
|
---|
| 395 |
|
---|
| 396 | /*
|
---|
| 397 | * ã·ãªã¢ã«I/Oãã¼ãã«å¯¾ããå²è¾¼ã¿å¦ç
|
---|
| 398 | */
|
---|
| 399 | static void
|
---|
| 400 | smsc_sci0_isr_siop(SIOPCB *siopcb)
|
---|
| 401 | {
|
---|
| 402 | if (smsc_sci0_getready(siopcb)) {
|
---|
| 403 | /*
|
---|
| 404 | * åä¿¡éç¥ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 405 | */
|
---|
| 406 | smsc_sci0_ierdy_rcv(siopcb->exinf);
|
---|
| 407 | }
|
---|
| 408 | if (smsc_sci0_putready(siopcb)) {
|
---|
| 409 | /*
|
---|
| 410 | * éä¿¡å¯è½ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 411 | */
|
---|
| 412 | smsc_sci0_ierdy_snd(siopcb->exinf);
|
---|
| 413 | }
|
---|
| 414 | }
|
---|
| 415 |
|
---|
| 416 | /*
|
---|
| 417 | * SIOã®å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³
|
---|
| 418 | */
|
---|
| 419 | void
|
---|
| 420 | smsc_sci0_isr()
|
---|
| 421 | {
|
---|
| 422 | smsc_sci0_isr_siop(&(siopcb_table[0]));
|
---|
| 423 | }
|
---|