[363] | 1 | /*
|
---|
| 2 | * TOPPERS/JSP Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * Just Standard Profile Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2004 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * Copyright (C) 2001-2010 by Industrial Technology Institute,
|
---|
| 9 | * Miyagi Prefectural Government, JAPAN
|
---|
| 10 | * Copyright (C) 2001-2004 by Dep. of Computer Science and Engineering
|
---|
| 11 | * Tomakomai National College of Technology, JAPAN
|
---|
| 12 | * Copyright (C) 2001-2004 by Kunihiko Ohnaka
|
---|
| 13 | *
|
---|
| 14 | * ä¸è¨èä½æ¨©è
|
---|
| 15 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
| 16 | * ã«ãã£ã¦å
|
---|
| 17 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
| 18 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
| 19 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
| 20 | å¸ï¼ä»¥ä¸ï¼
|
---|
| 21 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
| 22 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
| 23 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
| 24 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
| 25 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 26 | * ç¨ã§ããå½¢ã§åé
|
---|
| 27 | å¸ããå ´åã«ã¯ï¼åé
|
---|
| 28 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
| 29 | * è
|
---|
| 30 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
| 31 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 32 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 33 | * ç¨ã§ããªãå½¢ã§åé
|
---|
| 34 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
| 35 | * ã¨ï¼
|
---|
| 36 | * (a) åé
|
---|
| 37 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
| 38 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
| 39 | * ä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 40 | * (b) åé
|
---|
| 41 | å¸ã®å½¢æ
|
---|
| 42 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
| 43 | * å ±åãããã¨ï¼
|
---|
| 44 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
| 45 | * 害ãããï¼ä¸è¨èä½æ¨©è
|
---|
| 46 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
| 47 | 責ãããã¨ï¼
|
---|
| 48 | *
|
---|
| 49 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨èä½æ¨©è
|
---|
| 50 | ã
|
---|
| 51 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
| 52 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
| 53 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæ害ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
| 54 | *
|
---|
| 55 | * @(#) $Id: sys_config.h,v 1.16 2007/03/23 07:22:15 honda Exp $
|
---|
| 56 | */
|
---|
| 57 |
|
---|
| 58 | /*
|
---|
| 59 | *ãã¿ã¼ã²ããã·ã¹ãã ä¾åã¢ã¸ã¥ã¼ã«
|
---|
| 60 | *
|
---|
| 61 | * ãã®ã¤ã³ã¯ã«ã¼ããã¡ã¤ã«ã¯ï¼t_config.h ã®ã¿ããã¤ã³ã¯ã«ã¼ããããï¼
|
---|
| 62 | * ä»ã®ãã¡ã¤ã«ããç´æ¥ã¤ã³ã¯ã«ã¼ããã¦ã¯ãªããªãï¼
|
---|
| 63 | */
|
---|
| 64 |
|
---|
| 65 | #ifndef _SYS_CONFIG_H_
|
---|
| 66 | #define _SYS_CONFIG_H_
|
---|
| 67 |
|
---|
| 68 | /*
|
---|
| 69 | * ã«ã¼ãã«ã®å
|
---|
| 70 | é¨èå¥åã®ãªãã¼ã
|
---|
| 71 | */
|
---|
| 72 |
|
---|
| 73 | #include <sys_rename.h>
|
---|
| 74 |
|
---|
| 75 | /*
|
---|
| 76 | * ã¿ã¼ã²ããã·ã¹ãã ã®ãã¼ãã¦ã§ã¢è³æºã®å®ç¾©
|
---|
| 77 | */
|
---|
| 78 |
|
---|
| 79 | #include <h8.h>
|
---|
| 80 | #include <h8_3069f.h>
|
---|
| 81 |
|
---|
| 82 | /*
|
---|
| 83 | * èµ·åã¡ãã»ã¼ã¸ã®ã¿ã¼ã²ããå
|
---|
| 84 | */
|
---|
| 85 |
|
---|
| 86 | #define TARGET_NAME "AKI-H8/3069F"
|
---|
| 87 |
|
---|
| 88 |
|
---|
| 89 | /*
|
---|
| 90 | * chg_ipmããµãã¼ããããã©ããã®å®ç¾©
|
---|
| 91 | */
|
---|
| 92 | #define SUPPORT_CHG_IPM
|
---|
| 93 |
|
---|
| 94 | /*
|
---|
| 95 | * vxget_tim ããµãã¼ããããã©ããã®å®ç¾©
|
---|
| 96 | */
|
---|
| 97 | #define SUPPORT_VXGET_TIM
|
---|
| 98 |
|
---|
| 99 | /*
|
---|
| 100 | * ã¹ã¿ãã¯é åã®å®ç¾©
|
---|
| 101 | */
|
---|
| 102 |
|
---|
| 103 | /* éã¿ã¹ã¯ã³ã³ããã¹ãç¨ã¹ã¿ãã¯ã®åæå¤ */
|
---|
| 104 | #ifdef REDBOOT
|
---|
| 105 | #define STACKTOP (0x50fff0)
|
---|
| 106 | #else /* REDBOOT */
|
---|
| 107 | #define STACKTOP (H8IN_RAM_BASE + H8IN_RAM_SIZE)
|
---|
| 108 | #endif /* #ifdef REDBOOT */
|
---|
| 109 |
|
---|
| 110 | #define str_STACKTOP _TO_STRING(STACKTOP)
|
---|
| 111 |
|
---|
| 112 | /* RedbootãRAMä¸ã«æã¤ãã¯ã¿ãã¼ãã«ã®å
|
---|
| 113 | é ã¢ãã¬ã¹ */
|
---|
| 114 | #define VECTOR_TABLE_ADDR 0x00fffd20
|
---|
| 115 |
|
---|
| 116 | #ifndef _MACRO_ONLY
|
---|
| 117 |
|
---|
| 118 | /*
|
---|
| 119 | * ã¿ã¼ã²ããã·ã¹ãã ä¾åã®åæå
|
---|
| 120 | */
|
---|
| 121 |
|
---|
| 122 | extern void sys_initialize(void);
|
---|
| 123 |
|
---|
| 124 | /*
|
---|
| 125 | * ã¿ã¼ã²ããã·ã¹ãã ã®çµäº
|
---|
| 126 | *
|
---|
| 127 | * ã·ã¹ãã ãçµäºããæã«ä½¿ãï¼ROMã¢ãã¿å¼åºãã§å®ç¾ãããã¨ãæ³å®ã
|
---|
| 128 | * ã¦ããï¼
|
---|
| 129 | */
|
---|
| 130 |
|
---|
| 131 | extern void sys_exit(void);
|
---|
| 132 |
|
---|
| 133 | /*
|
---|
| 134 | * ã¿ã¼ã²ããã·ã¹ãã ã®æååºå
|
---|
| 135 | *
|
---|
| 136 | * ã·ã¹ãã ã®ä½ã¬ãã«ã®æååºåã«ã¼ãã³ï¼ROMã¢ãã¿å¼åºãã§å®ç¾ããã
|
---|
| 137 | * ã¨ãæ³å®ãã¦ããï¼
|
---|
| 138 | */
|
---|
| 139 |
|
---|
| 140 | extern void cpu_putc(char c);
|
---|
| 141 |
|
---|
| 142 | Inline void
|
---|
| 143 | sys_putc(char c)
|
---|
| 144 | {
|
---|
| 145 | cpu_putc(c);
|
---|
| 146 | };
|
---|
| 147 |
|
---|
| 148 | #endif /* _MACRO_ONLY */
|
---|
| 149 |
|
---|
| 150 | /*
|
---|
| 151 | * (1) ã·ãªã¢ã«ãã¼ãã®è¨å®
|
---|
| 152 | * (2) ã¿ã¤ãã¼ã®è¨å®
|
---|
| 153 | * (3) å¤é¨ã¢ãã¬ã¹ç©ºéå¶å¾¡
|
---|
| 154 | */
|
---|
| 155 |
|
---|
| 156 | /*
|
---|
| 157 | * ãµãã¼ãããã·ãªã¢ã«ãã£ãã¤ã¹ã®æ°ã¯æ大 3ã
|
---|
| 158 | *
|
---|
| 159 | * ãµã³ãã«ããã°ã©ã ãåããå ´åã¯
|
---|
| 160 | * sys_defs.hã«ããTASK_PORTIDã®å®ç¾©ã«ã注æ
|
---|
| 161 | */
|
---|
| 162 | #define TNUM_PORT 2
|
---|
| 163 |
|
---|
| 164 | #define CONSOLE_PORTID SYSTEM_PORTID /* ã³ã³ã½ã¼ã«ã«ç¨ããã·ãªã¢ã«ãã¼ãçªå· */
|
---|
| 165 | #define LOGTASK_PORTID SYSTEM_PORTID /* ã·ã¹ãã ãã°ãåºåããã·ãªã¢ã«ãã¼ãçªå· */
|
---|
| 166 |
|
---|
| 167 | #define H8_MIN_BAUD_RATE 9600 /* SCI ãã¯ãã¼ãºããåã®å¾
|
---|
| 168 | ã¡æéã®è¨ç®ã«ä½¿ç¨ããã*/
|
---|
| 169 |
|
---|
| 170 | /* ã¨ã©ã¼å²ãè¾¼ã¿ããå
|
---|
| 171 | ¥åå²ãè¾¼ã¿ã¨å¥ã«æä½ããå ´åã¯ã³ã¡ã³ããã¯ããã*/
|
---|
| 172 | #if 0
|
---|
| 173 | #define H8_CFG_SCI_ERR_HANDLER
|
---|
| 174 | #endif
|
---|
| 175 |
|
---|
| 176 | /*
|
---|
| 177 | * SYSTEM ç¨ SCI ã®è¨å®å¤
|
---|
| 178 | */
|
---|
| 179 |
|
---|
| 180 | #define SYSTEM_SCI H8SCI1
|
---|
| 181 |
|
---|
| 182 | #define SYSTEM_SCI_IPR H8IPRB
|
---|
| 183 | #define SYSTEM_SCI_IP_BIT H8IPR_SCI1_BIT
|
---|
| 184 |
|
---|
| 185 | #define SYSTEM_SCI_SMR 0
|
---|
| 186 | /* éåä¿¡ãã©ã¼ããã */
|
---|
| 187 | /* 調æ©åæå¼ */
|
---|
| 188 | /* ãã£ã©ã¯ã¿ã¬ã³ã°ã¹ï¼8ããã */
|
---|
| 189 | /* ããªãã£ãªã */
|
---|
| 190 | /* ã¹ããããããã¬ã³ã°ã¹ï¼1 */
|
---|
| 191 | /* ã¯ããã¯ã»ã¬ã¯ãï¼åå¨æ¯ï¼:1 */
|
---|
| 192 |
|
---|
| 193 | #define SYSTEM_BAUD_RATE 38400 /* bps */
|
---|
| 194 |
|
---|
| 195 | #define SYSTEM_PORTID 1
|
---|
| 196 |
|
---|
| 197 | #define INHNO_SERIAL_IN IRQ_RXI1
|
---|
| 198 | #define INHNO_SERIAL_OUT IRQ_TXI1
|
---|
| 199 | #define INHNO_SERIAL_ERR IRQ_ERI1
|
---|
| 200 |
|
---|
| 201 | #if TNUM_PORT >= 2
|
---|
| 202 |
|
---|
| 203 | #define USER_SCI H8SCI0
|
---|
| 204 |
|
---|
| 205 | #define USER_SCI_IPR H8IPRB
|
---|
| 206 | #define USER_SCI_IP_BIT H8IPR_SCI0_BIT
|
---|
| 207 |
|
---|
| 208 | #define USER_SCI_SMR 0
|
---|
| 209 | /* éåä¿¡ãã©ã¼ããã */
|
---|
| 210 | /* 調æ©åæå¼ */
|
---|
| 211 | /* ãã£ã©ã¯ã¿ã¬ã³ã°ã¹ï¼8ããã */
|
---|
| 212 | /* ããªãã£ãªã */
|
---|
| 213 | /* ã¹ããããããã¬ã³ã°ã¹ï¼1 */
|
---|
| 214 | /* ã¯ããã¯ã»ã¬ã¯ãï¼åå¨æ¯ï¼:1 */
|
---|
| 215 |
|
---|
| 216 | #define USER_BAUD_RATE 38400 /* bps */
|
---|
| 217 |
|
---|
| 218 | #define USER_PORTID 2
|
---|
| 219 |
|
---|
| 220 | #define INHNO_SERIAL2_IN IRQ_RXI0
|
---|
| 221 | #define INHNO_SERIAL2_OUT IRQ_TXI0
|
---|
| 222 | #define INHNO_SERIAL2_ERR IRQ_ERI0
|
---|
| 223 |
|
---|
| 224 | #endif /* of #if TNUM_PORT >= 2 */
|
---|
| 225 |
|
---|
| 226 |
|
---|
| 227 | #if TNUM_PORT >= 3
|
---|
| 228 |
|
---|
| 229 | #define USER2_SCI H8SCI2
|
---|
| 230 |
|
---|
| 231 | #define USER2_SCI_IPR H8IPRB
|
---|
| 232 | #define USER2_SCI_IP_BIT H8IPR_SCI2_BIT
|
---|
| 233 |
|
---|
| 234 | #define USER2_SCI_SMR 0
|
---|
| 235 | /* éåä¿¡ãã©ã¼ããã */
|
---|
| 236 | /* 調æ©åæå¼ */
|
---|
| 237 | /* ãã£ã©ã¯ã¿ã¬ã³ã°ã¹ï¼8ããã */
|
---|
| 238 | /* ããªãã£ãªã */
|
---|
| 239 | /* ã¹ããããããã¬ã³ã°ã¹ï¼1 */
|
---|
| 240 | /* ã¯ããã¯ã»ã¬ã¯ãï¼åå¨æ¯ï¼:1 */
|
---|
| 241 |
|
---|
| 242 | #define USER2_BAUD_RATE 38400 /* bps */
|
---|
| 243 |
|
---|
| 244 | #define USER2_PORTID 3
|
---|
| 245 |
|
---|
| 246 | #define INHNO_SERIAL3_IN IRQ_RXI2
|
---|
| 247 | #define INHNO_SERIAL3_OUT IRQ_TXI2
|
---|
| 248 | #define INHNO_SERIAL3_ERR IRQ_ERI2
|
---|
| 249 |
|
---|
| 250 | #endif /* of #if TNUM_PORT >= 3 */
|
---|
| 251 |
|
---|
| 252 |
|
---|
| 253 |
|
---|
| 254 | /* ãã©ã¤ãªãªãã£ã¬ãã«è¨å®ç¨ã®ãã¼ã¿ */
|
---|
| 255 |
|
---|
| 256 | /* å²è¾¼ã¿è¦æ±ã®ã¬ãã«è¨å® */
|
---|
| 257 | #define SYSTEM_SCI_IPM IPM_LEVEL0
|
---|
| 258 | #define USER_SCI_IPM IPM_LEVEL0
|
---|
| 259 | #define USER2_SCI_IPM IPM_LEVEL0
|
---|
| 260 |
|
---|
| 261 | /*
|
---|
| 262 | * å²è¾¼ã¿ãã³ãã©å®è¡ä¸ã®å²è¾¼ã¿ãã¹ã¯ã®å¤
|
---|
| 263 | * ããä»ã®å²è¾¼ã¿ããã¹ã¯ããããã®è¨å®
|
---|
| 264 | * ããèªåã¨åãã¬ãã«ã®å²è¾¼ã¿è¦æ±ããããã¯ããããã
|
---|
| 265 | * ããä¸è¨ã®å²è¾¼ã¿è¦æ±ã¬ãã«ããï¼ã¤é«ãã¬ãã«ã«è¨å®ããã
|
---|
| 266 | */
|
---|
| 267 |
|
---|
| 268 | /* ãã¼ã1ï¼ã·ã¹ãã ã»ãã¼ã */
|
---|
| 269 | #if SYSTEM_SCI_IPM == IPM_LEVEL0
|
---|
| 270 | #define sio_in_handler_intmask IPM_LEVEL1
|
---|
| 271 | #elif SYSTEM_SCI_IPM == IPM_LEVEL1
|
---|
| 272 | #define sio_in_handler_intmask IPM_LEVEL2
|
---|
| 273 | #endif /* SYSTEM_SCI_IPM == IPM_LEVEL0 */
|
---|
| 274 |
|
---|
| 275 |
|
---|
| 276 | /* ãã¼ã2ï¼ã¦ã¼ã¶ã¼ã»ãã¼ã */
|
---|
| 277 | #if TNUM_PORT >= 2
|
---|
| 278 | #if USER_SCI_IPM == IPM_LEVEL0
|
---|
| 279 | #define sio_in2_handler_intmask IPM_LEVEL1
|
---|
| 280 | #elif USER_SCI_IPM == IPM_LEVEL1
|
---|
| 281 | #define sio_in2_handler_intmask IPM_LEVEL2
|
---|
| 282 | #endif /* USER_SCI_IPM == IPM_LEVEL0 */
|
---|
| 283 | #endif /* of #if TNUM_PORT >= 2 */
|
---|
| 284 |
|
---|
| 285 | /* ãã¼ã3ï¼ã¦ã¼ã¶ã¼ã»ãã¼ã2 */
|
---|
| 286 | #if TNUM_PORT >= 3
|
---|
| 287 | #if USER2_SCI_IPM == IPM_LEVEL0
|
---|
| 288 | #define sio_in3_handler_intmask IPM_LEVEL1
|
---|
| 289 | #elif USER2_SCI_IPM == IPM_LEVEL1
|
---|
| 290 | #define sio_in3_handler_intmask IPM_LEVEL2
|
---|
| 291 | #endif /* USER2_SCI_IPM == IPM_LEVEL0 */
|
---|
| 292 | #endif /* of #if TNUM_PORT >= 3 */
|
---|
| 293 |
|
---|
| 294 |
|
---|
| 295 | #define sio_out_handler_intmask sio_in_handler_intmask
|
---|
| 296 | #define sio_err_handler_intmask sio_in_handler_intmask
|
---|
| 297 | #define sio_out2_handler_intmask sio_in2_handler_intmask
|
---|
| 298 | #define sio_err2_handler_intmask sio_in2_handler_intmask
|
---|
| 299 | #define sio_out3_handler_intmask sio_in3_handler_intmask
|
---|
| 300 | #define sio_err3_handler_intmask sio_in3_handler_intmask
|
---|
| 301 |
|
---|
| 302 |
|
---|
| 303 | /*
|
---|
| 304 | * ã¿ã¤ãã®è¨å®
|
---|
| 305 | */
|
---|
| 306 |
|
---|
| 307 | #define SYSTEM_TIMER H816TU0
|
---|
| 308 |
|
---|
| 309 | #define SYSTEM_TIMER_CNT (SYSTEM_TIMER + H8TCNT)
|
---|
| 310 | #define SYSTEM_TIMER_TCR (SYSTEM_TIMER + H8TCR)
|
---|
| 311 | #define SYSTEM_TIMER_TIOR (SYSTEM_TIMER + H8TIOR)
|
---|
| 312 | #define SYSTEM_TIMER_IER H816TU_TISRA
|
---|
| 313 | #define SYSTEM_TIMER_IFR H816TU_TISRA
|
---|
| 314 | #define SYSTEM_TIMER_TSTR H816TU_TSTR
|
---|
| 315 | #define SYSTEM_TIMER_GR (SYSTEM_TIMER + H8GRA)
|
---|
| 316 |
|
---|
| 317 | #define SYSTEM_TIMER_STR H8TSTR_STR0
|
---|
| 318 | #define SYSTEM_TIMER_STR_BIT H8TSTR_STR0_BIT
|
---|
| 319 | #define SYSTEM_TIMER_IE H8TISRA_IMIEA0 /* interrupt mask */
|
---|
| 320 | #define SYSTEM_TIMER_IE_BIT H8TISRA_IMIEA0_BIT
|
---|
| 321 | #define SYSTEM_TIMER_IF H8TISRA_IMFA0 /* match flag */
|
---|
| 322 | #define SYSTEM_TIMER_IF_BIT H8TISRA_IMFA0_BIT
|
---|
| 323 |
|
---|
| 324 | #define INHNO_TIMER IRQ_IMIA0
|
---|
| 325 |
|
---|
| 326 | #define SYSTEM_TIMER_TCR_BIT (H8TCR_CCLR0 | H8TCR_TPSC1 | H8TCR_TPSC0)
|
---|
| 327 | #define SYSTEM_TIMER_TIOR_BIT (0)
|
---|
| 328 |
|
---|
| 329 | #define TIMER_CLOCK ((CPU_CLOCK)/8000)
|
---|
| 330 | /* 20MHz / 8 = 2.5MHz = 2500KHz */
|
---|
| 331 |
|
---|
| 332 | /* ãã©ã¤ãªãªãã£ã¬ãã«è¨å®ç¨ã®ãã¼ã¿ */
|
---|
| 333 |
|
---|
| 334 | /* å²è¾¼ã¿è¦æ±ã®ã¬ãã«è¨å® */
|
---|
| 335 | #define SYSTEM_TIMER_IPR H8IPRA
|
---|
| 336 | #define SYSTEM_TIMER_IP_BIT H8IPR_ITU0_BIT
|
---|
| 337 | #define SYSTEM_TIMER_IPM IPM_LEVEL1
|
---|
| 338 |
|
---|
| 339 | /*
|
---|
| 340 | * å²è¾¼ã¿ãã³ãã©å®è¡ä¸ã®å²è¾¼ã¿ãã¹ã¯ã®å¤
|
---|
| 341 | * ããä»ã®å²è¾¼ã¿ããã¹ã¯ããããã®è¨å®
|
---|
| 342 | * ããèªåã¨åãã¬ãã«ã®å²è¾¼ã¿è¦æ±ããããã¯ããããã
|
---|
| 343 | * ããä¸è¨ã®å²è¾¼ã¿è¦æ±ã¬ãã«ããï¼ã¤é«ãã¬ãã«ã«è¨å®ããã
|
---|
| 344 | */
|
---|
| 345 | #if SYSTEM_TIMER_IPM == IPM_LEVEL0
|
---|
| 346 | #define timer_handler_intmask IPM_LEVEL1
|
---|
| 347 | #elif SYSTEM_TIMER_IPM == IPM_LEVEL1
|
---|
| 348 | #define timer_handler_intmask IPM_LEVEL2
|
---|
| 349 | #endif /* SYSTEM_TIMER_IPM == IPM_LEVEL0 */
|
---|
| 350 |
|
---|
| 351 |
|
---|
| 352 | /*
|
---|
| 353 | * å¤é¨ã¢ãã¬ã¹ç©ºéå¶å¾¡
|
---|
| 354 | */
|
---|
| 355 |
|
---|
| 356 | #define ENABLE_P8_CS (H8P8DDR_CS0|H8P8DDR_CS1|H8P8DDR_CS2|H8P8DDR_CS3)
|
---|
| 357 |
|
---|
| 358 | #if 0
|
---|
| 359 |
|
---|
| 360 | #define ENABLE_LOWER_DATA
|
---|
| 361 | #define ENABLE_PB_CS (H8PADDR_CS4|H8PADDR_CS5|H8PADDR_CS6|H8PBDDR_CS7)
|
---|
| 362 |
|
---|
| 363 | #endif /* of #if 0 */
|
---|
| 364 |
|
---|
| 365 |
|
---|
| 366 | /*
|
---|
| 367 | * å¾®å°æéå¾
|
---|
| 368 | ã¡ã®ããã®å®ç¾©
|
---|
| 369 | */
|
---|
| 370 |
|
---|
| 371 | #if defined(ROM)
|
---|
| 372 |
|
---|
| 373 | /* ROMåï¼å¤é¨RAM使ç¨ï¼ */
|
---|
| 374 | #define SIL_DLY_TIM1 2350
|
---|
| 375 | #define SIL_DLY_TIM2 530
|
---|
| 376 |
|
---|
| 377 | #elif defined(INMEM_ONLY)
|
---|
| 378 |
|
---|
| 379 | /* ROMåï¼å
|
---|
| 380 | èµã¡ã¢ãªã®ã¿ä½¿ç¨ï¼ */
|
---|
| 381 | #define SIL_DLY_TIM1 1668
|
---|
| 382 | #define SIL_DLY_TIM2 519
|
---|
| 383 |
|
---|
| 384 | #else /* of #if defined(ROM) */
|
---|
| 385 |
|
---|
| 386 | /* ç°¡æã¢ãã¿ï¼ã¦ã¼ã¶ã¼ããã°ã©ã ã¯å¤é¨RAMä¸ã«ãã¦ã³ãã¼ãï¼ */
|
---|
| 387 | #define SIL_DLY_TIM1 3914
|
---|
| 388 | #define SIL_DLY_TIM2 1110
|
---|
| 389 |
|
---|
| 390 | #endif /* of #if defined(ROM) */
|
---|
| 391 |
|
---|
| 392 |
|
---|
| 393 | /*
|
---|
| 394 | * DDRã®åæå¤ã®å®ç¾©
|
---|
| 395 | */
|
---|
| 396 | #ifdef INMEM_ONLY /* ROMåãã¤å¤é¨DRAMãªã */
|
---|
| 397 |
|
---|
| 398 | /* ã¢ã¼ãã«ãã£ã¦ã¯DDRã®åæå¤ãç°ãªãã®ã§ã注æ */
|
---|
| 399 | #define H8P1DDR0 0x00 /* ãã¼ã1 */
|
---|
| 400 | #define H8P2DDR0 0x00 /* ãã¼ã2 */
|
---|
| 401 | #define H8P3DDR0 0x00 /* ãã¼ã3 */
|
---|
| 402 | #define H8P4DDR0 0x00 /* ãã¼ã4 */
|
---|
| 403 | #define H8P5DDR0 0x00 /* ãã¼ã5 */
|
---|
| 404 | #define H8P6DDR0 0x00 /* ãã¼ã6 */
|
---|
| 405 |
|
---|
| 406 | /* ãã¼ã7ã¯å
|
---|
| 407 | ¥åå°ç¨ã§DDRã¬ã¸ã¹ã¿ããªããããçç¥ãã¦ããã */
|
---|
| 408 |
|
---|
| 409 | #ifdef SUPPORT_ETHER
|
---|
| 410 | #define H8P8DDR0 (H8P8DDR_CS1 | H8P8DDR_CS2) /* ãã¼ã8 */
|
---|
| 411 | #else /* SUPPORT_ETHER */
|
---|
| 412 | #define H8P8DDR0 0x00 /* ãã¼ã8 */
|
---|
| 413 | #endif /* SUPPORT_ETHER */
|
---|
| 414 |
|
---|
| 415 | #define H8P9DDR0 0x00 /* ãã¼ã9 */
|
---|
| 416 | #define H8PADDR0 0x00 /* ãã¼ãA */
|
---|
| 417 | #define H8PBDDR0 0x00 /* ãã¼ãB */
|
---|
| 418 |
|
---|
| 419 | #else /* of #ifdef INMEM_ONLY */
|
---|
| 420 |
|
---|
| 421 | #define H8P1DDR0 0xff /* ãã¼ã1 */
|
---|
| 422 | #define H8P2DDR0 0xff /* ãã¼ã2 */
|
---|
| 423 | #define H8P3DDR0 0xff /* ãã¼ã3 */
|
---|
| 424 | #define H8P4DDR0 DUMMY /* ãã¼ã4 */
|
---|
| 425 | #define H8P5DDR0 H8P5DDR_A16 /* ãã¼ã5 */
|
---|
| 426 | #define H8P6DDR0 DUMMY /* ãã¼ã6 */
|
---|
| 427 |
|
---|
| 428 | /* ãã¼ã7ã¯å
|
---|
| 429 | ¥åå°ç¨ã§DDRã¬ã¸ã¹ã¿ããªããããçç¥ãã¦ããã */
|
---|
| 430 |
|
---|
| 431 | #define H8P8DDR0 (H8P8DDR_CS1 | H8P8DDR_CS2) /* ãã¼ã8 */
|
---|
| 432 | #define H8P9DDR0 DUMMY /* ãã¼ã9 */
|
---|
| 433 | #define H8PADDR0 DUMMY /* ãã¼ãA */
|
---|
| 434 | #define H8PBDDR0 H8PBDDR_UCAS /* ãã¼ãB */
|
---|
| 435 |
|
---|
| 436 | #endif /* of #ifdef INMEM_ONLY */
|
---|
| 437 |
|
---|
| 438 |
|
---|
| 439 | #ifdef REDBOOT
|
---|
| 440 | /*
|
---|
| 441 | * å²è¾¼ã¿ãã©ã¤ãªãªãã£ã®åæå¤ã®å®ç¾©
|
---|
| 442 | *ããRedbootã®å ´åãIRQ5ã使ç¨ããã
|
---|
| 443 | */
|
---|
| 444 | #define H8IPRA_INI H8IPR_IRQ5_BIT
|
---|
| 445 |
|
---|
| 446 | /*
|
---|
| 447 | * Redbootã使ç¨ããå²è¾¼ã¿ãã¯ã¿ã®éé¿ã¨å¾©å
|
---|
| 448 |
|
---|
| 449 | */
|
---|
| 450 |
|
---|
| 451 | /* ãã¯ã¿ãã¼ãã«ã®å
|
---|
| 452 | ãtrapaå½ä»¤ç¨ã«ç¢ºä¿ãã¦ãããã£ãã«æ° */
|
---|
| 453 | #define TRAP_VECTOR_SIZE 4
|
---|
| 454 |
|
---|
| 455 | #ifndef _MACRO_ONLY
|
---|
| 456 | /* éé¿ã¹ãã¼ã¹ã®ãã¼ã¿åå®ç¾© */
|
---|
| 457 | typedef struct {
|
---|
| 458 | UW trap_vector[TRAP_VECTOR_SIZE];
|
---|
| 459 | UW irq5;
|
---|
| 460 | } TMP_VECTOR;
|
---|
| 461 |
|
---|
| 462 | /* å²è¾¼ã¿ãã¯ã¿ã®éé¿ */
|
---|
| 463 | extern void load_vector(TMP_VECTOR *p);
|
---|
| 464 | /* å²è¾¼ã¿ãã¯ã¿ã®å¾©å
|
---|
| 465 | */
|
---|
| 466 | extern void save_vector(TMP_VECTOR *p);
|
---|
| 467 |
|
---|
| 468 | #endif /* _MACRO_ONLY */
|
---|
| 469 |
|
---|
| 470 | #endif /* of #ifdef REDBOOT */
|
---|
| 471 |
|
---|
| 472 |
|
---|
| 473 | #endif /* _SYS_CONFIG_H_ */
|
---|