[363] | 1 | /*
|
---|
| 2 | * TOPPERS/JSP Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * Just Standard Profile Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2004 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * Copyright (C) 2001-2007 by Industrial Technology Institute,
|
---|
| 9 | * Miyagi Prefectural Government, JAPAN
|
---|
| 10 | * Copyright (C) 2001-2004 by Dep. of Computer Science and Engineering
|
---|
| 11 | * Tomakomai National College of Technology, JAPAN
|
---|
| 12 | *
|
---|
| 13 | * ä¸è¨èä½æ¨©è
|
---|
| 14 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
| 15 | * ã«ãã£ã¦å
|
---|
| 16 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
| 17 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
| 18 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
| 19 | å¸ï¼ä»¥ä¸ï¼
|
---|
| 20 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
| 21 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
| 22 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
| 23 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
| 24 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 25 | * ç¨ã§ããå½¢ã§åé
|
---|
| 26 | å¸ããå ´åã«ã¯ï¼åé
|
---|
| 27 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
| 28 | * è
|
---|
| 29 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
| 30 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 31 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 32 | * ç¨ã§ããªãå½¢ã§åé
|
---|
| 33 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
| 34 | * ã¨ï¼
|
---|
| 35 | * (a) åé
|
---|
| 36 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
| 37 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
| 38 | * ä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 39 | * (b) åé
|
---|
| 40 | å¸ã®å½¢æ
|
---|
| 41 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
| 42 | * å ±åãããã¨ï¼
|
---|
| 43 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
| 44 | * 害ãããï¼ä¸è¨èä½æ¨©è
|
---|
| 45 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
| 46 | 責ãããã¨ï¼
|
---|
| 47 | *
|
---|
| 48 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨èä½æ¨©è
|
---|
| 49 | ã
|
---|
| 50 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
| 51 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
| 52 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæ害ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
| 53 | *
|
---|
| 54 | * @(#) $Id: hw_serial.c,v 1.7 2007/03/23 07:58:33 honda Exp $
|
---|
| 55 | */
|
---|
| 56 |
|
---|
| 57 | /*
|
---|
| 58 | * ã¿ã¼ã²ããä¾åã·ãªã¢ã«I/Oã¢ã¸ã¥ã¼ã«ï¼H8ç¨ï¼
|
---|
| 59 | * ã»ãã¼ãã 1æ¬ã®å ´å㯠HWPORT1_ADDRã«æå®ããããã¼ãã使ç¨ãã
|
---|
| 60 | * 2æ¬ã®å ´åã¯ãHWPORT1_ADDRãã¦ã¼ã¶ç¨ãHWPORT2_ADDRãã³ã³ã½ã¼ã«
|
---|
| 61 | * åºåã¨ãã¦ä½¿ç¨ããã
|
---|
| 62 | * HWPORTx_ADDR㯠ã¿ã¼ã²ããä¾åã® sys_config.hä¸ã§æå®ããã
|
---|
| 63 | * ã»å
|
---|
| 64 | ±éé¨ã®ã¢ã¸ã¥ã¼ã«ã«ãã£ã¦ãXON/XOFFããã¼å¶å¾¡ãè¡ã
|
---|
| 65 | * ãã¦ããã®ã§ãä¿¡å·ç·ã¯TxDã¨RxDã®2æ¬ã§ãã
|
---|
| 66 | */
|
---|
| 67 |
|
---|
| 68 | #include "jsp_kernel.h"
|
---|
| 69 | #include <hw_serial.h>
|
---|
| 70 |
|
---|
| 71 | /*
|
---|
| 72 | * ã·ãªã¢ã«ãã¼ãã®åæåãããã¯
|
---|
| 73 | */
|
---|
| 74 | static const SIOPINIB siopinib_table[TNUM_PORT] = {
|
---|
| 75 | {
|
---|
| 76 | (UB*)SCI_PORT1_BASE,
|
---|
| 77 | SCI_PORT1_BAUD_RATE,
|
---|
| 78 | {
|
---|
| 79 | (UB*)SCI_PORT1_IPR,
|
---|
| 80 | SCI_PORT1_IPR_BIT,
|
---|
| 81 | SCI_PORT1_IPM
|
---|
| 82 | },
|
---|
| 83 | SCI_PORT1_SMR
|
---|
| 84 | }
|
---|
| 85 |
|
---|
| 86 | #if TNUM_PORT == 2u
|
---|
| 87 | ,{
|
---|
| 88 | (UB*)SCI_PORT2_BASE,
|
---|
| 89 | SCI_PORT2_BAUD_RATE,
|
---|
| 90 | {
|
---|
| 91 | (UB*)SCI_PORT2_IPR,
|
---|
| 92 | SCI_PORT2_IPR_BIT,
|
---|
| 93 | SCI_PORT2_IPM
|
---|
| 94 | },
|
---|
| 95 | SCI_PORT2_SMR
|
---|
| 96 | }
|
---|
| 97 | #endif /* of #if TNUM_PORT == 2u */
|
---|
| 98 |
|
---|
| 99 | };
|
---|
| 100 |
|
---|
| 101 |
|
---|
| 102 | /*
|
---|
| 103 | * ã·ãªã¢ã«ãã¼ãã®å¶å¾¡ãããã¯
|
---|
| 104 | */
|
---|
| 105 | SIOPCB siopcb_table[TNUM_PORT];
|
---|
| 106 |
|
---|
| 107 | /*
|
---|
| 108 | * SIO ID ãã管çãããã¯ã¸ã®å¤æ
|
---|
| 109 | */
|
---|
| 110 | Inline SIOPINIB*
|
---|
| 111 | get_siopinib(ID sioid)
|
---|
| 112 | {
|
---|
| 113 | UINT index = INDEX_SIO(sioid);
|
---|
| 114 |
|
---|
| 115 | assert(index < TNUM_PORT);
|
---|
| 116 |
|
---|
| 117 | return(&(siopinib_table[index]));
|
---|
| 118 | }
|
---|
| 119 |
|
---|
| 120 | /*
|
---|
| 121 | * ãã¼ã¬ã¼ãããBRRã¬ã¸ã¹ã¿ã®è¨å®å¤ã¸ã®å¤æ
|
---|
| 122 | * ãæ¼ç®ã®éä¸ã§ãªã¼ãã¼ããã¼ããªãããUWåãç¨ãã¦ãã
|
---|
| 123 | */
|
---|
| 124 | Inline UB
|
---|
| 125 | baud_to_brr(UW baud)
|
---|
| 126 | {
|
---|
| 127 | UB brr;
|
---|
| 128 |
|
---|
| 129 | if (baud > 38400ul) {
|
---|
| 130 | brr = (UB)(((CPU_CLOCK+(16ul*baud)) / (32ul*baud))-1ul);
|
---|
| 131 | } else {
|
---|
| 132 | brr = (UB)((CPU_CLOCK / (32ul*baud))-1ul);
|
---|
| 133 | }
|
---|
| 134 | return brr;
|
---|
| 135 | }
|
---|
| 136 |
|
---|
| 137 | /*
|
---|
| 138 | * ãã¼ã¬ã¼ãè¨å®å¾ã®å¾
|
---|
| 139 | ã¡æé[nsec]ãæ±ãããã¯ã
|
---|
| 140 | * ãæ¼ç®ã®éä¸ã§ãªã¼ãã¼ããã¼ããªãããUWåã«ãã£ã¹ããã¦ãã
|
---|
| 141 | */
|
---|
| 142 | #define SCI_SETUP_TIME(b) (((1000000ul / (b)) + 1ul) * 1000ul)
|
---|
| 143 |
|
---|
| 144 | /*
|
---|
| 145 | * SCI ã®åæå
|
---|
| 146 | */
|
---|
| 147 | void
|
---|
| 148 | SCI_initialize (ID sioid)
|
---|
| 149 | {
|
---|
| 150 | const SIOPINIB *inib = get_siopinib(sioid);
|
---|
| 151 |
|
---|
| 152 | assert(inib != (SIOPINIB*)NULL);
|
---|
| 153 | SCI_cls_por(inib->base);
|
---|
| 154 |
|
---|
| 155 | sil_wrb_mem((VP)(inib->base + H8SMR), (VB)(inib->smr_init));
|
---|
| 156 |
|
---|
| 157 | /* ãã¼ã¬ã¼ãè¨å® */
|
---|
| 158 | sil_wrb_mem((VP)(inib->base + H8BRR), (VB)baud_to_brr(inib->baudrate));
|
---|
| 159 |
|
---|
| 160 | /* å²è¾¼ã¿ç¦æ¢ã¨ã¯ããã¯ã½ã¼ã¹ã®é¸æ */
|
---|
| 161 | h8_anb_reg(inib->base + H8SCR,
|
---|
| 162 | (UB)~(H8SCR_TIE | H8SCR_RIE | H8SCR_MPIE | H8SCR_TEIE |
|
---|
| 163 | H8SCR_CKE1 | H8SCR_CKE0 ));
|
---|
| 164 |
|
---|
| 165 | /* ãã¼ã¬ã¼ãã®è¨å®å¾ã1ãããåå¾
|
---|
| 166 | ããªããã°ãªããªãã*/
|
---|
| 167 | sil_dly_nse_long(SCI_SETUP_TIME(inib->baudrate));
|
---|
| 168 |
|
---|
| 169 | /* ã¨ã©ã¼ãã©ã°ãã¯ãªã¢ */
|
---|
| 170 | h8_anb_reg(inib->base + H8SSR, (UB)~(H8SSR_ORER | H8SSR_FER | H8SSR_PER));
|
---|
| 171 |
|
---|
| 172 | /*
|
---|
| 173 | * ãã©ã¤ãªãªãã£ã¬ãã«ã®è¨å®
|
---|
| 174 | * æ¬å½ã¯å²è¾¼ã¿ã³ã³ããã¼ã©ä¾åé¨åãåé¢ãã¹ã
|
---|
| 175 | */
|
---|
| 176 | define_int_plevel(&(inib->irc));
|
---|
| 177 |
|
---|
| 178 | /* åä¿¡å²ãè¾¼ã¿ã¨éä¿¡å²è¾¼ã¿ã®è¨±å¯ã¯ã·ãªã¢ã« I/O ã§è¡ã */
|
---|
| 179 | /* éåä¿¡è¨±å¯ */
|
---|
| 180 |
|
---|
| 181 | h8_orb_reg(inib->base + H8SCR, (UB)(H8SCR_TE | H8SCR_RE));
|
---|
| 182 | }
|
---|
| 183 |
|
---|
| 184 | /*
|
---|
| 185 | * SCI ã®ã¯ãã¼ãº
|
---|
| 186 | */
|
---|
| 187 | void
|
---|
| 188 | SCI_cls_por (UB *base)
|
---|
| 189 | {
|
---|
| 190 | UB ssr;
|
---|
| 191 |
|
---|
| 192 | /* TDRE ã 1 ã«ãªãã¾ã§å¾
|
---|
| 193 | 㤠*/
|
---|
| 194 | do {
|
---|
| 195 | ssr = sil_reb_mem((VP)(base + H8SSR));
|
---|
| 196 | ssr &= H8SSR_TDRE;
|
---|
| 197 | } while(ssr == 0u);
|
---|
| 198 |
|
---|
| 199 | /* 11ãããéä¿¡åå¾
|
---|
| 200 | ã¤ã*/
|
---|
| 201 | /*
|
---|
| 202 | * è¦æ¤è¨ï¼ç´1.2msec空åãããã®ã§ãä»ã®å¦çã«CPUã
|
---|
| 203 | * ããããè²ã£ãæ¹ãå¾çã ããéã¿ã¹ã¯ã³ã³ããã¹ãã§
|
---|
| 204 | * ããããå¼ã°ããå¯è½æ§ãããã®ã§ããã®ã¾ã¾ã«ãã¦ããã
|
---|
| 205 | */
|
---|
| 206 | sil_dly_nse_long(SCI_SETUP_TIME(H8_MIN_BAUD_RATE)*11ul);
|
---|
| 207 |
|
---|
| 208 | /* éåä¿¡åæ¢ */
|
---|
| 209 | h8_anb_reg(base + H8SCR,
|
---|
| 210 | (UB)(~(H8SCR_TIE | H8SCR_RIE | H8SCR_TE | H8SCR_RE)));
|
---|
| 211 | }
|
---|
| 212 |
|
---|
| 213 | /*
|
---|
| 214 | * SCI_in_handler -- SCI å
|
---|
| 215 | ¥åå²è¾¼ã¿ãã³ãã©
|
---|
| 216 | */
|
---|
| 217 | void
|
---|
| 218 | SCI_in_handler(ID sioid)
|
---|
| 219 | {
|
---|
| 220 | SIOPCB *pcb = get_siopcb(sioid);
|
---|
| 221 | UB status = sil_reb_mem((VP)(pcb->inib->base + H8SSR));
|
---|
| 222 | UB flag = (UB)(status & (H8SSR_ORER | H8SSR_FER | H8SSR_PER));
|
---|
| 223 |
|
---|
| 224 | if (flag != 0) {
|
---|
| 225 |
|
---|
| 226 | /* ã¨ã©ã¼å¦ç */
|
---|
| 227 |
|
---|
| 228 | /* ã¨ã©ã¼ãã©ã°ãã¯ãªã¢ */
|
---|
| 229 | sil_wrb_mem((VP)(pcb->inib->base + H8SSR),
|
---|
| 230 | (VB)(status & ~(H8SSR_ORER | H8SSR_FER | H8SSR_PER)));
|
---|
| 231 | }
|
---|
| 232 |
|
---|
| 233 | flag = (UB)(status & H8SSR_RDRF);
|
---|
| 234 | if (flag != 0) {
|
---|
| 235 | if (pcb->openflag == TRUE) {
|
---|
| 236 | /* åä¿¡å¯è½ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼åºãã*/
|
---|
| 237 | SCI_ierdy_rcv(pcb->exinf);
|
---|
| 238 | } else {
|
---|
| 239 | sil_wrb_mem((VP)(pcb->inib->base + H8SSR), (VB)(status & ~H8SSR_RDRF));
|
---|
| 240 | }
|
---|
| 241 | }
|
---|
| 242 | }
|
---|
| 243 |
|
---|
| 244 | /*
|
---|
| 245 | * SCI_out_handler -- SCI åºåå²è¾¼ã¿ãã³ãã©
|
---|
| 246 | */
|
---|
| 247 | void
|
---|
| 248 | SCI_out_handler(ID sioid)
|
---|
| 249 | {
|
---|
| 250 | SIOPCB *pcb;
|
---|
| 251 |
|
---|
| 252 | pcb = get_siopcb(sioid);
|
---|
| 253 | if (pcb->openflag == TRUE) {
|
---|
| 254 | /* éä¿¡å¯è½ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼åºãã*/
|
---|
| 255 | SCI_ierdy_snd(pcb->exinf);
|
---|
| 256 | }
|
---|
| 257 | }
|
---|
| 258 |
|
---|
| 259 | #ifdef H8_CFG_SCI_ERR_HANDLER
|
---|
| 260 |
|
---|
| 261 | /*
|
---|
| 262 | * SCI_err_handler -- SCI ã¨ã©ã¼å
|
---|
| 263 | ¥åå²è¾¼ã¿ãã³ãã©
|
---|
| 264 | */
|
---|
| 265 | void
|
---|
| 266 | SCI_err_handler(ID sioid)
|
---|
| 267 | {
|
---|
| 268 | SIOPCB *pcb;
|
---|
| 269 | UB status;
|
---|
| 270 |
|
---|
| 271 | pcb = get_siopcb(sioid);
|
---|
| 272 | status = sil_reb_mem((VP)(pcb->inib->base + H8SSR));
|
---|
| 273 | if (status & (H8SSR_ORER | H8SSR_FER | H8SSR_PER)) {
|
---|
| 274 |
|
---|
| 275 | /* ã¨ã©ã¼å¦ç */
|
---|
| 276 |
|
---|
| 277 | /* ã¨ã©ã¼ãã©ã°ãã¯ãªã¢ */
|
---|
| 278 | sil_wrb_mem((VP)(pcb->inib->base + H8SSR),
|
---|
| 279 | status & ~(H8SSR_ORER | H8SSR_FER | H8SSR_PER));
|
---|
| 280 | }
|
---|
| 281 | }
|
---|
| 282 |
|
---|
| 283 | #endif /* of #ifdef H8_CFG_SCI_ERR_HANDLER */
|
---|
| 284 |
|
---|
| 285 | /*
|
---|
| 286 | * sio_initialize -- ã·ãªã¢ã«ãã¼ããã©ã¤ãã®åæå
|
---|
| 287 | */
|
---|
| 288 | void
|
---|
| 289 | sio_initialize(void)
|
---|
| 290 | {
|
---|
| 291 | INT ix;
|
---|
| 292 |
|
---|
| 293 | /* SIO 管çãããã¯ã®åæå */
|
---|
| 294 | for (ix = 0; ix < TNUM_PORT; ix++) {
|
---|
| 295 | siopcb_table[ix].inib = &siopinib_table[ix];
|
---|
| 296 | siopcb_table[ix].openflag = FALSE;
|
---|
| 297 | }
|
---|
| 298 | }
|
---|
| 299 |
|
---|
| 300 | /*
|
---|
| 301 | * sio_ena_cbr -- ã·ãªã¢ã« I/O ããã®ã³ã¼ã«ããã¯ã®è¨±å¯
|
---|
| 302 | */
|
---|
| 303 | void
|
---|
| 304 | sio_ena_cbr(SIOPCB *pcb, UINT cbrtn)
|
---|
| 305 | {
|
---|
| 306 | switch (cbrtn) {
|
---|
| 307 | case SIO_ERDY_SND:
|
---|
| 308 | SCI_enable_send(pcb);
|
---|
| 309 | break;
|
---|
| 310 | case SIO_ERDY_RCV:
|
---|
| 311 | SCI_enable_recv(pcb);
|
---|
| 312 | break;
|
---|
| 313 | default:
|
---|
| 314 | assert(FALSE);
|
---|
| 315 | }
|
---|
| 316 | }
|
---|
| 317 |
|
---|
| 318 | /*
|
---|
| 319 | * sio_dis_cbr -- ã·ãªã¢ã« I/O ããã®ã³ã¼ã«ããã¯ã®ç¦æ¢
|
---|
| 320 | */
|
---|
| 321 | void
|
---|
| 322 | sio_dis_cbr(SIOPCB *pcb, UINT cbrtn)
|
---|
| 323 | {
|
---|
| 324 | switch (cbrtn) {
|
---|
| 325 | case SIO_ERDY_SND:
|
---|
| 326 | SCI_disable_send(pcb);
|
---|
| 327 | break;
|
---|
| 328 | case SIO_ERDY_RCV:
|
---|
| 329 | SCI_disable_recv(pcb);
|
---|
| 330 | break;
|
---|
| 331 | default:
|
---|
| 332 | assert(FALSE);
|
---|
| 333 | }
|
---|
| 334 | }
|
---|
| 335 |
|
---|
| 336 | /*
|
---|
| 337 | * SCI å²ãè¾¼ã¿
|
---|
| 338 | */
|
---|
| 339 | void
|
---|
| 340 | sio_in_handler (void)
|
---|
| 341 | {
|
---|
| 342 | SCI_in_handler(SCI_PORTID1);
|
---|
| 343 | }
|
---|
| 344 |
|
---|
| 345 | void
|
---|
| 346 | sio_out_handler (void)
|
---|
| 347 | {
|
---|
| 348 | SCI_out_handler(SCI_PORTID1);
|
---|
| 349 | }
|
---|
| 350 |
|
---|
| 351 | #ifdef H8_CFG_SCI_ERR_HANDLER
|
---|
| 352 |
|
---|
| 353 | void
|
---|
| 354 | sio_err_handler (void)
|
---|
| 355 | {
|
---|
| 356 | SCI_err_handler(SCI_PORTID1);
|
---|
| 357 | }
|
---|
| 358 |
|
---|
| 359 | #endif /* of #ifdef H8_CFG_SCI_ERR_HANDLER */
|
---|
| 360 |
|
---|
| 361 | #if TNUM_PORT >= 2u
|
---|
| 362 |
|
---|
| 363 | void
|
---|
| 364 | sio_in2_handler (void)
|
---|
| 365 | {
|
---|
| 366 | SCI_in_handler(SCI_PORTID2);
|
---|
| 367 | }
|
---|
| 368 |
|
---|
| 369 | void
|
---|
| 370 | sio_out2_handler (void)
|
---|
| 371 | {
|
---|
| 372 | SCI_out_handler(SCI_PORTID2);
|
---|
| 373 | }
|
---|
| 374 |
|
---|
| 375 | #ifdef H8_CFG_SCI_ERR_HANDLER
|
---|
| 376 |
|
---|
| 377 | void
|
---|
| 378 | sio_err2_handler (void)
|
---|
| 379 | {
|
---|
| 380 | SCI_err_handler(SCI_PORTID2);
|
---|
| 381 | }
|
---|
| 382 |
|
---|
| 383 | #endif /* of #ifdef H8_CFG_SCI_ERR_HANDLER */
|
---|
| 384 |
|
---|
| 385 | #endif /* of #if TNUM_PORT >= 2u */
|
---|