source: atk2-sc3_fl850f1l/target/fl850f1l_gcc/fl850f1l.h@ 165

Last change on this file since 165 was 117, checked in by ertl-ishikawa, 9 years ago

ATK2-SC3 1.3.2 FL850F1L(RH850F1L)依存部(GCC/GHS/CCRH)を追加

File size: 4.1 KB
Line 
1/*
2 * TOPPERS ATK2
3 * Toyohashi Open Platform for Embedded Real-Time Systems
4 * Automotive Kernel Version 2
5 *
6 * Copyright (C) 2014 by Center for Embedded Computing Systems
7 * Graduate School of Information Science, Nagoya Univ., JAPAN
8 *
9 * 上記著作権者は,以下の(1)〜(4)の条件を満たす場合に限り,本ソフトウェ
10 * ア(本ソフトウェアを改変したものを含む.以下同じ)を使用・複製・改
11 * 変・再配布(以下,利用と呼ぶ)することを無償で許諾する.
12 * (1) 本ソフトウェアをソースコードの形で利用する場合には,上記の著作
13 * 権表示,この利用条件および下記の無保証規定が,そのままの形でソー
14 * スコード中に含まれていること.
15 * (2) 本ソフトウェアを,ライブラリ形式など,他のソフトウェア開発に使
16 * 用できる形で再配布する場合には,再配布に伴うドキュメント(利用
17 * 者マニュアルなど)に,上記の著作権表示,この利用条件および下記
18 * の無保証規定を掲載すること.
19 * (3) 本ソフトウェアを,機器に組み込むなど,他のソフトウェア開発に使
20 * 用できない形で再配布する場合には,次のいずれかの条件を満たすこ
21 * と.
22 * (a) 再配布に伴うドキュメント(利用者マニュアルなど)に,上記の著
23 * 作権表示,この利用条件および下記の無保証規定を掲載すること.
24 * (b) 再配布の形態を,別に定める方法によって,TOPPERSプロジェクトに
25 * 報告すること.
26 * (4) 本ソフトウェアの利用により直接的または間接的に生じるいかなる損
27 * 害からも,上記著作権者およびTOPPERSプロジェクトを免責すること.
28 * また,本ソフトウェアのユーザまたはエンドユーザからのいかなる理
29 * 由に基づく請求からも,上記著作権者およびTOPPERSプロジェクトを
30 * 免責すること.
31 *
32 * 本ソフトウェアは,AUTOSAR(AUTomotive Open System ARchitecture)仕
33 * 様に基づいている.上記の許諾は,AUTOSARの知的財産権を許諾するもので
34 * はない.AUTOSARは,AUTOSAR仕様に基づいたソフトウェアを商用目的で利
35 * 用する者に対して,AUTOSARパートナーになることを求めている.
36 *
37 * 本ソフトウェアは,無保証で提供されているものである.上記著作権者お
38 * よびTOPPERSプロジェクトは,本ソフトウェアに関して,特定の使用目的
39 * に対する適合性も含めて,いかなる保証も行わない.また,本ソフトウェ
40 * アの利用により直接的または間接的に生じたいかなる損害に関しても,そ
41 * の責任を負わない.
42 *
43 * $Id: fl850f1l.h 164 2015-06-03 01:22:29Z t_ishikawa $
44 */
45/*
46 * FL-850/F1Lボードの定義
47 */
48
49#ifndef TOPPERS_FL850F1L_H
50#define TOPPERS_FL850F1L_H
51
52#include "v850_gcc/rh850_f1l.h"
53
54/*
55 * クロック速度
56 */
57
58/*
59 * PLL関連の定義
60 */
61#define MAINOSC_CLOCK_MHZ 8 /* Main OSC is 8MHz */
62#define SUBOSC_CLOCK_KHZ 32768 /* Sub OSC is 32.768kHz */
63#define INTOSCH_CLK_MHZ 8 /* High Speed Internal OSC Clock is 8MHz */
64#define INTOSCL_CLK_KHZ 240 /* Low Speed Internal OSC Clock is 240kHz */
65
66#define PLL_CLK_MHZ 80 /* PLL is 80MHz */
67#define PLLC_OUTBSEL 0 /* PLLOUTBSEL */
68#define PLLC_mr 1 /* M[1:0] */
69#define PLLC_par 4 /* PA[2:0] */
70#define PLLC_nr 40 /* N[5:0]+1 */
71
72/*
73 * Port 8 Configuration for LED
74 * P8_4: LED4(OUT)
75 * P8_5: LED3(OUT)
76 * P8_6: LED2(OUT)
77 * P8_7: LED1(OUT)
78 */
79#define LED_P8_MASK ((uint16) 0x00F0)
80#define LED_PM8_INIT ((uint16) 0xFF0F)
81#define LED_P8_INIT ((uint16) 0x00F0)
82
83#ifndef _PIN_100_
84
85/*
86 * Port 1 Configration for RLIN35
87 * P1_5 : RLIN35TX
88 * P1_4 : RLIN35RX
89 */
90#define RLIN35_P1_MASK ((uint16) 0x0030)
91#define RLIN35_PMC1_INIT ((uint16) 0x0030)
92#define RLIN35_PFC1_INIT ((uint16) 0x0000)
93#define RLIN35_PM1_INIT ((uint16) 0x0010)
94#define RLIN35_PIBC1_INIT ((uint16) 0x0010)
95
96#else /* _PIN_100_ */
97
98/*
99 * Port 0 Configration for RLIN35
100 * P0_13 : RLIN32RX
101 * P0_14 : RLIN32TX
102 */
103#define RLIN32_P0_MASK ((uint16) 0x6000)
104#define RLIN32_PMC0_INIT ((uint16) 0x6000)
105#define RLIN32_PFCAE0_INIT ((uint16) 0x0000)
106#define RLIN32_PFCE0_INIT ((uint16) 0x0000)
107#define RLIN32_PFC0_INIT ((uint16) 0x0000)
108#define RLIN32_PM0_INIT ((uint16) 0x2000)
109#define RLIN32_PIBC0_INIT ((uint16) 0x2000)
110
111#endif /* _PIN_100_ */
112
113/*
114 * Macro for fl850_led_output
115 */
116#define POS_LED1 ((uint16) 0x01)
117#define POS_LED2 ((uint16) 0x02)
118#define POS_LED3 ((uint16) 0x04)
119#define POS_LED4 ((uint16) 0x08)
120#define POS_LED_ALL ((uint16) 0x0F)
121
122#endif /* TOPPERS_FL850F1L_H */
Note: See TracBrowser for help on using the repository browser.