source: atk2-sc3_fl850f1l/arch/v850_ghs/prc_insn.h@ 117

Last change on this file since 117 was 117, checked in by ertl-ishikawa, 9 years ago

ATK2-SC3 1.3.2 FL850F1L(RH850F1L)依存部(GCC/GHS/CCRH)を追加

File size: 7.6 KB
Line 
1/*
2 * TOPPERS ATK2
3 * Toyohashi Open Platform for Embedded Real-Time Systems
4 * Automotive Kernel Version 2
5 *
6 * Copyright (C) 2012-2014 by Center for Embedded Computing Systems
7 * Graduate School of Information Science, Nagoya Univ., JAPAN
8 * Copyright (C) 2012-2014 by FUJI SOFT INCORPORATED, JAPAN
9 * Copyright (C) 2012-2013 by Spansion LLC, USA
10 * Copyright (C) 2012-2013 by NEC Communication Systems, Ltd., JAPAN
11 * Copyright (C) 2012-2014 by Panasonic Advanced Technology Development Co., Ltd., JAPAN
12 * Copyright (C) 2012-2014 by Renesas Electronics Corporation, JAPAN
13 * Copyright (C) 2012-2014 by Sunny Giken Inc., JAPAN
14 * Copyright (C) 2012-2014 by TOSHIBA CORPORATION, JAPAN
15 * Copyright (C) 2012-2014 by Witz Corporation, JAPAN
16 *
17 * 上記著作権者は,以下の(1)〜(4)の条件を満たす場合に限り,本ソフトウェ
18 * ア(本ソフトウェアを改変したものを含む.以下同じ)を使用・複製・改
19 * 変・再配布(以下,利用と呼ぶ)することを無償で許諾する.
20 * (1) 本ソフトウェアをソースコードの形で利用する場合には,上記の著作
21 * 権表示,この利用条件および下記の無保証規定が,そのままの形でソー
22 * スコード中に含まれていること.
23 * (2) 本ソフトウェアを,ライブラリ形式など,他のソフトウェア開発に使
24 * 用できる形で再配布する場合には,再配布に伴うドキュメント(利用
25 * 者マニュアルなど)に,上記の著作権表示,この利用条件および下記
26 * の無保証規定を掲載すること.
27 * (3) 本ソフトウェアを,機器に組み込むなど,他のソフトウェア開発に使
28 * 用できない形で再配布する場合には,次のいずれかの条件を満たすこ
29 * と.
30 * (a) 再配布に伴うドキュメント(利用者マニュアルなど)に,上記の著
31 * 作権表示,この利用条件および下記の無保証規定を掲載すること.
32 * (b) 再配布の形態を,別に定める方法によって,TOPPERSプロジェクトに
33 * 報告すること.
34 * (4) 本ソフトウェアの利用により直接的または間接的に生じるいかなる損
35 * 害からも,上記著作権者およびTOPPERSプロジェクトを免責すること.
36 * また,本ソフトウェアのユーザまたはエンドユーザからのいかなる理
37 * 由に基づく請求からも,上記著作権者およびTOPPERSプロジェクトを
38 * 免責すること.
39 *
40 * 本ソフトウェアは,AUTOSAR(AUTomotive Open System ARchitecture)仕
41 * 様に基づいている.上記の許諾は,AUTOSARの知的財産権を許諾するもので
42 * はない.AUTOSARは,AUTOSAR仕様に基づいたソフトウェアを商用目的で利
43 * 用する者に対して,AUTOSARパートナーになることを求めている.
44 *
45 * 本ソフトウェアは,無保証で提供されているものである.上記著作権者お
46 * よびTOPPERSプロジェクトは,本ソフトウェアに関して,特定の使用目的
47 * に対する適合性も含めて,いかなる保証も行わない.また,本ソフトウェ
48 * アの利用により直接的または間接的に生じたいかなる損害に関しても,そ
49 * の責任を負わない.
50 *
51 * $Id: prc_insn.h 187 2015-06-25 03:39:04Z t_ishikawa $
52 */
53
54/*
55 * プロセッサの特殊命令のインライン関数定義(V850用)
56 */
57#ifndef TOPPERS_PRC_INSN_H
58#define TOPPERS_PRC_INSN_H
59
60#ifndef TOPPERS_MACRO_ONLY
61
62#include <v800_ghs.h>
63
64/*
65 * 関数のアライン単位
66 * GHSでは2バイト境界にも配置する.
67 */
68#define CHECK_FUNC_ALIGN 2
69
70/*
71 * メモリ再読込が必要なことをコンパイラに伝えるためのダミー関数
72 */
73extern void v850_memory_changed(void);
74extern void v850_sync_memory(void);
75
76/*
77 * メモリの再読み込みが必要なことをコンパイラに伝える
78 */
79#define V850_MEMORY_CHANGED v850_memory_changed();
80#define SYNCM v850_sync_memory();
81
82LOCAL_INLINE void
83disable_int(void)
84{
85 __DI();
86}
87
88LOCAL_INLINE void
89enable_int(void)
90{
91 __EI();
92}
93
94#ifdef __v850e2v3__
95
96LOCAL_INLINE uint32
97current_psw(void)
98{
99 __LDSR(31, 0); /* Select CPU function grp */
100 return(__GETSR());
101}
102
103LOCAL_INLINE void
104set_psw(uint32 psw)
105{
106 __LDSR(31, 0); /* Select CPU function grp */
107 __SETSR(psw);
108}
109
110#define LDSR_REG(reg, val) {\
111 __LDSR(reg, val);\
112}
113
114#define STSR_REG(reg, val) {\
115 val = __STSR(reg); \
116}
117
118LOCAL_INLINE void
119ipa0_write(uint32 ipal_val, uint32 ipau_val)
120{
121 /*
122 * ldsr ipal_val, 6 ; ipa0l 6
123 */
124 __LDSR(6, ipal_val);
125 /*
126 * ldsr ipau_val, 7 ; ipa0u 7
127 */
128 __LDSR(7, ipau_val);
129}
130
131LOCAL_INLINE void
132ipa1_write(uint32 ipal_val, uint32 ipau_val)
133{
134 /*
135 * ldsr ipal_val, 8 ; ipa1l 8
136 */
137 __LDSR(8, ipal_val);
138 /*
139 * ldsr ipau_val, 9 ; ipa1u 9
140 */
141 __LDSR(9, ipau_val);
142}
143
144LOCAL_INLINE void
145ipa2_write(uint32 ipal_val, uint32 ipau_val)
146{
147 /*
148 * ldsr ipal_val, 10 ; ipa2l 10
149 */
150 __LDSR(10, ipal_val);
151 /*
152 * ldsr ipau_val, 11 ; ipa2u 11
153 */
154 __LDSR(11, ipau_val);
155}
156
157LOCAL_INLINE void
158ipa3_write(uint32 ipal_val, uint32 ipau_val)
159{
160 /*
161 * ldsr ipal_val, 12 ; ipa3l 12
162 */
163 __LDSR(12, ipal_val);
164 /*
165 * ldsr ipau_val, 13 ; ipa3u 13
166 */
167 __LDSR(13, ipau_val);
168}
169
170LOCAL_INLINE void
171ipa4_write(uint32 ipal_val, uint32 ipau_val)
172{
173 /*
174 * ldsr ipal_val, 14 ; ipa4l 14
175 */
176 __LDSR(14, ipal_val);
177 /*
178 * ldsr ipau_val, 15 ; ipa4u 15
179 */
180 __LDSR(15, ipau_val);
181}
182
183LOCAL_INLINE void
184dpa0_write(uint32 dpal_val, uint32 dpau_val)
185{
186 /*
187 * ldsr dpal_val, 16 ; dpa0l 16
188 */
189 __LDSR(16, dpal_val);
190 /*
191 * ldsr dpau_val, 17 ; dpa0u 17
192 */
193 __LDSR(17, dpau_val);
194}
195
196LOCAL_INLINE void
197dpa1_write(uint32 dpal_val, uint32 dpau_val)
198{
199 /*
200 * ldsr dpal_val, 18 ; dpa1l 18
201 */
202 __LDSR(18, dpal_val);
203 /*
204 * ldsr dpau_val, 19 ; dpa1u 19
205 */
206 __LDSR(19, dpau_val);
207}
208
209LOCAL_INLINE void
210dpa2_write(uint32 dpal_val, uint32 dpau_val)
211{
212 /*
213 * ldsr dpal_val, 20 ; dpa2l 20
214 */
215 __LDSR(20, dpal_val);
216 /*
217 * ldsr dpau_val, 21 ; ipa2u 21
218 */
219 __LDSR(21, dpau_val);
220}
221
222LOCAL_INLINE void
223dpa3_write(uint32 dpal_val, uint32 dpau_val)
224{
225 /*
226 * ldsr dpal_val, 22 ; dpa3l 22
227 */
228 __LDSR(22, dpal_val);
229 /*
230 * ldsr dpau_val, 23 ; dpa3u 23
231 */
232 __LDSR(23, dpau_val);
233}
234
235LOCAL_INLINE void
236dpa4_write(uint32 dpal_val, uint32 dpau_val)
237{
238 /*
239 * ldsr dpal_val, 24 ; dpa4l 24
240 */
241 __LDSR(24, dpal_val);
242 /*
243 * ldsr dpau_val, 25 ; dpa4u 25
244 */
245 __LDSR(25, dpau_val);
246}
247
248LOCAL_INLINE void
249dpa5_write(uint32 dpal_val, uint32 dpau_val)
250{
251 /*
252 * ldsr dpal_val, 26 ; dpa5l 26
253 */
254 __LDSR(26, dpal_val);
255 /*
256 * ldsr dpau_val, 27 ; dpa5u 27
257 */
258 __LDSR(27, dpau_val);
259}
260
261#elif defined(__v850e3v5__)
262
263LOCAL_INLINE uint32
264current_psw(void)
265{
266 return(__STSR(5, 0));
267}
268
269LOCAL_INLINE void
270set_psw(uint32 psw)
271{
272 __LDSR(5, 0, psw);
273}
274
275/*
276 * V850E3V5用の割込みコントローラ操作ルーチン
277 */
278LOCAL_INLINE void
279set_pmr(uint16 pmr)
280{
281 uint32 psw;
282
283 /* PMR must be set in di sate(PSW.ID = 1) */
284 psw = current_psw();
285 disable_int();
286
287 __LDSR(11, 2, pmr);
288
289 set_psw(psw);
290 Asm("syncp");
291}
292
293LOCAL_INLINE uint16
294get_ispr(void)
295{
296 return(__STSR(10, 2));
297}
298
299LOCAL_INLINE void
300clear_ispr(void)
301{
302 uint32 psw;
303
304 /* ISPR must be set in di sate(PSW.ID = 1) */
305 psw = current_psw();
306 disable_int();
307
308 __LDSR(13, 2, 1); /* INTCFG = 1; ISPR を書き換え可能に */
309 __LDSR(10, 2, 0); /* ISPR = 0 */
310 __LDSR(13, 2, 0); /* INTCFG = 0; ISPR を書き換え禁止に(自動更新に) */
311
312 set_psw(psw);
313 Asm("syncp");
314}
315
316LOCAL_INLINE uint32
317current_cpuid(void)
318{
319 uint32 htcfg0_val;
320 htcfg0_val = __STSR(0,2);
321 return(((htcfg0_val >> 16) & 0x03));
322}
323
324
325#define LDSR_REG(reg, sel, val) {\
326 __LDSR(reg, sel, val);\
327}
328
329#define STSR_REG(reg, sel, val) {\
330 val = __STSR(reg, sel); \
331}
332
333#define MPA_WRITE(mpuid, mpla, mpua, mpat) { \
334 __LDSR(mpuid*4, 6, mpla); \
335 __LDSR(mpuid*4+1, 6, mpua); \
336 __LDSR(mpuid*4+2, 6, mpat); \
337}
338
339LOCAL_INLINE void
340set_intbp(uint32 intbp)
341{
342 uint32 psw;
343
344 /* INTBP must be set in di sate(PSW.ID = 1) */
345 psw = current_psw();
346 disable_int();
347
348 __LDSR(4, 1, intbp);
349
350 set_psw(psw);
351}
352
353#else /* __v850e3v5__ */
354#error please define ether __v850e2v3__ or __v850e3v5__
355#endif /* __v850e2v3__ */
356
357#endif /* TOPPERS_MACRO_ONLY */
358
359#endif /* TOPPERS_PRC_INSN_H */
Note: See TracBrowser for help on using the repository browser.