[4] | 1 | /*
|
---|
| 2 | * TOPPERS/OSEK Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * OSEK Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * Copyright (C) 2004 by Embedded and Real-Time Systems Laboratory
|
---|
| 9 | * Graduate School of Information Science, Nagoya Univ., JAPAN
|
---|
| 10 | * Copyright (C) 2006 by Witz Corporation, JAPAN
|
---|
| 11 | *
|
---|
| 12 | * ãLì ÒÍCÈºÌ (1)`(4) Ìð©CFree Software Foundation
|
---|
| 13 | * ÉæÁÄö\³êÄ¢é GNU General Public License Ì Version 2 ÉL
|
---|
| 14 | * q³êÄ¢éðð½·êÉÀèC{\tgEFAi{\tgEFA
|
---|
| 15 | * ðüϵ½àÌðÜÞDȺ¯¶jðgpE¡»EüÏEÄzziȺC
|
---|
| 16 | * pÆÄÔj·é±Æð³Åø·éD
|
---|
| 17 | * (1) {\tgEFAð\[XR[hÌ`Åp·éêÉÍCãLÌì
|
---|
| 18 | * \¦C±Ìpð¨æѺL̳ÛØKèªC»ÌÜÜÌ`Å\[
|
---|
| 19 | * XR[hÉÜÜêÄ¢é±ÆD
|
---|
| 20 | * (2) {\tgEFAðCCu`®ÈÇC¼Ì\tgEFAJÉg
|
---|
| 21 | * pÅ«é`ÅÄzz·éêÉÍCÄzzɺ¤hL
|
---|
| 22 | gip
|
---|
| 23 | * Ò}j
|
---|
| 24 | AÈÇjÉCãLÌì \¦C±Ìpð¨æѺL
|
---|
| 25 | * ̳ÛØKèðfÚ·é±ÆD
|
---|
| 26 | * (3) {\tgEFAðC@íÉgÝÞÈÇC¼Ì\tgEFAJÉg
|
---|
| 27 | * pÅ«È¢`ÅÄzz·éêÉÍCÌ¢¸ê©Ìðð½·±
|
---|
| 28 | * ÆD
|
---|
| 29 | * (a) Äzzɺ¤hL
|
---|
| 30 | gipÒ}j
|
---|
| 31 | AÈÇjÉCãLÌ
|
---|
| 32 | * ì \¦C±Ìpð¨æѺL̳ÛØKèðfÚ·é±ÆD
|
---|
| 33 | * (b) ÄzzÌ`ÔðCÊÉèßéû@ÉæÁÄCTOPPERSvWFNgÉ
|
---|
| 34 | * ñ·é±ÆD
|
---|
| 35 | * (4) {\tgEFAÌpÉæè¼ÚIܽÍÔÚIɶ¶é¢©Èé¹
|
---|
| 36 | * Q©çàCãLì Ò¨æÑTOPPERSvWFNgðÆÓ·é±ÆD
|
---|
| 37 | *
|
---|
| 38 | * {\tgEFAÍC³ÛØÅñ³êÄ¢éàÌÅ éDãLì Ò¨
|
---|
| 39 | * æÑTOPPERSvWFNgÍC{\tgEFAÉÖµÄC»ÌKpÂ\«à
|
---|
| 40 | * ÜßÄC¢©ÈéÛØàsíÈ¢DܽC{\tgEFAÌpÉæè¼
|
---|
| 41 | * ÚIܽÍÔÚIɶ¶½¢©Èé¹QÉÖµÄàC»ÌÓCðíÈ¢D
|
---|
| 42 | *
|
---|
| 43 | */
|
---|
| 44 |
|
---|
| 45 | /*
|
---|
| 46 | * ^[QbgCPUÉ˶·éè`iSH2pj
|
---|
| 47 | */
|
---|
| 48 |
|
---|
| 49 |
|
---|
| 50 | #ifndef _CPU_DEFS_H_
|
---|
| 51 | #define _CPU_DEFS_H_
|
---|
| 52 |
|
---|
| 53 | /*
|
---|
| 54 | * ^[Qbg¯Ê}N(vZbT¼Ìè`)
|
---|
| 55 | */
|
---|
| 56 | #define SH2
|
---|
| 57 |
|
---|
| 58 | /*
|
---|
| 59 | * ISR1üèû¶¬³ø»}N
|
---|
| 60 | *
|
---|
| 61 | * ISR1ÌSÄÌð[UªLq·éêÍC鼃 é³ø»}N
|
---|
| 62 | * uOMIT_ISR1_ENTRYvÌè`ðLøÉ·é±ÆD
|
---|
| 63 | */
|
---|
| 64 | /*#define OMIT_ISR1_ENTRY */
|
---|
| 65 |
|
---|
| 66 |
|
---|
| 67 | #endif /* _CPU_DEFS_H_ */
|
---|