source: asp3_wo_tecs/trunk/arch/arm_gcc/common/uart_pl011.c@ 302

Last change on this file since 302 was 302, checked in by ertl-honda, 7 years ago

TECSレスのASP3の開発のため以下のtrunkからコピー
http://dev.toppers.jp/svn/asp3/branches/WO_TECS-3.C.0

File size: 7.2 KB
Line 
1/*
2 * TOPPERS/ASP Kernel
3 * Toyohashi Open Platform for Embedded Real-Time Systems/
4 * Advanced Standard Profile Kernel
5 *
6 * Copyright (C) 2006-2015 by Embedded and Real-Time Systems Laboratory
7 * Graduate School of Information Science, Nagoya Univ., JAPAN
8 *
9 * 上記著作権者
10は,以下の(1)〜(4)の条件を満たす場合に限り,本ソフトウェ
11 * ア(本ソフトウェアを改変したものを含む.以下同じ)を使用・複製・改
12 * 変・再é…
13å¸ƒï¼ˆä»¥ä¸‹ï¼Œåˆ©ç”¨ã¨å‘¼ã¶ï¼‰ã™ã‚‹ã“とを無償で許諾する.
14 * (1) 本ソフトウェアをソースコードの形で利用する場合には,上記の著作
15 * 権表示,この利用条件および下記の無保証規定が,そのままの形でソー
16 * スコード中に含まれていること.
17 * (2) 本ソフトウェアを,ライブラリ形式など,他のソフトウェア開発に使
18 * 用できる形で再é…
19å¸ƒã™ã‚‹å ´åˆã«ã¯ï¼Œå†é…
20å¸ƒã«ä¼´ã†ãƒ‰ã‚­ãƒ¥ãƒ¡ãƒ³ãƒˆï¼ˆåˆ©ç”¨
21 * 者
22マニュアルなど)に,上記の著作権表示,この利用条件および下記
23 * の無保証規定を掲載すること.
24 * (3) 本ソフトウェアを,機器に組み込むなど,他のソフトウェア開発に使
25 * 用できない形で再é…
26å¸ƒã™ã‚‹å ´åˆã«ã¯ï¼Œæ¬¡ã®ã„ずれかの条件を満たすこ
27 * と.
28 * (a) 再é…
29å¸ƒã«ä¼´ã†ãƒ‰ã‚­ãƒ¥ãƒ¡ãƒ³ãƒˆï¼ˆåˆ©ç”¨è€…
30マニュアルなど)に,上記の著
31 * 作権表示,この利用条件および下記の無保証規定を掲載すること.
32 * (b) 再é…
33å¸ƒã®å½¢æ…
34‹ã‚’,別に定める方法によって,TOPPERSプロジェクトに
35 * 報告すること.
36 * (4) 本ソフトウェアの利用により直接的または間接的に生じるいかなる損
37 * 害からも,上記著作権者
38およびTOPPERSプロジェクトをå…
39è²¬ã™ã‚‹ã“と.
40 * また,本ソフトウェアのユーザまたはエンドユーザからのいかなる理
41 * 由に基づく請求からも,上記著作権者
42およびTOPPERSプロジェクトを
43 * å…
44è²¬ã™ã‚‹ã“と.
45 *
46 * 本ソフトウェアは,無保証で提供されているものである.上記著作権者
47お
48 * よびTOPPERSプロジェクトは,本ソフトウェアに関して,特定の使用目的
49 * に対する適合性も含めて,いかなる保証も行わない.また,本ソフトウェ
50 * アの利用により直接的または間接的に生じたいかなる損害に関しても,そ
51 * の責任を負わない.
52 *
53 * $Id: uart_pl011.c 362 2015-07-26 11:29:15Z ertl-hiro $
54 */
55
56/*
57 * ARM PrimCell UART(PL011)用 簡易SIOドライバ
58 */
59
60#include <sil.h>
61#include "target_syssvc.h"
62#include "uart_pl011.h"
63
64/*
65 * シリアルI/Oポート初期化ブロックの定義
66 */
67typedef struct sio_port_initialization_block {
68 uintptr_t base; /* UARTレジスタのベースアドレス */
69 uint8_t ibrd; /* ボーレート(整数部)レジスタの設定値 */
70 uint8_t fbrd; /* ボーレート(小数部)レジスタの設定値 */
71 uint8_t lcr_h; /* ライン制御レジスタの設定値 */
72} SIOPINIB;
73
74/*
75 * シリアルI/Oポート管理ブロックの定義
76 */
77struct sio_port_control_block {
78 const SIOPINIB *siopinib; /* シリアルI/Oポート初期化ブロック */
79 intptr_t exinf; /* 拡張情
80å ± */
81};
82
83/*
84 * シリアルI/Oポート初期化ブロック
85 */
86const SIOPINIB siopinib_table[TNUM_SIOP] = {
87 { SIO_UART_BASE, UART_IBRD_DEF, UART_FBRD_DEF, UART_LCR_H_DEF }
88};
89
90/*
91 * シリアルI/Oポート管理ブロックのエリア
92 */
93SIOPCB siopcb_table[TNUM_SIOP];
94
95/*
96 * シリアルI/OポートIDから管理ブロックを取り出すためのマクロ
97 */
98#define INDEX_SIOP(siopid) ((uint_t)((siopid) - 1))
99#define get_siopcb(siopid) (&(siopcb_table[INDEX_SIOP(siopid)]))
100
101/*
102 * SIOドライバの初期化
103 */
104void
105uart_pl011_initialize(void)
106{
107 SIOPCB *p_siopcb;
108 uint_t i;
109
110 /*
111 * シリアルI/Oポート管理ブロックの初期化
112 */
113 for (p_siopcb = siopcb_table, i = 0; i < TNUM_SIOP; p_siopcb++, i++) {
114 p_siopcb->siopinib = &(siopinib_table[i]);
115 }
116}
117
118/*
119 * シリアルI/Oポートのオープン
120 */
121SIOPCB *
122uart_pl011_opn_por(ID siopid, intptr_t exinf)
123{
124 SIOPCB *p_siopcb;
125
126 p_siopcb = get_siopcb(siopid);
127
128 /*
129 * UARTをディスエーブル
130 */
131 sil_wrw_mem(UART_CR(p_siopcb->siopinib->base), 0U);
132
133 /*
134 * エラーフラグをクリア
135 */
136 sil_wrw_mem(UART_ECR(p_siopcb->siopinib->base), 0U);
137
138 /*
139 * FIFOを空にする
140 */
141 while (uart_pl011_getready(p_siopcb->siopinib->base)) {
142 (void) uart_pl011_getchar(p_siopcb->siopinib->base);
143 }
144
145 /*
146 * ボーレートと通信規格を設定
147 */
148 sil_wrw_mem(UART_IBRD(p_siopcb->siopinib->base),
149 p_siopcb->siopinib->ibrd);
150 sil_wrw_mem(UART_FBRD(p_siopcb->siopinib->base),
151 p_siopcb->siopinib->fbrd);
152 sil_wrw_mem(UART_LCR_H(p_siopcb->siopinib->base),
153 p_siopcb->siopinib->lcr_h);
154
155 /*
156 * UARTをイネーブル
157 */
158 sil_wrw_mem(UART_CR(p_siopcb->siopinib->base),
159 UART_CR_UARTEN|UART_CR_TXE|UART_CR_RXE);
160
161 p_siopcb->exinf = exinf;
162 return(p_siopcb);
163}
164
165/*
166 * シリアルI/Oポートのクローズ
167 */
168void
169uart_pl011_cls_por(SIOPCB *p_siopcb)
170{
171 /*
172 * UARTをディスエーブル
173 */
174 sil_wrw_mem(UART_CR(p_siopcb->siopinib->base), 0U);
175}
176
177/*
178 * シリアルI/Oポートへの文字送信
179 */
180bool_t
181uart_pl011_snd_chr(SIOPCB *p_siopcb, char c)
182{
183 if (uart_pl011_putready(p_siopcb->siopinib->base)){
184 uart_pl011_putchar(p_siopcb->siopinib->base, c);
185 return(true);
186 }
187 return(false);
188}
189
190/*
191 * シリアルI/Oポートからの文字受信
192 */
193int_t
194uart_pl011_rcv_chr(SIOPCB *p_siopcb)
195{
196 if (uart_pl011_getready(p_siopcb->siopinib->base)) {
197 return((int_t)(uint8_t) uart_pl011_getchar(p_siopcb->siopinib->base));
198 }
199 return(-1);
200}
201
202/*
203 * シリアルI/Oポートからのコールバックの許可
204 */
205void
206uart_pl011_ena_cbr(SIOPCB *p_siopcb, uint_t cbrtn)
207{
208 uint32_t reg;
209
210 reg = sil_rew_mem(UART_IMSC(p_siopcb->siopinib->base));
211 switch (cbrtn) {
212 case SIO_RDY_SND:
213 reg |= UART_IMSC_TXIM;
214 break;
215 case SIO_RDY_RCV:
216 reg |= UART_IMSC_RXIM;
217 break;
218 }
219 sil_wrw_mem(UART_IMSC(p_siopcb->siopinib->base), reg);
220}
221
222/*
223 * シリアルI/Oポートからのコールバックの禁止
224 */
225void
226uart_pl011_dis_cbr(SIOPCB *p_siopcb, uint_t cbrtn)
227{
228 uint32_t reg;
229
230 reg = sil_rew_mem(UART_IMSC(p_siopcb->siopinib->base));
231 switch (cbrtn) {
232 case SIO_RDY_SND:
233 reg &= ~UART_IMSC_TXIM;
234 break;
235 case SIO_RDY_RCV:
236 reg &= ~UART_IMSC_RXIM;
237 break;
238 }
239 sil_wrw_mem(UART_IMSC(p_siopcb->siopinib->base), reg);
240}
241
242/*
243 * シリアルI/Oポートに対する割込み処理
244 */
245static void
246uart_pl011_isr_siop(SIOPCB *p_siopcb)
247{
248 if (uart_pl011_getready(p_siopcb->siopinib->base)) {
249 /*
250 * 受信通知コールバックルーチンを呼び出す.
251 */
252 uart_pl011_irdy_rcv(p_siopcb->exinf);
253 }
254 if (uart_pl011_putready(p_siopcb->siopinib->base)) {
255 /*
256 * 送信可能コールバックルーチンを呼び出す.
257 */
258 uart_pl011_irdy_snd(p_siopcb->exinf);
259 }
260}
261
262/*
263 * SIOの割込みサービスルーチン
264 */
265void
266uart_pl011_isr()
267{
268 uart_pl011_isr_siop(&(siopcb_table[0]));
269}
Note: See TracBrowser for help on using the repository browser.