1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000,2001 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | * Copyright (C) 2001 by Industrial Technology Institute,
|
---|
9 | * Miyagi Prefectural Government, JAPAN
|
---|
10 | * Copyright (C) 2002-2004 by Hokkaido Industrial Research Institute, JAPAN
|
---|
11 | *
|
---|
12 | * ä¸è¨è使¨©è
|
---|
13 | ã¯ï¼Free Software Foundation ã«ãã£ã¦å
|
---|
14 | ¬è¡¨ããã¦ãã
|
---|
15 | * GNU General Public License ã® Version 2 ã«è¨è¿°ããã¦ããæ¡ä»¶ãï¼ä»¥
|
---|
16 | * ä¸ã®æ¡ä»¶ã®ãããããæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§
|
---|
17 | * ã¢ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
18 | å¸ï¼ä»¥ä¸ï¼
|
---|
19 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
20 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
21 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
22 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
23 | * (2) æ¬ã½ããã¦ã§ã¢ãåå©ç¨å¯è½ãªãã¤ããªã³ã¼ãï¼ãªãã±ã¼ã¿ãã«ãªã
|
---|
24 | * ã¸ã§ã¯ããã¡ã¤ã«ãã©ã¤ãã©ãªãªã©ï¼ã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼å©ç¨
|
---|
25 | * ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
26 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼
|
---|
27 | * ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
28 | * (3) æ¬ã½ããã¦ã§ã¢ãåå©ç¨ä¸å¯è½ãªãã¤ããªã³ã¼ãã®å½¢ã¾ãã¯æ©å¨ã«çµ
|
---|
29 | * ã¿è¾¼ãã å½¢ã§å©ç¨ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºãããã¨ï¼
|
---|
30 | * (a) å©ç¨ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
31 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½
|
---|
32 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
33 | * (b) å©ç¨ã®å½¢æ
|
---|
34 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼ä¸è¨è使¨©è
|
---|
35 | ã«å ±åãã
|
---|
36 | * ãã¨ï¼
|
---|
37 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
38 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
39 | ãå
|
---|
40 | 責ãããã¨ï¼
|
---|
41 | *
|
---|
42 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
43 | ã¯ï¼
|
---|
44 | * æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ãå«ãã¦ï¼ãããªãä¿è¨¼ãè¡ã
|
---|
45 | * ãªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çããã
|
---|
46 | * ããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
47 | *
|
---|
48 | * @(#) $Id: sh7615.h,v 1.5 2005/07/06 00:45:07 honda Exp $
|
---|
49 | */
|
---|
50 |
|
---|
51 | #ifndef _SH7615_H_
|
---|
52 | #define _SH7615_H_
|
---|
53 |
|
---|
54 | #include <sil.h>
|
---|
55 |
|
---|
56 | /*
|
---|
57 | * å²è¾¼ã¿ã®ãã¯ã¿çªå·å®ç¾©
|
---|
58 | */
|
---|
59 | #define GII 4 /* ä¸è¬ä¸å½å½ä»¤:General Illegal Instruction */
|
---|
60 | #define SII 6 /* ã¹ãããä¸å½å½ä»¤:Slot Illegal Instruction */
|
---|
61 | #define CAE 9 /* CPUã¢ãã¬ã¹ã¨ã©ã¼:CPU Address Error */
|
---|
62 | #define DAE 10 /* DMAã¢ãã¬ã¹ã¨ã©ã¼:DMA Address Error */
|
---|
63 |
|
---|
64 | #define NMI 11 /* NMI */
|
---|
65 | #define USBK 12 /* ã¦ã¼ã¶ã¼ãã¬ã¼ã¯ */
|
---|
66 | #define HUDI 13 /* ã¦ã¼ã¶ã¼ãããã°ã¤ã³ã¿ã¼ãã§ã¼ã¹ */
|
---|
67 | /* å¤é¨ãã¯ã¿çªå·ãæå®ããå ´åãåå®ç¾©ãå¥ã«å®ç¾©ãã */
|
---|
68 | #define IRQ0 64 /* å¤é¨å²è¾¼ã¿è¦æ± */
|
---|
69 | #define IRQ1 65
|
---|
70 | #define IRQ2 66
|
---|
71 | #define IRQ3 67
|
---|
72 | #define IRL1 64
|
---|
73 | #define IRL2 65
|
---|
74 | #define IRL3 65
|
---|
75 | #define IRL4 66
|
---|
76 | #define IRL5 66
|
---|
77 | #define IRL6 67
|
---|
78 | #define IRL7 67
|
---|
79 | #define IRL8 68
|
---|
80 | #define IRL9 68
|
---|
81 | #define IRL10 69
|
---|
82 | #define IRL11 69
|
---|
83 | #define IRL12 70
|
---|
84 | #define IRL13 70
|
---|
85 | #define IRL14 71
|
---|
86 | #define IRL15 71
|
---|
87 |
|
---|
88 | /* ãã¯ã¿çªå·ãèªç±ã«æå®ããå ´åãåå®ç¾©ãå¥ã«å®ç¾©ãã */
|
---|
89 | /* DMAC:ãã¤ã¬ã¯ãã¡ã¢ãªã¢ã¯ã»ã¹ã³ã³ããã¼ã© */
|
---|
90 | #define DMAC0 72 /* DMAC0 */
|
---|
91 | #define DMAC1 73 /* DMAC1 */
|
---|
92 |
|
---|
93 | #define ITI 74 /* WDT:ã¦ã©ããããã¯ã¿ã¤ã */
|
---|
94 | #define CMI 75 /* REF:DRAMãªãã¬ãã·ã¥å¶å¾¡ */
|
---|
95 | #define EINT 76 /* EINT:EtherCå²ã込㿠*/
|
---|
96 |
|
---|
97 | /* FRT:ããªã¼ã©ã³ãã³ã°ã¿ã¤ã */
|
---|
98 | #define ICI 77 /* FRT */
|
---|
99 | #define OCI 78
|
---|
100 | #define OVI 79
|
---|
101 |
|
---|
102 | /* TPU:ã¿ã¤ããã«ã¹ã¦ããã */
|
---|
103 | #define TGI0A 80 /* TPU0 */
|
---|
104 | #define TGI0B 81
|
---|
105 | #define TGI0C 82
|
---|
106 | #define TGI0D 83
|
---|
107 | #define TCI0V 84
|
---|
108 | #define TGI1A 85 /* TPU1 */
|
---|
109 | #define TGI1B 86
|
---|
110 | #define TCI1V 87
|
---|
111 | #define TCI1U 88
|
---|
112 | #define TGI2A 89 /* TPU2 */
|
---|
113 | #define TGI2B 90
|
---|
114 | #define TCI2V 91
|
---|
115 | #define TCI2U 92
|
---|
116 |
|
---|
117 | /* SCIF:ã·ãªã¢ã«ã³ãã¥ãã±ã¼ã·ã§ã³ã¤ã³ã¿ã¼ãã§ã¼ã¹ */
|
---|
118 | #define ERI1 93 /* SCI1 */
|
---|
119 | #define RXI1 94
|
---|
120 | #define BRI1 95
|
---|
121 | #define TXI1 96
|
---|
122 | #define ERI2 97 /* SCI2 */
|
---|
123 | #define RXI2 98
|
---|
124 | #define BRI2 99
|
---|
125 | #define TXI2 100
|
---|
126 |
|
---|
127 | /* SIO:ã·ãªã¢ã«I/O */
|
---|
128 | #define EREI0 101 /* SCI0 */
|
---|
129 | #define TERI0 102
|
---|
130 | #define RDFI0 103
|
---|
131 | #define TDEI0 104
|
---|
132 | #define EREI1 105 /* SCI1 */
|
---|
133 | #define TERI1 106
|
---|
134 | #define RDFI1 107
|
---|
135 | #define TDEI1 108
|
---|
136 | #define EREI2 109 /* SCI2 */
|
---|
137 | #define TERI2 110
|
---|
138 | #define RDFI2 111
|
---|
139 | #define TDEI2 112
|
---|
140 |
|
---|
141 |
|
---|
142 |
|
---|
143 | #ifndef _MACRO_ONLY
|
---|
144 |
|
---|
145 | /*
|
---|
146 | * SH2ã®å
|
---|
147 | é¨ã¬ã¸ã¹ã¿å®ç¾©
|
---|
148 | */
|
---|
149 |
|
---|
150 | /* ã¬ã¸ã¹ã¿ã®ã¢ã¯ã»ã¹ã¯åå32bitå¹
|
---|
151 | */
|
---|
152 | /*
|
---|
153 | * ãã¹ã¹ãã¼ãã³ã³ããã¼ã©
|
---|
154 | */
|
---|
155 | /* ãã¹ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ */
|
---|
156 | #define BCR1 ((VW *)0xffffffe0)
|
---|
157 | #define BCR2 ((VW *)0xffffffe4)
|
---|
158 | #define BCR3 ((VW *)0xfffffffc)
|
---|
159 | /* ã¦ã§ã¤ãã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ */
|
---|
160 | #define WCR1 ((VW *)0xffffffe8)
|
---|
161 | #define WCR2 ((VW *)0xffffffc0)
|
---|
162 | #define WCR3 ((VW *)0xffffffc4)
|
---|
163 | /* åå¥ã¡ã¢ãªã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ */
|
---|
164 | #define MCR ((VW *)0xffffffec)
|
---|
165 | /* ãªãã¬ãã·ã¥ã¿ã¤ãã³ã³ããã¼ã«/ã¹ãã¼ã¿ã¹ã¬ã¸ã¹ã¿ */
|
---|
166 | #define RTCSR ((VW *)0xfffffff0)
|
---|
167 | /* ãªãã¬ãã·ã¥ã¿ã¤ãã«ã¦ã³ã¿ */
|
---|
168 | #define RTCNT ((VW *)0xfffffff4)
|
---|
169 | /* ãªãã¬ãã·ã¥ã¿ã¤ã ã³ã³ã¹ã¿ã³ãã¬ã¸ã¹ã¿ */
|
---|
170 | #define RTCOR ((VW *)0xfffffff8)
|
---|
171 | /*-----å
|
---|
172 | é¨çºæ¯åè·¯-----*/
|
---|
173 | #define FMR ((VB *)0xfffffe90)
|
---|
174 |
|
---|
175 | /*
|
---|
176 | * ãã³ãã¡ã³ã¯ã·ã§ã³ã³ã³ããã¼ã©
|
---|
177 | */
|
---|
178 | #define PACR ((VH *)0xfffffc80) /* ãã¼ãA ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ */
|
---|
179 | #define PAIOR ((VH *)0xfffffc82) /* ãã¼ãA I/Oã¬ã¸ã¹ã¿ */
|
---|
180 | #define PBCR ((VH *)0xfffffc88) /* ãã¼ãB ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ */
|
---|
181 | #define PBIOR ((VH *)0xfffffc8a) /* ãã¼ãB I/Oã¬ã¸ã¹ã¿ */
|
---|
182 | #define PBCR2 ((VH *)0xfffffc8e) /* ãã¼ãB ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿2 */
|
---|
183 | #define PADR ((VH *)0xfffffc84) /* ãã¼ãA ãã¼ã¿ã¬ã¸ã¹ã¿ */
|
---|
184 | #define PBDR ((VH *)0xfffffc8c) /* ãã¼ãB ãã¼ã¿ã¬ã¸ã¹ã¿ */
|
---|
185 |
|
---|
186 | /* å²ãè¾¼ã¿åªå
|
---|
187 | 度ã¬ãã«è¨å®ã¬ã¸ã¹ã¿ */
|
---|
188 | #define IPRA ((VH *)0xfffffee2)
|
---|
189 | #define IPRB ((VH *)0xfffffe60)
|
---|
190 | #define IPRC ((VH *)0xfffffee6)
|
---|
191 | #define IPRD ((VH *)0xfffffe40)
|
---|
192 | #define IPRE ((VH *)0xfffffec0)
|
---|
193 | /* ãã¯ã¿çªå·è¨å®ã¬ã¸ã¹ã¿ */
|
---|
194 | #define VCRA ((VH *)0xfffffe62)
|
---|
195 | #define VCRB ((VH *)0xfffffe64)
|
---|
196 | #define VCRC ((VH *)0xfffffe66)
|
---|
197 | #define VCRD ((VH *)0xfffffe68)
|
---|
198 | #define VCRE ((VH *)0xfffffe42)
|
---|
199 | #define VCRF ((VH *)0xfffffe44)
|
---|
200 | #define VCRG ((VH *)0xfffffe46)
|
---|
201 | #define VCRH ((VH *)0xfffffe48)
|
---|
202 | #define VCRI ((VH *)0xfffffe4a)
|
---|
203 | #define VCRJ ((VH *)0xfffffe4c)
|
---|
204 | #define VCRK ((VH *)0xfffffe4e)
|
---|
205 | #define VCRL ((VH *)0xfffffe50)
|
---|
206 | #define VCRM ((VH *)0xfffffe52)
|
---|
207 | #define VCRN ((VH *)0xfffffe54)
|
---|
208 | #define VCRO ((VH *)0xfffffe56)
|
---|
209 | #define VCRP ((VH *)0xfffffec2)
|
---|
210 | #define VCRQ ((VH *)0xfffffec4)
|
---|
211 | #define VCRR ((VH *)0xfffffec6)
|
---|
212 | #define VCRS ((VH *)0xfffffec8)
|
---|
213 | #define VCRT ((VH *)0xfffffeca)
|
---|
214 | #define VCRU ((VH *)0xfffffecc)
|
---|
215 | #define VCRWDT ((VH *)0xfffffee4)
|
---|
216 | #define DMA_VCRDMA0 ((VW *)0xffffffa0)
|
---|
217 | #define DMA_VCRDMA1 ((VW *)0xffffffa8)
|
---|
218 | /* å²ãè¾¼ã¿ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ */
|
---|
219 | #define ICR ((VH *)0xfffffee0)
|
---|
220 | /* å²ãè¾¼ã¿ã³ã³ããã¼ã«/ã¹ãã¼ã¿ã¹ã¬ã¸ã¹ã¿ */
|
---|
221 | #define IRQCSR ((VH *)0xfffffee8)
|
---|
222 |
|
---|
223 | /*
|
---|
224 | * å²ãè¾¼ã¿ã³ã³ããã¼ã©ã®åæå
|
---|
225 | */
|
---|
226 | Inline void
|
---|
227 | sh2_init_intcontorller (void)
|
---|
228 | {
|
---|
229 | sil_wrh_mem (IPRA, 0x0000);
|
---|
230 | sil_wrh_mem (IPRB, 0x0000);
|
---|
231 | sil_wrh_mem (IPRC, 0x0000);
|
---|
232 | sil_wrh_mem (IPRD, 0x0000);
|
---|
233 | sil_wrh_mem (IPRE, 0x0000);
|
---|
234 | }
|
---|
235 |
|
---|
236 | #endif /* _MACRO_ONLY */
|
---|
237 |
|
---|
238 | #endif /* _SH7615_H_ */
|
---|