[363] | 1 | /*
|
---|
| 2 | * TOPPERS/JSP Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * Just Standard Profile Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2004 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * Copyright (C) 2001-2004 by Industrial Technology Institute,
|
---|
| 9 | * Miyagi Prefectural Government, JAPAN
|
---|
| 10 | * Copyright (C) 2002-2004 by Hokkaido Industrial Research Institute, JAPAN
|
---|
| 11 | * Copyright (C) 2006 by GJ Business Division RICOH COMPANY,LTD. JAPAN
|
---|
| 12 | *
|
---|
| 13 | * ä¸è¨èä½æ¨©è
|
---|
| 14 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
| 15 | * ã«ãã£ã¦å
|
---|
| 16 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
| 17 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
| 18 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
| 19 | å¸ï¼ä»¥ä¸ï¼
|
---|
| 20 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
| 21 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
| 22 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
| 23 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
| 24 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 25 | * ç¨ã§ããå½¢ã§åé
|
---|
| 26 | å¸ããå ´åã«ã¯ï¼åé
|
---|
| 27 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
| 28 | * è
|
---|
| 29 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
| 30 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 31 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 32 | * ç¨ã§ããªãå½¢ã§åé
|
---|
| 33 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
| 34 | * ã¨ï¼
|
---|
| 35 | * (a) åé
|
---|
| 36 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
| 37 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
| 38 | * ä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 39 | * (b) åé
|
---|
| 40 | å¸ã®å½¢æ
|
---|
| 41 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
| 42 | * å ±åãããã¨ï¼
|
---|
| 43 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
| 44 | * 害ãããï¼ä¸è¨èä½æ¨©è
|
---|
| 45 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
| 46 | 責ãããã¨ï¼
|
---|
| 47 | *
|
---|
| 48 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨èä½æ¨©è
|
---|
| 49 | ã
|
---|
| 50 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
| 51 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
| 52 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæ害ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
| 53 | *
|
---|
| 54 | * @(#) $Id$
|
---|
| 55 | */
|
---|
| 56 |
|
---|
| 57 | /*
|
---|
| 58 | * SH7047å
|
---|
| 59 | èµã·ãªã¢ã«ã³ãã¥ãã±ã¼ã·ã§ã³ã¤ã³ã¿ã¼ãã§ã¤ã¹SCIç¨ ç°¡æãã©ã¤ã
|
---|
| 60 | */
|
---|
| 61 |
|
---|
| 62 | #include <s_services.h>
|
---|
| 63 | #include "sh7047.h"
|
---|
| 64 | #include "sh7047scif.h"
|
---|
| 65 |
|
---|
| 66 | /*
|
---|
| 67 | * ã·ãªã¢ã«I/Oãã¼ãåæåãããã¯
|
---|
| 68 | */
|
---|
| 69 | static const SIOPINIB siopinib_table[TNUM_PORT] = {
|
---|
| 70 | {
|
---|
| 71 | (IOREG_SCI_BASE+IOREG_SCI_WINDOW*1),
|
---|
| 72 | (IOREG_INTC_BASE+IOREG_IPRI_OFFSET),
|
---|
| 73 | 9,
|
---|
| 74 | ISR_SCR3_SHIFT
|
---|
| 75 | },
|
---|
| 76 | {
|
---|
| 77 | (IOREG_SCI_BASE+IOREG_SCI_WINDOW*2),
|
---|
| 78 | (IOREG_INTC_BASE+IOREG_IPRI_OFFSET),
|
---|
| 79 | 8,
|
---|
| 80 | ISR_SCR4_SHIFT
|
---|
| 81 | }
|
---|
| 82 | };
|
---|
| 83 |
|
---|
| 84 | /*
|
---|
| 85 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®ã¨ãªã¢
|
---|
| 86 | * ID = 1 ãSCI3ã«å¯¾å¿ããã¦ãã.
|
---|
| 87 | */
|
---|
| 88 | SIOPCB siopcb_table[TNUM_PORT];
|
---|
| 89 |
|
---|
| 90 | /*
|
---|
| 91 | * ã·ãªã¢ã«I/Oãã¼ãIDãã管çãããã¯ãåãåºãããã®ãã¯ã
|
---|
| 92 | */
|
---|
| 93 | #define INDEX_SIOP(siopid) ((UINT)((siopid) - 1))
|
---|
| 94 | #define get_siopcb(siopid) (&(siopcb_table[INDEX_SIOP(siopid)]))
|
---|
| 95 |
|
---|
| 96 | /*
|
---|
| 97 | * æåãåä¿¡ã§ãããï¼
|
---|
| 98 | */
|
---|
| 99 | Inline BOOL
|
---|
| 100 | sh7047scif_getready (SIOPCB * siopcb)
|
---|
| 101 | {
|
---|
| 102 | /* ã¬ã·ã¼ããã¼ã¿ã¬ã¸ã¹ã¿ãã«ã»ãã©ã°ã®ãã§ã㯠*/
|
---|
| 103 | return (sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SSR_OFFSET)) & SSR_RDRF);
|
---|
| 104 | }
|
---|
| 105 |
|
---|
| 106 | /*
|
---|
| 107 | * æåãéä¿¡ã§ãããï¼
|
---|
| 108 | */
|
---|
| 109 | Inline BOOL
|
---|
| 110 | sh7047scif_putready (SIOPCB * siopcb)
|
---|
| 111 | {
|
---|
| 112 | /* ãã©ã³ã¹ãããFIFOãã¼ã¿ã¬ã¸ã¹ã¿ã¨ã³ããã£ã»ãã©ã°ã®ãã§ã㯠*/
|
---|
| 113 | return (sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SSR_OFFSET)) & SSR_TDRE);
|
---|
| 114 | }
|
---|
| 115 |
|
---|
| 116 | /*
|
---|
| 117 | * åä¿¡ããæåã®åãåºã
|
---|
| 118 | */
|
---|
| 119 | Inline char
|
---|
| 120 | sh7047scif_getchar (SIOPCB * siopcb)
|
---|
| 121 | {
|
---|
| 122 | VB data;
|
---|
| 123 |
|
---|
| 124 | data = sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_RDR_OFFSET));
|
---|
| 125 | /* ã¬ã·ã¼ããã¼ã¿ã¬ã¸ã¹ã¿ãã«ã»ãã©ã°ã®ã¯ãªã¢ */
|
---|
| 126 | sil_wrb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SSR_OFFSET),
|
---|
| 127 | sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SSR_OFFSET)) & ~SSR_RDRF);
|
---|
| 128 | return data;
|
---|
| 129 | }
|
---|
| 130 |
|
---|
| 131 | /*
|
---|
| 132 | * éä¿¡ããæåã®æ¸è¾¼ã¿
|
---|
| 133 | */
|
---|
| 134 | Inline void
|
---|
| 135 | sh7047scif_putchar (SIOPCB * siopcb, char c)
|
---|
| 136 | {
|
---|
| 137 | sil_wrb_mem((VP)(siopcb->siopinib->cntrl+IOREG_TDR_OFFSET), c);
|
---|
| 138 | /* ãã©ã³ã¹ãããFIFOãã¼ã¿ã¬ã¸ã¹ã¿ã¨ã³ããã£ã»ãã©ã°ã®ã¯ãªã¢ */
|
---|
| 139 | sil_wrb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SSR_OFFSET),
|
---|
| 140 | sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SSR_OFFSET)) & ~SSR_TDRE);
|
---|
| 141 | }
|
---|
| 142 |
|
---|
| 143 | /*
|
---|
| 144 | * SIOãã©ã¤ãã®åæåã«ã¼ãã³
|
---|
| 145 | */
|
---|
| 146 | void
|
---|
| 147 | sh7047scif_initialize ()
|
---|
| 148 | {
|
---|
| 149 | SIOPCB *siopcb;
|
---|
| 150 | UINT i;
|
---|
| 151 |
|
---|
| 152 | /*
|
---|
| 153 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®åæå
|
---|
| 154 | */
|
---|
| 155 | for (siopcb = siopcb_table, i = 0; i < TNUM_PORT; siopcb++, i++) {
|
---|
| 156 | siopcb->siopinib = &siopinib_table[i];
|
---|
| 157 | siopcb->openflag = FALSE;
|
---|
| 158 | }
|
---|
| 159 | }
|
---|
| 160 |
|
---|
| 161 | /*
|
---|
| 162 | * ãªã¼ãã³ãã¦ãããã¼ãã¯ãããï¼
|
---|
| 163 | */
|
---|
| 164 | BOOL
|
---|
| 165 | sh7047scif_openflag (ID siopid)
|
---|
| 166 | {
|
---|
| 167 | if(siopcb_table[INDEX_SIOP(siopid)].openflag)
|
---|
| 168 | return TRUE;
|
---|
| 169 | sil_dly_nse(sh2scif_DELAY*4); /* Wait for Banner */
|
---|
| 170 | return FALSE;
|
---|
| 171 | }
|
---|
| 172 |
|
---|
| 173 | /*
|
---|
| 174 | * ã·ãªã¢ã«I/Oãã¼ãã®ãªã¼ãã³
|
---|
| 175 | */
|
---|
| 176 | SIOPCB *
|
---|
| 177 | sh7047scif_opn_por (ID siopid, VP_INT exinf)
|
---|
| 178 | {
|
---|
| 179 | SIOPCB *siopcb;
|
---|
| 180 | UW base;
|
---|
| 181 | unsigned char dummy;
|
---|
| 182 |
|
---|
| 183 | siopcb = get_siopcb (siopid);
|
---|
| 184 | base = siopcb->siopinib->cntrl;
|
---|
| 185 | /* éåä¿¡åæ¢ */
|
---|
| 186 | sil_wrb_mem((VP)(base+IOREG_SCR_OFFSET),
|
---|
| 187 | sil_reb_mem((VP)(base+IOREG_SCR_OFFSET)) & ~(SCR_TE | SCR_RE));
|
---|
| 188 | /* ã¢ã¼ãã¬ã¸ã¹ã¿ã®è¨å® */
|
---|
| 189 | sil_wrb_mem((VP)(base+IOREG_SMR_OFFSET), DEFAULT_SMR);
|
---|
| 190 | /* ãã¼ã¬ã¼ãã®è¨å® */
|
---|
| 191 | sil_wrb_mem((VP)(base+IOREG_BRR_OFFSET), DEFAULT_BRR);
|
---|
| 192 |
|
---|
| 193 | sil_dly_nse(sh2scif_DELAY);
|
---|
| 194 | /* éåä¿¡ãåä¿¡å²è¾¼ã¿è¨±å¯ */
|
---|
| 195 | sil_wrb_mem((VP)(base+IOREG_SCR_OFFSET), SCR_RIE|SCR_TE|SCR_RE);
|
---|
| 196 | dummy = sil_reb_mem((VP)(base+IOREG_SSR_OFFSET)); /* Dummy read */
|
---|
| 197 | /* å²è¾¼ã¿ã³ã³ããã¼ã©ã®è¨å® */
|
---|
| 198 | sil_wrb_mem((VP)(base+IOREG_SSR_OFFSET), SSR_TDRE); /* Clear error flags */
|
---|
| 199 | siopcb->exinf = exinf;
|
---|
| 200 | siopcb->openflag = TRUE;
|
---|
| 201 | return(siopcb);
|
---|
| 202 | }
|
---|
| 203 |
|
---|
| 204 | /*
|
---|
| 205 | * ã·ãªã¢ã«I/Oãã¼ãã®ã¯ãã¼ãº
|
---|
| 206 | */
|
---|
| 207 | void
|
---|
| 208 | sh7047scif_cls_por (SIOPCB * siopcb)
|
---|
| 209 | {
|
---|
| 210 | /* éåä¿¡åæ¢ãå²è¾¼ã¿ç¦æ¢ */
|
---|
| 211 | sil_wrb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SCR_OFFSET),
|
---|
| 212 | sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SCR_OFFSET)) & ~(SCR_TIE|SCR_RIE|SCR_TE|SCR_RE));
|
---|
| 213 |
|
---|
| 214 | siopcb->openflag = FALSE;
|
---|
| 215 | }
|
---|
| 216 |
|
---|
| 217 | /*
|
---|
| 218 | * ã·ãªã¢ã«I/Oãã¼ãã¸ã®æåéä¿¡
|
---|
| 219 | */
|
---|
| 220 | BOOL
|
---|
| 221 | sh7047scif_snd_chr (SIOPCB * siopcb, char c)
|
---|
| 222 | {
|
---|
| 223 | if (sh7047scif_putready (siopcb)) {
|
---|
| 224 | sh7047scif_putchar (siopcb, c);
|
---|
| 225 | return (TRUE);
|
---|
| 226 | }
|
---|
| 227 | return (FALSE);
|
---|
| 228 | }
|
---|
| 229 |
|
---|
| 230 | /*
|
---|
| 231 | * ã·ãªã¢ã«I/Oãã¼ãããã®æååä¿¡
|
---|
| 232 | */
|
---|
| 233 | INT
|
---|
| 234 | sh7047scif_rcv_chr (SIOPCB * siopcb)
|
---|
| 235 | {
|
---|
| 236 | if (sh7047scif_getready (siopcb)) {
|
---|
| 237 | return ((INT) (UB) sh7047scif_getchar (siopcb));
|
---|
| 238 | }
|
---|
| 239 | return (-1);
|
---|
| 240 | }
|
---|
| 241 |
|
---|
| 242 | /*
|
---|
| 243 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯è¨±å¯
|
---|
| 244 | */
|
---|
| 245 | void
|
---|
| 246 | sh7047scif_ena_cbr (SIOPCB * siopcb, UINT cbrtn)
|
---|
| 247 | {
|
---|
| 248 | UW base = siopcb->siopinib->cntrl;
|
---|
| 249 |
|
---|
| 250 | switch (cbrtn) {
|
---|
| 251 | case SIO_ERDY_SND: /* éä¿¡å²è¾¼ã¿è¦æ±ãè¨±å¯ */
|
---|
| 252 | sil_wrb_mem((VP)(base+IOREG_SCR_OFFSET), sil_reb_mem((VP)(base+IOREG_SCR_OFFSET)) | SCR_TIE);
|
---|
| 253 | break;
|
---|
| 254 | case SIO_ERDY_RCV: /* åä¿¡å²è¾¼ã¿è¦æ±ãè¨±å¯ */
|
---|
| 255 | sil_wrb_mem((VP)(base+IOREG_SCR_OFFSET), sil_reb_mem((VP)(base+IOREG_SCR_OFFSET)) | SCR_RIE);
|
---|
| 256 | break;
|
---|
| 257 | default:
|
---|
| 258 | break;
|
---|
| 259 | }
|
---|
| 260 | }
|
---|
| 261 |
|
---|
| 262 | /*
|
---|
| 263 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ç¦æ¢
|
---|
| 264 | */
|
---|
| 265 | void
|
---|
| 266 | sh7047scif_dis_cbr (SIOPCB * siopcb, UINT cbrtn)
|
---|
| 267 | {
|
---|
| 268 | UW base = siopcb->siopinib->cntrl;
|
---|
| 269 |
|
---|
| 270 | switch (cbrtn) {
|
---|
| 271 | case SIO_ERDY_SND: /* éä¿¡å²è¾¼ã¿è¦æ±ãç¦æ¢ */
|
---|
| 272 | sil_wrb_mem((VP)(base+IOREG_SCR_OFFSET), sil_reb_mem((VP)(base+IOREG_SCR_OFFSET)) & ~SCR_TIE);
|
---|
| 273 | break;
|
---|
| 274 | case SIO_ERDY_RCV: /* åä¿¡å²è¾¼ã¿è¦æ±ãç¦æ¢ */
|
---|
| 275 | sil_wrb_mem((VP)(base+IOREG_SCR_OFFSET), sil_reb_mem((VP)(base+IOREG_SCR_OFFSET)) & ~SCR_RIE);
|
---|
| 276 | break;
|
---|
| 277 | default:
|
---|
| 278 | break;
|
---|
| 279 | }
|
---|
| 280 | }
|
---|
| 281 |
|
---|
| 282 | /*
|
---|
| 283 | * ã·ãªã¢ã«I/Oãã¼ãã«å¯¾ããéä¿¡å²è¾¼ã¿å¦ç
|
---|
| 284 | */
|
---|
| 285 | Inline void
|
---|
| 286 | sh7047scif_isr_siop_out (SIOPCB * siopcb)
|
---|
| 287 | {
|
---|
| 288 | VB scr0 = sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SCR_OFFSET));
|
---|
| 289 |
|
---|
| 290 | if ((scr0 & SCR_TIE) != 0 && sh7047scif_putready (siopcb)) {
|
---|
| 291 | /*
|
---|
| 292 | * éä¿¡éç¥ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 293 | */
|
---|
| 294 | sh7047scif_ierdy_snd (siopcb->exinf);
|
---|
| 295 | }
|
---|
| 296 | }
|
---|
| 297 |
|
---|
| 298 | /*
|
---|
| 299 | * ã·ãªã¢ã«I/Oãã¼ãã«å¯¾ããåä¿¡å²è¾¼ã¿å¦ç
|
---|
| 300 | */
|
---|
| 301 | Inline void
|
---|
| 302 | sh7047scif_isr_siop_in (SIOPCB * siopcb)
|
---|
| 303 | {
|
---|
| 304 | VB scr0 = sil_reb_mem((VP)(siopcb->siopinib->cntrl+IOREG_SCR_OFFSET));
|
---|
| 305 |
|
---|
| 306 | if ((scr0 & SCR_RIE) != 0 && sh7047scif_getready (siopcb)) {
|
---|
| 307 | /*
|
---|
| 308 | * åä¿¡éç¥ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 309 | */
|
---|
| 310 | sh7047scif_ierdy_rcv (siopcb->exinf);
|
---|
| 311 | }
|
---|
| 312 | }
|
---|
| 313 |
|
---|
| 314 | /*
|
---|
| 315 | * SIOéä¿¡å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³(SCI3ç¨)
|
---|
| 316 | */
|
---|
| 317 | void
|
---|
| 318 | sh7047scif3_isr_out ()
|
---|
| 319 | {
|
---|
| 320 | if (siopcb_table[0].openflag) {
|
---|
| 321 | sh7047scif_isr_siop_out (&(siopcb_table[0]));
|
---|
| 322 | }
|
---|
| 323 | }
|
---|
| 324 |
|
---|
| 325 | /*
|
---|
| 326 | * SIOéä¿¡å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³(SCI4ç¨)
|
---|
| 327 | */
|
---|
| 328 | void
|
---|
| 329 | sh7047scif4_isr_out ()
|
---|
| 330 | {
|
---|
| 331 | if (siopcb_table[1].openflag) {
|
---|
| 332 | sh7047scif_isr_siop_out (&(siopcb_table[1]));
|
---|
| 333 | }
|
---|
| 334 | }
|
---|
| 335 |
|
---|
| 336 | /*
|
---|
| 337 | * SIOåä¿¡å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³(SCI3ç¨)
|
---|
| 338 | */
|
---|
| 339 | void
|
---|
| 340 | sh7047scif3_isr_in ()
|
---|
| 341 | {
|
---|
| 342 | if (siopcb_table[0].openflag) {
|
---|
| 343 | sh7047scif_isr_siop_in (&(siopcb_table[0]));
|
---|
| 344 | }
|
---|
| 345 | }
|
---|
| 346 |
|
---|
| 347 | /*
|
---|
| 348 | * SIOåä¿¡å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³(SCI4ç¨)
|
---|
| 349 | */
|
---|
| 350 | void
|
---|
| 351 | sh7047scif4_isr_in ()
|
---|
| 352 | {
|
---|
| 353 | if (siopcb_table[1].openflag) {
|
---|
| 354 | sh7047scif_isr_siop_in (&(siopcb_table[1]));
|
---|
| 355 | }
|
---|
| 356 | }
|
---|
| 357 |
|
---|
| 358 | /*
|
---|
| 359 | * SIOåä¿¡ã¨ã©ã¼å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³(SCI3ç¨)
|
---|
| 360 | */
|
---|
| 361 | void
|
---|
| 362 | sh7047scif3_isr_error (void)
|
---|
| 363 | {
|
---|
| 364 | UW base = siopcb_table[0].siopinib->cntrl;
|
---|
| 365 |
|
---|
| 366 | if (siopcb_table[0].openflag) {
|
---|
| 367 | sil_wrb_mem((VP)(base+IOREG_SSR_OFFSET), sil_reb_mem((VP)(base+IOREG_SSR_OFFSET)) & ~(SSR_OPER|SSR_FER|SSR_PER));
|
---|
| 368 | }
|
---|
| 369 | }
|
---|
| 370 |
|
---|
| 371 | /*
|
---|
| 372 | * SIOåä¿¡ã¨ã©ã¼å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³(SCI4ç¨)
|
---|
| 373 | */
|
---|
| 374 | void
|
---|
| 375 | sh7047scif4_isr_error (void)
|
---|
| 376 | {
|
---|
| 377 | UW base = siopcb_table[1].siopinib->cntrl;
|
---|
| 378 |
|
---|
| 379 | if (siopcb_table[1].openflag) {
|
---|
| 380 | sil_wrb_mem((VP)(base+IOREG_SSR_OFFSET), sil_reb_mem((VP)(base+IOREG_SSR_OFFSET)) & ~(SSR_OPER|SSR_FER|SSR_PER));
|
---|
| 381 | }
|
---|
| 382 | }
|
---|
| 383 |
|
---|
| 384 |
|
---|