1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2004 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | * Copyright (C) 2001-2004 by Industrial Technology Institute,
|
---|
9 | * Miyagi Prefectural Government, JAPAN
|
---|
10 | *
|
---|
11 | * ä¸è¨è使¨©è
|
---|
12 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
13 | * ã«ãã£ã¦å
|
---|
14 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
15 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
16 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
17 | å¸ï¼ä»¥ä¸ï¼
|
---|
18 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
19 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
20 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
21 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
22 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
23 | * ç¨ã§ããå½¢ã§åé
|
---|
24 | å¸ããå ´åã«ã¯ï¼åé
|
---|
25 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
26 | * è
|
---|
27 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
28 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
29 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
30 | * ç¨ã§ããªãå½¢ã§åé
|
---|
31 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
32 | * ã¨ï¼
|
---|
33 | * (a) åé
|
---|
34 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
35 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
36 | * 使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
37 | * (b) åé
|
---|
38 | å¸ã®å½¢æ
|
---|
39 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
40 | * å ±åãããã¨ï¼
|
---|
41 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
42 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
43 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
44 | 責ãããã¨ï¼
|
---|
45 | *
|
---|
46 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
47 | ã
|
---|
48 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
49 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
50 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
51 | *
|
---|
52 | * @(#) $Id: mpc860_smc.c,v 1.2 2004/10/07 17:10:56 honda Exp $
|
---|
53 | */
|
---|
54 |
|
---|
55 | /*
|
---|
56 | * MPC860å
|
---|
57 | èµã·ãªã¢ã«ã»ããã¼ã¸ã¡ã³ãã³ã³ããã¼ã©SMC1ç¨ ç°¡æãã©ã¤ã
|
---|
58 | *ãããã
|
---|
59 | *ããããSMC1ã®ã¿ããµãã¼ããã¦ãã
|
---|
60 | *
|
---|
61 | *ããããsmc.{c,h}ã¨hw_serial.hã®åå²ã®åºæº
|
---|
62 | *ããããããã»smc.{c,h}ï¼ã·ãªã¢ã«ããã¤ã¹ã«ä¾åããé¨åã®ã¿è¨è¿°
|
---|
63 | *ããããããã»hw_serial.hï¼å²è¾¼ã¿ã³ã³ããã¼ã©ä¾å
|
---|
64 | *ãããããã
|
---|
65 | *ããããããã»ã¯ããã¯å¨æ³¢æ°ä¾åã«ã¤ãã¦
|
---|
66 | *ããããããããã»ããã¤ã¹ä¾åã®ãã©ã¡ã¼ã¿ã¯mpc860_smc.cå
|
---|
67 | ã§ç¨æããã
|
---|
68 | *ããããããããã»å¤§å
|
---|
69 | ã®ã¯ããã¯å¨æ³¢æ°ã¯ã³ã³ãã¤ã«ãªãã·ã§ã³ã¨ãã¦ä¸ãã
|
---|
70 | */
|
---|
71 |
|
---|
72 | #include <s_services.h>
|
---|
73 | #include <mpc860_smc.h>
|
---|
74 |
|
---|
75 | /*
|
---|
76 | * ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ã®å®ç¾©
|
---|
77 | */
|
---|
78 |
|
---|
79 | /* SMCã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
80 | #define SMCMR1 (VH *)(IMMR_BASE + 0xa82)
|
---|
81 | #define SMCMR_SM_UART BIT10_16 /* SMCã¢ã¼ãï¼UART */
|
---|
82 | #define SMCMR_TEN BIT14_16 /* SMCéä¿¡ã¤ãã¼ãã« */
|
---|
83 | #define SMCMR_REN BIT15_16 /* SMCåä¿¡ã¤ãã¼ãã« */
|
---|
84 |
|
---|
85 |
|
---|
86 | /*
|
---|
87 | * 30.2.3 ãã©ã¡ã¼ã¿RAM
|
---|
88 | */
|
---|
89 | /* ãããã¡ã»ãã£ã¹ã¯ãªãã¿BDã®å
|
---|
90 | é ã¢ãã¬ã¹ */
|
---|
91 | #define BD1_BASE (IMMR_BASE + 0x3e80)
|
---|
92 | #define RBASE1 (VH *)BD1_BASE /* RxBDãã¼ã¹ã¢ãã¬ã¹ */
|
---|
93 | #define TBASE1 (VH *)(BD1_BASE+2) /* TxBDãã¼ã¹ã¢ãã¬ã¹ */
|
---|
94 | #define RFCR1 (VB *)(BD1_BASE+4) /* åä¿¡ãã¡ã³ã¯ã·ã§ã³ã³ã¼ã */
|
---|
95 | /* ãã¤ãé ï¼åä¿¡ï¼ */
|
---|
96 | #if SIL_ENDIAN == SIL_ENDIAN_BIG /* ããã°ã¨ã³ãã£ã¢ã³ */
|
---|
97 | #define RFCR_BO 0x10
|
---|
98 | #else /* SIL_ENDIAN == SIL_ENDIAN_BIG */ /* ãªãã«ã¨ã³ãã£ã¢ã³ */
|
---|
99 | #define RFCR_BO 0x08
|
---|
100 | #endif /* SIL_ENDIAN == SIL_ENDIAN_BIG */
|
---|
101 |
|
---|
102 | #define TFCR1 (VB *)(BD1_BASE+5) /* éä¿¡ãã¡ã³ã¯ã·ã§ã³ã³ã¼ã */
|
---|
103 | /* ãã¤ãé ï¼éä¿¡ï¼ */
|
---|
104 | #if SIL_ENDIAN == SIL_ENDIAN_BIG /* ããã°ã¨ã³ãã£ã¢ã³ */
|
---|
105 | #define TFCR_BO 0x10
|
---|
106 | #else /* SIL_ENDIAN == SIL_ENDIAN_BIG */ /* ãªãã«ã¨ã³ãã£ã¢ã³ */
|
---|
107 | #define TFCR_BO 0x08
|
---|
108 | #endif /* SIL_ENDIAN == SIL_ENDIAN_BIG */
|
---|
109 |
|
---|
110 | /*
|
---|
111 | * 30.3.2 UARTã®å ´åã®ãã©ã¡ã¼ã¿RAM
|
---|
112 | */
|
---|
113 | #define MRBLR1 (VH *)(BD1_BASE+6) /* æå¤§åä¿¡ãããã¡é· */
|
---|
114 | #define RBPTR1 (VH *)(BD1_BASE+0x10) /* RxBDãã¤ã³ã¿ */
|
---|
115 | #define TBPTR1 (VH *)(BD1_BASE+0x20) /* TxBDãã¤ã³ã¿ */
|
---|
116 | /* æå¤§ã¢ã¤ãã«ãã£ã©ã¯ã¿æ° */
|
---|
117 | #define MAX_IDL1 (VH *)(BD1_BASE+0x28)
|
---|
118 | #define IDLC1 (VH *)(BD1_BASE+0x2a) /* 䏿ã¢ã¤ãã«ã»ã«ã¦ã³ã¿ */
|
---|
119 | #define BRKLN1 (VH *)(BD1_BASE+0x2c) /* æçµåä¿¡ãã¬ã¼ã¯é· */
|
---|
120 | /* åä¿¡ãã¬ã¼ã¯æ¡ä»¶ã«ã¦ã³ã¿ */
|
---|
121 | #define BRKEC1 (VH *)(BD1_BASE+0x2e)
|
---|
122 | /* ãã¬ã¼ã¯ã«ã¦ã³ãã¬ã¸ã¹ã¿ï¼éä¿¡ï¼ */
|
---|
123 | #define BRKCR1 (VH *)(BD1_BASE+0x30)
|
---|
124 | #define R_MASK1 (VH *)(BD1_BASE+0x32) /* 䏿ãããã»ãã¹ã¯ */
|
---|
125 |
|
---|
126 |
|
---|
127 | /*
|
---|
128 | * ãã¥ã¢ã«ãã¼ãã»ã¡ã¢ãªä¸ã«ç¢ºä¿ããé å
|
---|
129 | */
|
---|
130 |
|
---|
131 | /*
|
---|
132 | * ãããã¡ã»ãã£ã¹ã¯ãªãã¿BDã®ãã¼ã¹ã¢ãã¬ã¹
|
---|
133 | */
|
---|
134 | #define RxBD_BASE_ADDRESS 0x0 /* RxBDãã¼ã¹ã¢ãã¬ã¹ */
|
---|
135 | #define TxBD_BASE_ADDRESS 0x8 /* TxBDãã¼ã¹ã¢ãã¬ã¹ */
|
---|
136 |
|
---|
137 | /* 30.3.10 åä¿¡ç¨ãããã¡ãã£ã¹ã¯ãªãã¿RxBD */
|
---|
138 | #define RxBD (DUAL_PORT_RAM + RxBD_BASE_ADDRESS)
|
---|
139 | #define RxBD_STATUS (VH *)RxBD /* ã¹ãã¼ã¿ã¹ã¨å¶å¾¡ */
|
---|
140 | #define RxBD_LENGTH (VH *)(RxBD+2) /* ãã¼ã¿é· */
|
---|
141 | #define RxBD_BUFFP (VW *)(RxBD+4) /* åä¿¡ãããã¡ãã¤ã³ã¿ */
|
---|
142 |
|
---|
143 | /* 30.3.11 éä¿¡ç¨ãããã¡ãã£ã¹ã¯ãªãã¿TxBD */
|
---|
144 | #define TxBD (DUAL_PORT_RAM + TxBD_BASE_ADDRESS)
|
---|
145 | #define TxBD_STATUS (VH *)TxBD /* ã¹ãã¼ã¿ã¹ã¨å¶å¾¡ */
|
---|
146 | #define TxBD_LENGTH (VH *)(TxBD+2) /* ãã¼ã¿é· */
|
---|
147 | #define TxBD_BUFFP (VW *)(TxBD+4) /* éä¿¡ãããã¡ãã¤ã³ã¿ */
|
---|
148 |
|
---|
149 | /* åä¿¡ç¨ãããã¡ãã£ã¹ã¯ãªãã¿RxBD */
|
---|
150 | /* ããã¹ãã¼ã¿ã¹ã¨å¶å¾¡ããã£ã¼ã«ãã®å®æ° */
|
---|
151 | #define RxBD_STATUS_E BIT0_16 /* ç©ºç½ */
|
---|
152 | #define RxBD_STATUS_W BIT2_16 /* ã©ãã */
|
---|
153 | #define RxBD_STATUS_I BIT3_16 /* å²è¾¼ã¿ */
|
---|
154 | #define RxBD_STATUS_CM BIT6_16 /* ç¶ç¶ã¢ã¼ã */
|
---|
155 | #define RxBD_STATUS_ID BIT7_16 /* ã¢ã¤ãã«åä¿¡ */
|
---|
156 | #define RxBD_STATUS_BR BIT10_16 /* ãã¬ã¼ã¯åä¿¡ */
|
---|
157 | #define RxBD_STATUS_FR BIT11_16 /* ãã¬ã¼ãã³ã°ã»ã¨ã©ã¼ */
|
---|
158 | #define RxBD_STATUS_PR BIT12_16 /* ããªãã£ã»ã¨ã©ã¼ */
|
---|
159 | #define RxBD_STATUS_OV BIT14_16 /* ãªã¼ãã¼ã©ã³ */
|
---|
160 |
|
---|
161 | /* éä¿¡ç¨ãããã¡ãã£ã¹ã¯ãªãã¿TxBD */
|
---|
162 | /* ããã¹ãã¼ã¿ã¹ã¨å¶å¾¡ããã£ã¼ã«ãã®å®æ° */
|
---|
163 | #define TxBD_STATUS_R BIT0_16 /* ã¬ã㣠*/
|
---|
164 | #define TxBD_STATUS_W BIT2_16 /* ã©ãã */
|
---|
165 | #define TxBD_STATUS_I BIT3_16 /* å²è¾¼ã¿ */
|
---|
166 | #define TxBD_STATUS_CM BIT6_16 /* ç¶ç¶ã¢ã¼ã */
|
---|
167 | #define TxBD_STATUS_P BIT7_16 /* ããªã¢ã³ãã« */
|
---|
168 |
|
---|
169 | /* 30.3.12 SMC UARTã¤ãã³ãã¬ã¸ã¹ã¿ */
|
---|
170 | #define SMCE1 (VB *)(IMMR_BASE + 0xa86)
|
---|
171 | #define SMCE_BRKE BIT1_8 /* ãã¬ã¼ã¯æçµ */
|
---|
172 | #define SMCE_BRK BIT3_8 /* ãã¬ã¼ã¯ãã£ã©ã¯ã¿åä¿¡ */
|
---|
173 | #define SMCE_BSY BIT5_8 /* ãã¸ã¼æ¡ä»¶ */
|
---|
174 | #define SMCE_TX BIT6_8 /* éä¿¡ãããã¡ */
|
---|
175 | #define SMCE_RX BIT7_8 /* åä¿¡ãããã¡ */
|
---|
176 |
|
---|
177 | /* SMC UARTãã¹ã¯ã¬ã¸ã¹ã¿ */
|
---|
178 | #define SMCM1 (VB *)(IMMR_BASE + 0xa8a)
|
---|
179 | #define SMCM_BRKE BIT1_8 /* ãã¬ã¼ã¯æçµ */
|
---|
180 | #define SMCM_BRK BIT3_8 /* ãã¬ã¼ã¯ãã£ã©ã¯ã¿åä¿¡ */
|
---|
181 | #define SMCM_BSY BIT5_8 /* ãã¸ã¼æ¡ä»¶ */
|
---|
182 | #define SMCM_TX BIT6_8 /* éä¿¡ãããã¡ */
|
---|
183 | #define SMCM_RX BIT7_8 /* åä¿¡ãããã¡ */
|
---|
184 |
|
---|
185 | #define PIC_BUFFER_SIZE 1 /* ãããã¡ãµã¤ãº */
|
---|
186 |
|
---|
187 | volatile static UB Rx_buffer[PIC_BUFFER_SIZE]; /* åä¿¡ãããã¡ */
|
---|
188 | volatile static UB Tx_buffer[PIC_BUFFER_SIZE]; /* éä¿¡ãããã¡ */
|
---|
189 |
|
---|
190 |
|
---|
191 | /*
|
---|
192 | * ãã¼ã¬ã¼ãè¨å®ç¨å®æ°
|
---|
193 | *
|
---|
194 | * ãéåæã®å ´åã¯Ã16ã¯ããã¯ãç¨ããã®ã§16ã§å²ã£ã¦ãã
|
---|
195 | * ï¼ã¦ã¼ã¶ã¼ã®è¨å®ã§16åå¨ãã¦ããããã§ã¯ãªãï¼
|
---|
196 | *
|
---|
197 | */
|
---|
198 | #define MHZ 1000000
|
---|
199 |
|
---|
200 | #define BRGC1_CD_VAL \
|
---|
201 | (((SYSTEM_CLOCK * MHZ * 10 + 10) / (16 * BAUD_RATE * 10)) - 1)
|
---|
202 |
|
---|
203 | /* BRGC1ã¬ã¸ã¹ã¿ã®CDãã£ã¼ã«ãã¯20ãããã«å¶éããã¦ãã */
|
---|
204 | #if (BRGC1_CD_VAL & ~0xfffff) != 0
|
---|
205 | ãããã§ã³ã³ãã¤ã«ã¨ã©ã¼
|
---|
206 | #endif
|
---|
207 |
|
---|
208 |
|
---|
209 | /*
|
---|
210 | * å卿¯ã¨ãããã¬ã¼ãã®è¨å®
|
---|
211 | *
|
---|
212 | */
|
---|
213 |
|
---|
214 |
|
---|
215 | /*
|
---|
216 | * ãã¼ã¬ã¼ãè¨å®å¾ãã¯ããã¯ãå®å®ããã¾ã§ã®å¾
|
---|
217 | ã¡æé
|
---|
218 | * ãï¼æåã®1ãããåï¼ã
|
---|
219 | * BPS=9600bpsã®å ´å
|
---|
220 | * ãt = 1 / BPS = 104,167 = 105,000[nsec]
|
---|
221 | */
|
---|
222 | #define SMC_1BIT_TIME 105000
|
---|
223 |
|
---|
224 |
|
---|
225 | /*
|
---|
226 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®å®ç¾©
|
---|
227 | * ã2chãµãã¼ãã«æ¡å¼µããå ´åã¯åæå¤ç¨ã®ãã¼ã¿ãå«ãã
|
---|
228 | */
|
---|
229 | struct sio_port_control_block {
|
---|
230 | VP_INT exinf; /* æ¡å¼µæ
|
---|
231 | å ± */
|
---|
232 | BOOL openflag; /* ãªã¼ãã³æ¸ã¿ãã©ã° */
|
---|
233 | };
|
---|
234 |
|
---|
235 | /*
|
---|
236 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®ã¨ãªã¢
|
---|
237 | * ããID = 1 ãSMC1ã«å¯¾å¿ããã¦ããï¼
|
---|
238 | */
|
---|
239 | static SIOPCB siopcb_table[TNUM_SIOP];
|
---|
240 |
|
---|
241 | /*
|
---|
242 | * ã·ãªã¢ã«I/Oãã¼ãIDãã管çãããã¯ãåãåºãããã®ãã¯ã
|
---|
243 | */
|
---|
244 | #define INDEX_SIOP(siopid) ((UINT)((siopid) - 1))
|
---|
245 | #define get_siopcb(siopid) (&(siopcb_table[INDEX_SIOP(siopid)]))
|
---|
246 |
|
---|
247 |
|
---|
248 | #define CODE_LF 0x0a /* æ¹è¡ã³ã¼ã */
|
---|
249 |
|
---|
250 | /* ãã£ã©ã¯ã¿éä¿¡å¾ã®å¾
|
---|
251 | ã¡æé */
|
---|
252 | #ifdef DOWNLOAD_TO_RAM /* ãããã°ç¨ */
|
---|
253 |
|
---|
254 | #define DELAY_CH 0 /* é常ã®ãã£ã©ã¯ã¿ */
|
---|
255 | #define DELAY_LF 5000000 /* æ¹è¡ã³ã¼ã */
|
---|
256 |
|
---|
257 | #else /* DOWNLOAD_TO_RAM */ /* ROMå */
|
---|
258 |
|
---|
259 | #define DELAY_CH 4000000 /* é常ã®ãã£ã©ã¯ã¿ */
|
---|
260 | #define DELAY_LF 1000000 /* æ¹è¡ã³ã¼ã */
|
---|
261 |
|
---|
262 | #endif /* DOWNLOAD_TO_RAM */
|
---|
263 |
|
---|
264 |
|
---|
265 |
|
---|
266 | /*
|
---|
267 | * æåãåä¿¡ã§ãããï¼
|
---|
268 | */
|
---|
269 | Inline BOOL
|
---|
270 | smc_getready(SIOPCB *siopcb)
|
---|
271 | {
|
---|
272 | VH status;
|
---|
273 |
|
---|
274 | status = mpc860_reh_mem(RxBD_STATUS);
|
---|
275 | return(!(status & RxBD_STATUS_E));
|
---|
276 | }
|
---|
277 |
|
---|
278 | /*
|
---|
279 | * æåãéä¿¡ã§ãããï¼
|
---|
280 | */
|
---|
281 | Inline BOOL
|
---|
282 | smc_putready(SIOPCB *siopcb)
|
---|
283 | {
|
---|
284 | VH status;
|
---|
285 |
|
---|
286 | status = mpc860_reh_mem(TxBD_STATUS);
|
---|
287 | return(!(status & TxBD_STATUS_R));
|
---|
288 | }
|
---|
289 |
|
---|
290 | /*
|
---|
291 | * åä¿¡ããæåã®ååºã
|
---|
292 | */
|
---|
293 | Inline char
|
---|
294 | smc_getchar(SIOPCB *siopcb)
|
---|
295 | {
|
---|
296 | char c;
|
---|
297 | SIL_PRE_LOC;
|
---|
298 |
|
---|
299 | SIL_LOC_INT(); /* å²è¾¼ã¿ç¦æ¢ */
|
---|
300 | c = Rx_buffer[0];
|
---|
301 |
|
---|
302 | /* 注æï¼åä¿¡ãããã¡ãµã¤ãºãï¼ã®å ´åã®ã¿æå¹ */
|
---|
303 | mpc860_orh_mem(RxBD_STATUS, RxBD_STATUS_E);
|
---|
304 | SIL_UNL_INT(); /* å²è¾¼ã¿è¨±å¯ */
|
---|
305 | return(c);
|
---|
306 | }
|
---|
307 |
|
---|
308 | /*
|
---|
309 | * éä¿¡ããæåã®æ¸è¾¼ã¿
|
---|
310 | */
|
---|
311 | Inline void
|
---|
312 | smc_putchar(SIOPCB *siopcb, char c)
|
---|
313 | {
|
---|
314 | SIL_PRE_LOC;
|
---|
315 |
|
---|
316 | SIL_LOC_INT(); /* å²è¾¼ã¿ç¦æ¢ */
|
---|
317 | Tx_buffer[0] = c;
|
---|
318 |
|
---|
319 | /* 注æï¼éä¿¡ãããã¡ãµã¤ãºãï¼ã®å ´åã®ã¿æå¹ */
|
---|
320 | mpc860_orh_mem(TxBD_STATUS, TxBD_STATUS_R);
|
---|
321 |
|
---|
322 | SIL_UNL_INT(); /* å²è¾¼ã¿è¨±å¯ */
|
---|
323 |
|
---|
324 | /*
|
---|
325 | * æååããé²ããããå¾
|
---|
326 | ã¡æéãå
|
---|
327 | ¥ãã
|
---|
328 | */
|
---|
329 | sil_dly_nse(DELAY_CH);
|
---|
330 |
|
---|
331 | /* æ¹è¡ã³ã¼ãã®å ´å */
|
---|
332 | if (c == CODE_LF) {
|
---|
333 | sil_dly_nse(DELAY_LF);
|
---|
334 | }
|
---|
335 | }
|
---|
336 |
|
---|
337 | /*
|
---|
338 | * SIOãã©ã¤ãã®åæåã«ã¼ãã³
|
---|
339 | */
|
---|
340 | void
|
---|
341 | smc_initialize()
|
---|
342 | {
|
---|
343 | SIOPCB *siopcb;
|
---|
344 | UINT i;
|
---|
345 |
|
---|
346 | /*
|
---|
347 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®åæå
|
---|
348 | */
|
---|
349 | for (siopcb = siopcb_table, i = 0; i < TNUM_SIOP; siopcb++, i++) {
|
---|
350 | siopcb->openflag = FALSE;
|
---|
351 | }
|
---|
352 | }
|
---|
353 |
|
---|
354 |
|
---|
355 | /*
|
---|
356 | * ãªã¼ãã³ãã¦ãããã¼ãããããï¼
|
---|
357 | */
|
---|
358 | BOOL
|
---|
359 | smc_openflag(void)
|
---|
360 | {
|
---|
361 | return(siopcb_table[0].openflag);
|
---|
362 | }
|
---|
363 |
|
---|
364 | /*
|
---|
365 | * ã·ãªã¢ã«I/Oãã¼ãã®ãªã¼ãã³
|
---|
366 | */
|
---|
367 | SIOPCB *
|
---|
368 | smc_opn_por(ID siopid, VP_INT exinf)
|
---|
369 | {
|
---|
370 | SIOPCB *siopcb;
|
---|
371 |
|
---|
372 | siopcb = get_siopcb(siopid);
|
---|
373 | /* éåä¿¡åæ¢ */
|
---|
374 | mpc860_andh_mem(SMCMR1, ~(SMCMR_TEN | SMCMR_REN));
|
---|
375 |
|
---|
376 | /*
|
---|
377 | * ãã³ã»ã¢ãµã¤ã³
|
---|
378 | * ãããã¼ãBã®è¨å®
|
---|
379 | *ãããããBP25ãã³ï¼SMTXD1
|
---|
380 | *ãããããBP24ãã³ï¼SMRXD1
|
---|
381 | */
|
---|
382 | /* å°ç¨ããªãã§ã©ã«æ©è½é¸æ */
|
---|
383 | mpc860_orw_mem(PBPAR, (PBPAR_DD24 | PBPAR_DD25));
|
---|
384 | /* ããªãã§ã©ã«æ©è½0鏿 */
|
---|
385 | mpc860_andw_mem(PBDIR, ~(PBDIR_DR24 | PBDIR_DR25));
|
---|
386 | /* ã¢ã¯ãã£ãã«ãã©ã¤ã */
|
---|
387 | mpc860_andw_mem(PBODR, ~(PBODR_OD24 | PBODR_OD25));
|
---|
388 |
|
---|
389 | /*
|
---|
390 | * VCOUTããBRGCLKã¸ã®åå¨ä¿æ°è¨å®
|
---|
391 | * SCCR.DFBRG=00ï¼å卿¯ï¼
|
---|
392 | */
|
---|
393 | unlock_sccr(); /* SCCRã¢ã³ãã㯠*/
|
---|
394 | mpc860_andw_mem(SCCR, ~SCCR_DFBRG); /* å卿¯è¨å® */
|
---|
395 | lock_sccr(); /* SCCRãã㯠*/
|
---|
396 |
|
---|
397 | /*
|
---|
398 | * ãã¼ã¬ã¼ãè¨å®ï¼BRG1ï¼
|
---|
399 | * ããEN=1ï¼BRGã«ã¦ã³ãã¤ãã¼ãã«
|
---|
400 | * ããEXTC=00ï¼ã¯ããã¯ã½ã¼ã¹ã«BRGCLKã鏿
|
---|
401 | * ããATB=0ï¼ãªã¼ããã¼æ©è½ãã£ã»ã¼ãã«
|
---|
402 | * ããCDï¼å卿¯
|
---|
403 | * ããDIV16ï¼16åå¨ãããå¦ã
|
---|
404 | */
|
---|
405 | mpc860_wrw_mem(BRGC1, BRGC1_EN | (BRGC1_CD_VAL<<1));
|
---|
406 |
|
---|
407 | /*
|
---|
408 | * BRG1ã¨SMC1ã®æ¥ç¶
|
---|
409 | * ããSMC1=0ï¼NMSIã¢ã¼ãï¼å¤éåããªãï¼
|
---|
410 | * ããSMC1CS=000ï¼ã¯ããã¯ã½ã¼ã¹BRG1
|
---|
411 | */
|
---|
412 | mpc860_andw_mem(SIMODE, ~(SIMODE_SMC1 | SIMODE_SMC1CS));
|
---|
413 |
|
---|
414 | /*ãã¯ããã¯ãå®å®ããã¾ã§å¾
|
---|
415 | 㤠*/
|
---|
416 | sil_dly_nse(SMC_1BIT_TIME);
|
---|
417 |
|
---|
418 | /*
|
---|
419 | * ãããã¡ã»ãã£ã¹ã¯ãªãã¿BDã®è¨å®
|
---|
420 | */
|
---|
421 | /* RxBDãã¼ã¹ã¢ãã¬ã¹ */
|
---|
422 | mpc860_wrh_mem(RBASE1, RxBD_BASE_ADDRESS);
|
---|
423 | /* TxBDãã¼ã¹ã¢ãã¬ã¹ */
|
---|
424 | mpc860_wrh_mem(TBASE1, TxBD_BASE_ADDRESS);
|
---|
425 |
|
---|
426 | /*
|
---|
427 | * éä¿¡ããã»ããµCPã«INIT RX AND TX PARAMETERSã³ãã³ããçºè¡
|
---|
428 | */
|
---|
429 | mpc860_CP_command(CPCR_INIT_RX_TX_PARAMETERS, CPCR_CH_NUM_SMC1);
|
---|
430 |
|
---|
431 | /* SDMAã®Uãã¹èª¿ååªå
|
---|
432 | 度ãè¨å® */
|
---|
433 | mpc860_wrw_mem(SDCR, SDCR_RAID_RB5); /* åªå
|
---|
434 | 度5ï¼é常å¦ç */
|
---|
435 |
|
---|
436 | /* ãããã¡ã»ãã£ã¹ã¯ãªãã¿BDã®ã¨ã³ãã£ã¢ã³è¨å® */
|
---|
437 | mpc860_wrb_mem(RFCR1, RFCR_BO); /* åä¿¡ */
|
---|
438 | mpc860_wrb_mem(TFCR1, TFCR_BO); /* éä¿¡ */
|
---|
439 | /* æå¤§åä¿¡ãããã¡é· */
|
---|
440 | mpc860_wrh_mem(MRBLR1, PIC_BUFFER_SIZE);
|
---|
441 | /* ã¢ã¤ãã«ãã£ã©ã¯ã¿æ°æ¤åºæ©è½ãã£ã»ã¼ãã« */
|
---|
442 | mpc860_wrh_mem(MAX_IDL1, 0);
|
---|
443 |
|
---|
444 | /* åä¿¡ãã¬ã¼ã¯ã«é¢ããè¨å®ã¯å¿
|
---|
445 | è¦ãªãã®ã§ã¯ãªã¢ */
|
---|
446 | mpc860_wrh_mem(BRKLN1, 0);
|
---|
447 | mpc860_wrh_mem(BRKEC1, 0);
|
---|
448 |
|
---|
449 | /* STOP TRANSMITã³ãã³ãã§éä¿¡ããããã¬ã¼ã¯ãã£ã©ã¯ã¿ã®æ°ãè¨å® */
|
---|
450 | mpc860_wrh_mem(BRKCR1, 1);
|
---|
451 |
|
---|
452 | /* åä¿¡ãããã¡ã»ãã£ã¹ã¯ãªãã¿RxBDã®åæå */
|
---|
453 | mpc860_wrh_mem(RxBD_STATUS,
|
---|
454 | RxBD_STATUS_E | RxBD_STATUS_W | RxBD_STATUS_I);
|
---|
455 | /* Eãã©ã°ã»ãã */
|
---|
456 | /* W=1ï¼ãã¼ãã«å
|
---|
457 | ã®æçµBD */
|
---|
458 | /* I=1ï¼åä¿¡å²è¾¼ã¿çºç */
|
---|
459 |
|
---|
460 | mpc860_wrh_mem(RxBD_LENGTH, PIC_BUFFER_SIZE); /* ãã¼ã¿é· */
|
---|
461 | /* åä¿¡ãããã¡ãã¤ã³ã¿ */
|
---|
462 | mpc860_wrw_mem(RxBD_BUFFP, (VW)Rx_buffer);
|
---|
463 |
|
---|
464 | /* éä¿¡ãããã¡ã»ãã£ã¹ã¯ãªãã¿TxBDã®åæå */
|
---|
465 | mpc860_wrh_mem(TxBD_STATUS,
|
---|
466 | TxBD_STATUS_R | TxBD_STATUS_W | TxBD_STATUS_I);
|
---|
467 | /* Rãã©ã°ã»ãã */
|
---|
468 | /* W=1ï¼ãã¼ãã«å
|
---|
469 | ã®æçµBD */
|
---|
470 | /* I=1ï¼éä¿¡å²è¾¼ã¿çºç */
|
---|
471 |
|
---|
472 | mpc860_wrh_mem(TxBD_LENGTH, PIC_BUFFER_SIZE); /* ãã¼ã¿é· */
|
---|
473 | /* éä¿¡ãããã¡ãã¤ã³ã¿ */
|
---|
474 | mpc860_wrw_mem(TxBD_BUFFP, (VW)Tx_buffer);
|
---|
475 |
|
---|
476 | /* 以åã®ã¤ãã³ããã¯ãªã¢ */
|
---|
477 | mpc860_wrb_mem(SMCE1,
|
---|
478 | SMCE_BRKE | SMCE_BRK | SMCE_BSY | SMCE_TX | SMCE_RX);
|
---|
479 |
|
---|
480 | /* ãã¹ã¦ã®UARTå²è¾¼ã¿ãè¨±å¯ */
|
---|
481 | mpc860_wrb_mem(SMCM1,
|
---|
482 | SMCM_BRKE | SMCM_BRK | SMCM_BSY | SMCM_TX | SMCM_RX);
|
---|
483 |
|
---|
484 | /* SMCã¢ã¼ãè¨å® */
|
---|
485 | mpc860_wrh_mem(SMCMR1, (VH)((0x9<<11) | SMCMR_SM_UART));
|
---|
486 | /*
|
---|
487 | * CLEN=9ï¼ãã£ã©ã¯ã¿é·
|
---|
488 | * SL=0ï¼1ã¹ãããããã
|
---|
489 | * PEN=0ï¼ããªãã£ãªã
|
---|
490 | * SM=10ï¼SMCã¢ã¼ã UART
|
---|
491 | * DM=00ï¼è¨ºæã¢ã¼ã é常åä½
|
---|
492 | * TEN=0ï¼SMCéä¿¡ãã£ã»ã¼ãã«
|
---|
493 | * REN=0ï¼SMCåä¿¡ãã£ã»ã¼ãã«
|
---|
494 | * ãã®æç¹ã§ã¯ã¾ã ãéä¿¡ãåä¿¡ãã¤ãã¼ãã«ã§ã¯ãªã
|
---|
495 | */
|
---|
496 |
|
---|
497 | mpc860_orh_mem(SMCMR1, (SMCMR_TEN | SMCMR_REN));
|
---|
498 | /*
|
---|
499 | * ä¸è¨ã«å ãã¦
|
---|
500 | * ãTEN=1ï¼SMCéä¿¡ã¤ãã¼ãã«
|
---|
501 | * ãREN=1ï¼SMCåä¿¡ã¤ãã¼ãã«
|
---|
502 | */
|
---|
503 |
|
---|
504 | siopcb->exinf = exinf;
|
---|
505 | siopcb->openflag = TRUE;
|
---|
506 | return(siopcb);
|
---|
507 | }
|
---|
508 |
|
---|
509 | /*
|
---|
510 | * ã·ãªã¢ã«I/Oãã¼ãã®ã¯ãã¼ãº
|
---|
511 | */
|
---|
512 | void
|
---|
513 | smc_cls_por(SIOPCB *siopcb)
|
---|
514 | {
|
---|
515 | /* éåä¿¡åæ¢ */
|
---|
516 | mpc860_andh_mem(SMCMR1, ~(SMCMR_TEN | SMCMR_REN));
|
---|
517 | siopcb->openflag = FALSE;
|
---|
518 | }
|
---|
519 |
|
---|
520 | /*
|
---|
521 | * ã·ãªã¢ã«I/Oãã¼ãã¸ã®æåéä¿¡
|
---|
522 | */
|
---|
523 | BOOL
|
---|
524 | smc_snd_chr(SIOPCB *siopcb, char c)
|
---|
525 | {
|
---|
526 | if (smc_putready(siopcb)) {
|
---|
527 | smc_putchar(siopcb, c);
|
---|
528 | return(TRUE);
|
---|
529 | }
|
---|
530 | return(FALSE);
|
---|
531 | }
|
---|
532 |
|
---|
533 | /*
|
---|
534 | * ã·ãªã¢ã«I/Oãã¼ãããã®æååä¿¡
|
---|
535 | */
|
---|
536 | INT
|
---|
537 | smc_rcv_chr(SIOPCB *siopcb)
|
---|
538 | {
|
---|
539 | if (smc_getready(siopcb)) {
|
---|
540 | return((INT)(UB) smc_getchar(siopcb));
|
---|
541 | }
|
---|
542 | return(-1);
|
---|
543 | }
|
---|
544 |
|
---|
545 | /*
|
---|
546 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®è¨±å¯
|
---|
547 | */
|
---|
548 | void
|
---|
549 | smc_ena_cbr(SIOPCB *siopcb, UINT cbrtn)
|
---|
550 | {
|
---|
551 | SIL_PRE_LOC;
|
---|
552 |
|
---|
553 | switch (cbrtn) {
|
---|
554 | case SIO_ERDY_SND: /* éä¿¡å²ãè¾¼ã¿è¦æ±ãè¨±å¯ */
|
---|
555 | SIL_LOC_INT();
|
---|
556 | mpc860_orh_mem(SMCMR1, SMCMR_TEN);
|
---|
557 | SIL_UNL_INT();
|
---|
558 | break;
|
---|
559 | case SIO_ERDY_RCV: /* åä¿¡å²ãè¾¼ã¿è¦æ±ãè¨±å¯ */
|
---|
560 | SIL_LOC_INT();
|
---|
561 | mpc860_orh_mem(SMCMR1, SMCMR_REN);
|
---|
562 | SIL_UNL_INT();
|
---|
563 | break;
|
---|
564 | }
|
---|
565 | }
|
---|
566 |
|
---|
567 | /*
|
---|
568 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®ç¦æ¢
|
---|
569 | */
|
---|
570 | void
|
---|
571 | smc_dis_cbr(SIOPCB *siopcb, UINT cbrtn)
|
---|
572 | {
|
---|
573 | SIL_PRE_LOC;
|
---|
574 |
|
---|
575 | switch (cbrtn) {
|
---|
576 | case SIO_ERDY_SND: /* éä¿¡å²ãè¾¼ã¿è¦æ±ãç¦æ¢ */
|
---|
577 | SIL_LOC_INT();
|
---|
578 | mpc860_andh_mem(SMCMR1, ~SMCMR_TEN);
|
---|
579 | SIL_UNL_INT();
|
---|
580 | break;
|
---|
581 | case SIO_ERDY_RCV: /* åä¿¡å²ãè¾¼ã¿è¦æ±ãç¦æ¢ */
|
---|
582 | SIL_LOC_INT();
|
---|
583 | mpc860_andh_mem(SMCMR1, ~SMCMR_REN);
|
---|
584 | SIL_UNL_INT();
|
---|
585 | break;
|
---|
586 | }
|
---|
587 | }
|
---|
588 |
|
---|
589 | /*
|
---|
590 | * ã·ãªã¢ã«I/Oãã¼ãã«å¯¾ããéä¿¡å²è¾¼ã¿å¦ç
|
---|
591 | */
|
---|
592 | Inline void
|
---|
593 | smc_isr_siop_out(SIOPCB *siopcb)
|
---|
594 | {
|
---|
595 | /* SMCE1ã§ã®å²è¾¼ã¿è¦å ã®ãã§ãã¯ã¯æ¸ãã§ãã */
|
---|
596 |
|
---|
597 | if (smc_putready(siopcb)) {
|
---|
598 | /*
|
---|
599 | * éä¿¡éç¥ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
600 | */
|
---|
601 | smc_ierdy_snd(siopcb->exinf);
|
---|
602 | }
|
---|
603 | }
|
---|
604 |
|
---|
605 | /*
|
---|
606 | * ã·ãªã¢ã«I/Oãã¼ãã«å¯¾ããåä¿¡å²è¾¼ã¿å¦ç
|
---|
607 | */
|
---|
608 | Inline void
|
---|
609 | smc_isr_siop_in(SIOPCB *siopcb)
|
---|
610 | {
|
---|
611 | /* SMCE1ã§ã®å²è¾¼ã¿è¦å ã®ãã§ãã¯ã¯æ¸ãã§ãã */
|
---|
612 |
|
---|
613 | if (smc_getready(siopcb)) {
|
---|
614 | /*
|
---|
615 | * åä¿¡éç¥ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
616 | */
|
---|
617 | smc_ierdy_rcv(siopcb->exinf);
|
---|
618 | }
|
---|
619 | }
|
---|
620 |
|
---|
621 | /*
|
---|
622 | * SILã使ç¨ããã¨ãã®ãã°æ©è½
|
---|
623 | */
|
---|
624 | #ifdef SIL_DEBUG
|
---|
625 | #define ENTER_SMC_ISR \
|
---|
626 | if (sil_debug_on) { \
|
---|
627 | syslog(LOG_EMERG, "Enter selial interrupt."); \
|
---|
628 | }
|
---|
629 |
|
---|
630 | #else /* SIL_DEBUG */
|
---|
631 |
|
---|
632 | #define ENTER_SMC_ISR
|
---|
633 |
|
---|
634 | #endif /* SIL_DEBUG */
|
---|
635 |
|
---|
636 |
|
---|
637 | /*
|
---|
638 | * SIOéä¿¡å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³
|
---|
639 | *
|
---|
640 | * ãéåä¿¡å
|
---|
641 | ±é
|
---|
642 | *
|
---|
643 | */
|
---|
644 | void
|
---|
645 | smc_isr()
|
---|
646 | {
|
---|
647 | UB smce1, smcm1, event;
|
---|
648 | SIL_PRE_LOC;
|
---|
649 |
|
---|
650 | ENTER_SMC_ISR
|
---|
651 |
|
---|
652 | if (!siopcb_table[0].openflag) goto exit_label;
|
---|
653 |
|
---|
654 | smce1 = mpc860_reb_mem(SMCE1);
|
---|
655 | smcm1 = mpc860_reb_mem(SMCM1);
|
---|
656 | event = smce1 & smcm1;
|
---|
657 |
|
---|
658 | if (event & (SMCE_BRKE | SMCE_BRK | SMCE_BSY)) {
|
---|
659 | /* ã¨ã©ã¼å¦çï¼æªå®æ */
|
---|
660 | goto exit_label;
|
---|
661 | }
|
---|
662 |
|
---|
663 | if (event & SMCE_RX) { /* åä¿¡å²è¾¼ã¿ */
|
---|
664 | /* 1ãã»ãããããã¨ã«ãããã¤ãã³ããã¯ãªã¢ */
|
---|
665 | mpc860_wrb_mem(SMCE1, SMCE_RX);
|
---|
666 | smc_isr_siop_in(&siopcb_table[0]);
|
---|
667 | }
|
---|
668 | if (event & SMCE_TX) { /* éä¿¡å²è¾¼ã¿ */
|
---|
669 | /* 1ãã»ãããããã¨ã«ãããã¤ãã³ããã¯ãªã¢ */
|
---|
670 | mpc860_wrb_mem(SMCE1, SMCE_TX);
|
---|
671 | smc_isr_siop_out(&siopcb_table[0]);
|
---|
672 | }
|
---|
673 |
|
---|
674 | exit_label:
|
---|
675 | /*
|
---|
676 | * ãå²è¾¼ã¿è¦æ±ã®ã¯ãªã¢
|
---|
677 | * ããå²è¾¼ã¿ã³ã³ããã¼ã©ä¾å
|
---|
678 | * ããï¼sys_config.hã§å®ç¾©ï¼
|
---|
679 | */
|
---|
680 | SIL_LOC_INT();
|
---|
681 | CLEAR_IRQ_TO_ICU(SMC1);
|
---|
682 | SIL_UNL_INT();
|
---|
683 | }
|
---|
684 |
|
---|
685 | /*
|
---|
686 | * ãã¼ãªã³ã°ã«ããæåã®éä¿¡
|
---|
687 | */
|
---|
688 | void
|
---|
689 | smc_putc_pol(char c)
|
---|
690 | {
|
---|
691 | BOOL is_ten_ok;
|
---|
692 | VH smcmr;
|
---|
693 | if (smc_openflag()) { /* åæåããã¦ããããã§ã㯠*/
|
---|
694 | smcmr = mpc860_reh_mem(SMCMR1);
|
---|
695 | is_ten_ok = smcmr & SMCMR_TEN;
|
---|
696 | if (!is_ten_ok) {
|
---|
697 | /* éä¿¡è¨±å¯ */
|
---|
698 | mpc860_orh_mem(SMCMR1, SMCMR_TEN);
|
---|
699 | }
|
---|
700 | /* ãããã¡ã空ã«ãªãã®ãå¾
|
---|
701 | 㤠*/
|
---|
702 | while(!smc_putready(&siopcb_table[0]));
|
---|
703 | smc_putchar(&siopcb_table[0], c); /* 1æåéä¿¡ */
|
---|
704 |
|
---|
705 | if (!is_ten_ok) {
|
---|
706 | /* ãããã¡ã空ã«ãªãã®ãå¾
|
---|
707 | 㤠*/
|
---|
708 | while(!smc_putready(&siopcb_table[0]));
|
---|
709 | /* 2ãã£ã©ã¯ã¿åå¾
|
---|
710 | 㤠*/
|
---|
711 | sil_dly_nse(SMC_1BIT_TIME*18*10);
|
---|
712 | /* éä¿¡ç¦æ¢ */
|
---|
713 | mpc860_andh_mem(SMCMR1, ~SMCMR_TEN);
|
---|
714 | }
|
---|
715 | }
|
---|
716 | }
|
---|
717 |
|
---|
718 | /* end of file */
|
---|