source: anotherchoice/tags/jsp-1.4.4-full-UTF8/config/mips3/vr4131/kz_vr4131pci_01.h@ 26

Last change on this file since 26 was 26, checked in by ykominami, 10 years ago

initial

File size: 4.9 KB
Line 
1/*
2 * TOPPERS/JSP Kernel
3 * Toyohashi Open Platform for Embedded Real-Time Systems/
4 * Just Standard Profile Kernel
5 *
6 * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
7 * Toyohashi Univ. of Technology, JAPAN
8 * Copyright (C) 2000-2003 by Industrial Technology Institute,
9 * Miyagi Prefectural Government, JAPAN
10 *
11 * 上記著作権者
12は,以下の (1)〜(4) の条件か,Free Software Foundation
13 * によってå…
14¬è¡¨ã•ã‚Œã¦ã„ã‚‹ GNU General Public License の Version 2 に記
15 * 述されている条件を満たす場合に限り,本ソフトウェア(本ソフトウェア
16 * を改変したものを含む.以下同じ)を使用・複製・改変・再é…
17å¸ƒï¼ˆä»¥ä¸‹ï¼Œ
18 * 利用と呼ぶ)することを無償で許諾する.
19 * (1) 本ソフトウェアをソースコードの形で利用する場合には,上記の著作
20 * 権表示,この利用条件および下記の無保証規定が,そのままの形でソー
21 * スコード中に含まれていること.
22 * (2) 本ソフトウェアを,ライブラリ形式など,他のソフトウェア開発に使
23 * 用できる形で再é…
24å¸ƒã™ã‚‹å ´åˆã«ã¯ï¼Œå†é…
25å¸ƒã«ä¼´ã†ãƒ‰ã‚­ãƒ¥ãƒ¡ãƒ³ãƒˆï¼ˆåˆ©ç”¨
26 * 者
27マニュアルなど)に,上記の著作権表示,この利用条件および下記
28 * の無保証規定を掲載すること.
29 * (3) 本ソフトウェアを,機器に組み込むなど,他のソフトウェア開発に使
30 * 用できない形で再é…
31å¸ƒã™ã‚‹å ´åˆã«ã¯ï¼Œæ¬¡ã®ã„ずれかの条件を満たすこ
32 * と.
33 * (a) 再é…
34å¸ƒã«ä¼´ã†ãƒ‰ã‚­ãƒ¥ãƒ¡ãƒ³ãƒˆï¼ˆåˆ©ç”¨è€…
35マニュアルなど)に,上記の著
36 * 作権表示,この利用条件および下記の無保証規定を掲載すること.
37 * (b) 再é…
38å¸ƒã®å½¢æ…
39‹ã‚’,別に定める方法によって,TOPPERSプロジェクトに
40 * 報告すること.
41 * (4) 本ソフトウェアの利用により直接的または間接的に生じるいかなる損
42 * 害からも,上記著作権者
43およびTOPPERSプロジェクトをå…
44è²¬ã™ã‚‹ã“と.
45 *
46 * 本ソフトウェアは,無保証で提供されているものである.上記著作権者
47お
48 * よびTOPPERSプロジェクトは,本ソフトウェアに関して,その適用可能性も
49 * 含めて,いかなる保証も行わない.また,本ソフトウェアの利用により直
50 * 接的または間接的に生じたいかなる損害に関しても,その責任を負わない.
51 */
52
53#ifndef _KZ_VR4131PCI_01_
54#define _KZ_VR4131PCI_01_
55
56#define KZ_VR4131PCI_01
57
58/*
59 * デバイスの割り当てベースアドレス
60 */
61
62#define VR4131_BASE_ADDR 0xa0000000
63
64/*
65 * デバイスに供給されるクロック
66 */
67/*
68 * VR4131 は起動時に CLKSEL(2:0) 端子を見て、パイプラインクロックPClockを
69 * 決定する。今回のターゲットボードのデフォルトは、
70 * CLKSEL(2:0) = 110
71 * パワーマネジメントユニットの、PMUTCLKDIVREGに変更は加えないため下記となる。
72 * PClock 199.1[MHz], VTClock 33.2[MHz], TClock 16.6[MHz]
73 */
74/* シリアルに供給されるクロック周波数 [Hz](ボーレート設定で使用)
75 * (18.432MHz = 18432000 Hz ; ハードウェア編p193参ç…
76§ï¼‰ */
77#define XIN_CLOCK 18432000u /* [Hz] */
78
79/* タイマに供給されるクロック周波数 [kHz](TO_CLOCKで使用)
80 * (TO_CLOCK で1ミリ秒周期(1kHz)を発生させるために使用)
81 * (VTClock=33.2MHz = 33200kHz ; ハードウェア編p22参ç…
82§ï¼‰ */
83#define TIMER_CLOCK 33200u /* [kHz] */
84
85/*
86 * デバイスの割込みマスクの定義
87 *
88 * 優å…
89ˆåº¦ : (低) DSIU -> TClockカウンタ -> バッテリ残量不足検知 (高)
90 */
91/* MSYSINT1 の BATINTR の設定については、ハードウェア編p224参ç…
92§ */
93
94/*
95 * DSIU 割込みの割込みマスク(送受信å…
96±ç”¨ï¼‰
97 * ・割込みレベルは送信も受信も同じレベルに設定している
98 */
99#define CORE_IPM_DSIU INIT_CORE_IPM /* MIPS3コア(SR)用データ */
100
101/* BATINTR、TCLKINTR 割込みのみを許可する。 */
102#define ICU_IPM_SYSINT1_DSIU BATINTR /* 割込みコントローラ用データ */
103#define ICU_IPM_SYSINT2_DSIU TCLKINTR
104
105/* 設定する割込みマスク(IPM型で記述する) */
106#define IPM_DSIU { CORE_IPM_DSIU, {ICU_IPM_SYSINT1_DSIU, ICU_IPM_SYSINT2_DSIU} }
107
108/*
109 * RTC 関連の割込みマスク
110 */
111#define CORE_IPM_TIMER INIT_CORE_IPM /* MIPS3コア(SR)用データ */
112
113/* BATINTR 割込みのみを許可する。 */
114#define ICU_IPM_SYSINT1_TCLK BATINTR /* 割込みコントローラ用データ */
115#define ICU_IPM_SYSINT2_TCLK 0u
116
117/* 設定する割込みマスク(IPM型で記述する) */
118#define IPM_TIMER { CORE_IPM_TIMER, {ICU_IPM_SYSINT1_TCLK, ICU_IPM_SYSINT2_TCLK} }
119
120#endif /* _KZ_VR4131PCI_01_ */
Note: See TracBrowser for help on using the repository browser.