1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | *
|
---|
9 | * ä¸è¨è使¨©è
|
---|
10 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
11 | * ã«ãã£ã¦å
|
---|
12 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
13 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
14 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
15 | å¸ï¼ä»¥ä¸ï¼
|
---|
16 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
17 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
18 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
19 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
20 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
21 | * ç¨ã§ããå½¢ã§åé
|
---|
22 | å¸ããå ´åã«ã¯ï¼åé
|
---|
23 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
24 | * è
|
---|
25 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
26 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
27 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
28 | * ç¨ã§ããªãå½¢ã§åé
|
---|
29 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
30 | * ã¨ï¼
|
---|
31 | * (a) åé
|
---|
32 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
33 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
34 | * 使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
35 | * (b) åé
|
---|
36 | å¸ã®å½¢æ
|
---|
37 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
38 | * å ±åãããã¨ï¼
|
---|
39 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
40 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
41 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
42 | 責ãããã¨ï¼
|
---|
43 | *
|
---|
44 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
45 | ã
|
---|
46 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
47 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
48 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
49 | *
|
---|
50 | * @(#) $Id: microblaze.h,v 1.6 2004/02/05 09:16:25 honda Exp $
|
---|
51 | */
|
---|
52 |
|
---|
53 | #ifndef _MICROBLAZE_H_
|
---|
54 | #define _MICROBLAZE_H_
|
---|
55 |
|
---|
56 |
|
---|
57 |
|
---|
58 | #ifndef _MACRO_ONLY
|
---|
59 | #include <itron.h>
|
---|
60 | #include <sil.h>
|
---|
61 | #endif /* _MACRO_ONLY */
|
---|
62 |
|
---|
63 |
|
---|
64 | /*
|
---|
65 | * MSRã®ããã
|
---|
66 | */
|
---|
67 | #define MSR_CC 0x80000000
|
---|
68 | #define MSR_DCE 0x80
|
---|
69 | #define MSR_DZ 0x40
|
---|
70 | #define MSR_ICE 0x20
|
---|
71 | #define MSR_FSL 0x10
|
---|
72 | #define MSR_BIP 0x08
|
---|
73 | #define MSR_C 0x04
|
---|
74 | #define MSR_IE 0x02
|
---|
75 | #define MSR_BE 0x01
|
---|
76 |
|
---|
77 |
|
---|
78 | /*
|
---|
79 | * INTC Registers
|
---|
80 | */
|
---|
81 | #define INTC_INT_STATUS_REG 0x00
|
---|
82 | #define INTC_INT_PENDING_REG 0x04
|
---|
83 | #define INTC_INT_ENABLE_REG 0x08
|
---|
84 | #define INTC_INT_ACK_REG 0x0c
|
---|
85 | #define INTC_SET_INT_ENABLE 0x10
|
---|
86 | #define INTC_CLEAR_INT_ENABLE 0x14
|
---|
87 | #define INTC_INT_VECTOR_REG 0x18
|
---|
88 | #define INTC_MASTER_ENABLE_REG 0x1c
|
---|
89 |
|
---|
90 | /*
|
---|
91 | * Masks for the INTC Registers
|
---|
92 | */
|
---|
93 | #define INTC_HIE_MASK 0x2
|
---|
94 | #define INTC_ME_MASK 0x1
|
---|
95 |
|
---|
96 |
|
---|
97 |
|
---|
98 | #define INTC_ISR (INTC_BASE + INTC_INT_STATUS_REG)
|
---|
99 | #define INTC_IPR (INTC_BASE + INTC_INT_PENDING_REG)
|
---|
100 | #define INTC_IER (INTC_BASE + INTC_INT_ENABLE_REG)
|
---|
101 | #define INTC_IAR (INTC_BASE + INTC_INT_ACK_REG)
|
---|
102 | #define INTC_SIE (INTC_BASE + INTC_SET_INT_ENABLE)
|
---|
103 | #define INTC_CIE (INTC_BASE + INTC_CLEAR_INT_ENABLE)
|
---|
104 | #define INTC_IVR (INTC_BASE + INTC_INT_VECTOR_REG)
|
---|
105 | #define INTC_MER (INTC_BASE + INTC_MASTER_ENABLE_REG)
|
---|
106 |
|
---|
107 | #ifndef _MACRO_ONLY
|
---|
108 | /*
|
---|
109 | * INTCæä½é¢æ°
|
---|
110 | */
|
---|
111 | Inline void
|
---|
112 | intc_start(void){
|
---|
113 | sil_wrw_mem((VP)INTC_MER, INTC_HIE_MASK | INTC_ME_MASK);
|
---|
114 | }
|
---|
115 |
|
---|
116 | Inline void
|
---|
117 | intc_disable_allinterrupt(){
|
---|
118 | sil_wrw_mem((VP)INTC_MER, 0);
|
---|
119 | }
|
---|
120 |
|
---|
121 | Inline void
|
---|
122 | intc_enable_interrupt(UW mask)
|
---|
123 | {
|
---|
124 | sil_wrw_mem((VP)INTC_SIE, mask);
|
---|
125 | }
|
---|
126 |
|
---|
127 | Inline void
|
---|
128 | intc_disable_interrupt(UW mask)
|
---|
129 | {
|
---|
130 | sil_wrw_mem((VP)INTC_CIE, mask);
|
---|
131 | }
|
---|
132 |
|
---|
133 | Inline void
|
---|
134 | intc_ack_interrupt(UW mask)
|
---|
135 | {
|
---|
136 | sil_wrw_mem((VP)INTC_IAR, mask);
|
---|
137 | }
|
---|
138 |
|
---|
139 | #endif /* _MACRO_ONLY */
|
---|
140 |
|
---|
141 |
|
---|
142 |
|
---|
143 | /*
|
---|
144 | * ã¿ã¤ããã©ã¤ãç¨ã®ãã¯ãå®ç¾©
|
---|
145 | */
|
---|
146 |
|
---|
147 |
|
---|
148 | /*
|
---|
149 | * Masks for the control/status register
|
---|
150 | */
|
---|
151 | #define TIMER_ENABLE_ALL 0x400
|
---|
152 | #define TIMER_PWM 0x200
|
---|
153 | #define TIMER_INTERRUPT 0x100
|
---|
154 | #define TIMER_ENABLE 0x080
|
---|
155 | #define TIMER_ENABLE_INTR 0x040
|
---|
156 | #define TIMER_RESET 0x020
|
---|
157 | #define TIMER_RELOAD 0x010
|
---|
158 | #define TIMER_EXT_CAPTURE 0x008
|
---|
159 | #define TIMER_EXT_COMPARE 0x004
|
---|
160 | #define TIMER_DOWN_COUNT 0x002
|
---|
161 | #define TIMER_CAPTURE_MODE 0x001
|
---|
162 |
|
---|
163 | #define TIMER_CONTROL_STATUS_0 0x0
|
---|
164 | #define TIMER_COMPARE_CAPTURE_0 0x4
|
---|
165 | #define TIMER_COUNTER_0 0x8
|
---|
166 | #define TIMER_CONTROL_STATUS_1 0x10
|
---|
167 | #define TIMER_COMPARE_CAPTURE_1 0x14
|
---|
168 | #define TIMER_COUNTER_1 0x18
|
---|
169 |
|
---|
170 |
|
---|
171 | #define TIMER_TCSR0 (TIMER_BASE + TIMER_CONTROL_STATUS_0)
|
---|
172 | #define TIMER_TCCR0 (TIMER_BASE + TIMER_COMPARE_CAPTURE_0)
|
---|
173 | #define TIMER_TCR0 (TIMER_BASE + TIMER_COUNTER_0)
|
---|
174 | #define TIMER_TCSR1 (TIMER_BASE + TIMER_CONTROL_STATUS_1)
|
---|
175 | #define TIMER_TCCR1 (TIMER_BASE + TIMER_COMPARE_CAPTURE_1)
|
---|
176 | #define TIMER_TCR1 (TIMER_BASE + TIMER_COUNTER_1)
|
---|
177 |
|
---|
178 |
|
---|
179 | /*
|
---|
180 | * UARTãã©ã¤ãç¨ã®ãã¯ãå®ç¾©
|
---|
181 | */
|
---|
182 |
|
---|
183 | /*
|
---|
184 | * Error condition masks
|
---|
185 | */
|
---|
186 | #define UARTLITE_PAR_ERROR 0x80
|
---|
187 | #define UARTLITE_FRAME_ERROR 0x40
|
---|
188 | #define UARTLITE_OVERRUN_ERROR 0x20
|
---|
189 |
|
---|
190 |
|
---|
191 | /*
|
---|
192 | * Other status bit masks
|
---|
193 | */
|
---|
194 | #define UARTLITE_INTR_ENABLED 0x10
|
---|
195 | #define UARTLITE_TX_FIFO_FULL 0x08
|
---|
196 | #define UARTLITE_TX_FIFO_EMPTY 0x04
|
---|
197 | #define UARTLITE_RX_FIFO_FULL 0x02
|
---|
198 | #define UARTLITE_RX_FIFO_VALID_DATA 0x01
|
---|
199 |
|
---|
200 | /*
|
---|
201 | * Control bit masks
|
---|
202 | */
|
---|
203 | #define UARTLITE_ENABLE_INTR 0x10
|
---|
204 | #define UARTLITE_RST_RX_FIFO 0x02
|
---|
205 | #define UARTLITE_RST_TX_FIFO 0x01
|
---|
206 |
|
---|
207 | /*
|
---|
208 | * UARTLITE Registers
|
---|
209 | */
|
---|
210 | #define UARTLITE_RECEIVE_REG 0x0
|
---|
211 | #define UARTLITE_TRANSMIT_REG 0x4
|
---|
212 | #define UARTLITE_STATUS_REG 0x8
|
---|
213 | #define UARTLITE_CONTROL_REG 0xc
|
---|
214 |
|
---|
215 |
|
---|
216 | #define UARTLITE_RXREG (UART_BASE + UARTLITE_RECEIVE_REG)
|
---|
217 | #define UARTLITE_TXREG (UART_BASE + UARTLITE_TRANSMIT_REG)
|
---|
218 | #define UARTLITE_SRREG (UART_BASE + UARTLITE_STATUS_REG)
|
---|
219 | #define UARTLITE_CTREG (UART_BASE + UARTLITE_CONTROL_REG)
|
---|
220 |
|
---|
221 |
|
---|
222 |
|
---|
223 | #ifndef _MACRO_ONLY
|
---|
224 | /*
|
---|
225 | * å
|
---|
226 | èµUARTç¨ ç°¡æSIOãã©ã¤ã
|
---|
227 | */
|
---|
228 |
|
---|
229 | /*
|
---|
230 | * ã·ãªã¢ã«I/Oãã¼ãåæåãããã¯
|
---|
231 | */
|
---|
232 | typedef struct sio_port_initialization_block {
|
---|
233 |
|
---|
234 | } SIOPINIB;
|
---|
235 |
|
---|
236 | /*
|
---|
237 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯
|
---|
238 | */
|
---|
239 | typedef struct sio_port_control_block {
|
---|
240 | const SIOPINIB *siopinib; /* ã·ãªã¢ã«I/Oãã¼ãåæåããã㯠*/
|
---|
241 | VP_INT exinf; /* æ¡å¼µæ
|
---|
242 | å ± */
|
---|
243 | BOOL openflag; /* ãªã¼ãã³æ¸ã¿ãã©ã° */
|
---|
244 | BOOL sendflag; /* éä¿¡å²è¾¼ã¿ã¤ãã¼ãã«ãã©ã° */
|
---|
245 | BOOL getready; /* æåãåä¿¡ããç¶æ
|
---|
246 | */
|
---|
247 | BOOL putready; /* æåãéä¿¡ã§ããç¶æ
|
---|
248 | */
|
---|
249 | } SIOPCB;
|
---|
250 |
|
---|
251 | extern SIOPCB siopcb_table[];
|
---|
252 |
|
---|
253 | #define uart_openflag (siopcb_table[0].openflag)
|
---|
254 |
|
---|
255 | Inline void
|
---|
256 | uart_putc(unsigned char c){
|
---|
257 | while(sil_rew_mem((VP)UARTLITE_SRREG) & UARTLITE_TX_FIFO_FULL);
|
---|
258 | sil_wrw_mem((VP)UARTLITE_TXREG, c);
|
---|
259 | }
|
---|
260 |
|
---|
261 | Inline unsigned char
|
---|
262 | uart_getc(void){
|
---|
263 | while(!(sil_rew_mem((VP)UARTLITE_SRREG) & UARTLITE_RX_FIFO_VALID_DATA));
|
---|
264 | return (char)(sil_rew_mem((VP)UARTLITE_RXREG));
|
---|
265 | }
|
---|
266 |
|
---|
267 | /*
|
---|
268 | * ã³ã¼ã«ããã¯ã«ã¼ãã³ã®èå¥çªå·
|
---|
269 | * OPB_UARTLITE ã¯ï¼éåä¿¡å²è¾¼ã¿ãåããã¦ããªãããï¼æå³ã¯ãªãï¼
|
---|
270 | */
|
---|
271 | #define SIO_ERDY_SND 1u /* éä¿¡å¯è½ã³ã¼ã«ãã㯠*/
|
---|
272 | #define SIO_ERDY_RCV 2u /* åä¿¡éç¥ã³ã¼ã«ãã㯠*/
|
---|
273 |
|
---|
274 |
|
---|
275 | /*
|
---|
276 | * SIOãã©ã¤ãã®åæåã«ã¼ãã³
|
---|
277 | */
|
---|
278 | extern void uart_initialize(void);
|
---|
279 |
|
---|
280 |
|
---|
281 | /*
|
---|
282 | * ã·ãªã¢ã«I/Oãã¼ãã®ãªã¼ãã³
|
---|
283 | */
|
---|
284 | extern SIOPCB *uart_opn_por(ID siopid, VP_INT exinf);
|
---|
285 |
|
---|
286 | /*
|
---|
287 | * ã·ãªã¢ã«I/Oãã¼ãã®ã¯ãã¼ãº
|
---|
288 | */
|
---|
289 | extern void uart_cls_por(SIOPCB *siopcb);
|
---|
290 |
|
---|
291 | /*
|
---|
292 | * ã·ãªã¢ã«I/Oãã¼ãã¸ã®æåéä¿¡
|
---|
293 | */
|
---|
294 | extern BOOL uart_snd_chr(SIOPCB *siopcb, INT chr);
|
---|
295 |
|
---|
296 | /*
|
---|
297 | * ã·ãªã¢ã«I/Oãã¼ãããã®æååä¿¡
|
---|
298 | */
|
---|
299 | extern INT uart_rcv_chr(SIOPCB *siopcb);
|
---|
300 |
|
---|
301 |
|
---|
302 | /*
|
---|
303 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®è¨±å¯
|
---|
304 | */
|
---|
305 | extern void uart_ena_cbr(SIOPCB *siopcb, UINT cbrtn);
|
---|
306 |
|
---|
307 |
|
---|
308 | /*
|
---|
309 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®ç¦æ¢
|
---|
310 | */
|
---|
311 | extern void uart_dis_cbr(SIOPCB *siopcb, UINT cbrtn);
|
---|
312 |
|
---|
313 |
|
---|
314 | /*
|
---|
315 | * SIOã®å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³
|
---|
316 | */
|
---|
317 | extern void uart_isr(void);
|
---|
318 |
|
---|
319 |
|
---|
320 | /*
|
---|
321 | * ã·ãªã¢ã«I/Oãã¼ãããã®éä¿¡å¯è½ã³ã¼ã«ããã¯
|
---|
322 | */
|
---|
323 | extern void uart_ierdy_snd(VP_INT exinf);
|
---|
324 |
|
---|
325 |
|
---|
326 | /*
|
---|
327 | * ã·ãªã¢ã«I/Oãã¼ãããã®åä¿¡éç¥ã³ã¼ã«ããã¯
|
---|
328 | */
|
---|
329 | extern void uart_ierdy_rcv(VP_INT exinf);
|
---|
330 |
|
---|
331 |
|
---|
332 |
|
---|
333 |
|
---|
334 | #endif /* _MACRO_ONLY */
|
---|
335 |
|
---|
336 | #endif /* _MICROBLAZE_H_*/
|
---|
337 |
|
---|