1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | *
|
---|
9 | * ä¸è¨è使¨©è
|
---|
10 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
11 | * ã«ãã£ã¦å
|
---|
12 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
13 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
14 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
15 | å¸ï¼ä»¥ä¸ï¼
|
---|
16 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
17 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
18 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
19 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
20 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
21 | * ç¨ã§ããå½¢ã§åé
|
---|
22 | å¸ããå ´åã«ã¯ï¼åé
|
---|
23 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
24 | * è
|
---|
25 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
26 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
27 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
28 | * ç¨ã§ããªãå½¢ã§åé
|
---|
29 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
30 | * ã¨ï¼
|
---|
31 | * (a) åé
|
---|
32 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
33 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
34 | * 使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
35 | * (b) åé
|
---|
36 | å¸ã®å½¢æ
|
---|
37 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
38 | * å ±åãããã¨ï¼
|
---|
39 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
40 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
41 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
42 | 責ãããã¨ï¼
|
---|
43 | *
|
---|
44 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
45 | ã
|
---|
46 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
47 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
48 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
49 | *
|
---|
50 | * @(#) $Id: cpu_config.h,v 1.9 2005/07/06 01:48:21 honda Exp $
|
---|
51 | */
|
---|
52 |
|
---|
53 |
|
---|
54 | /*
|
---|
55 | * ããã»ããµä¾åã¢ã¸ã¥ã¼ã«ï¼MicroBlazeç¨ï¼
|
---|
56 | */
|
---|
57 |
|
---|
58 | #ifndef _CPU_CONFIG_H_
|
---|
59 | #define _CPU_CONFIG_H_
|
---|
60 |
|
---|
61 | /*
|
---|
62 | * ã«ã¼ãã«ã®å
|
---|
63 | é¨èå¥åã®ãªãã¼ã
|
---|
64 | */
|
---|
65 | #include <cpu_rename.h>
|
---|
66 |
|
---|
67 |
|
---|
68 | /*
|
---|
69 | * ããã»ããµã®ç¹æ®å½ä»¤ã®ã¤ã³ã©ã¤ã³é¢æ°å®ç¾©
|
---|
70 | */
|
---|
71 | #ifndef _MACRO_ONLY
|
---|
72 | #include <cpu_insn.h>
|
---|
73 | #endif /* _MACRO_ONLY */
|
---|
74 |
|
---|
75 |
|
---|
76 | /*
|
---|
77 | * TCB é¢é£ã®å®ç¾©
|
---|
78 | *
|
---|
79 | * cpu_context.h ã«å
|
---|
80 | ¥ããæ¹ãã¨ã¬ã¬ã³ãã ãï¼åç
|
---|
81 | §ã®ä¾åæ§ã®é¢ä¿ã§ï¼
|
---|
82 | * cpu_context.h ã«ã¯å
|
---|
83 | ¥ããããªãï¼
|
---|
84 | */
|
---|
85 |
|
---|
86 | /*
|
---|
87 | * TCB ä¸ã®ãã£ã¼ã«ãã®ãããå¹
|
---|
88 | ã®å®ç¾©
|
---|
89 | */
|
---|
90 | #define TBIT_TCB_PRIORITY 8 /* priority ãã£ã¼ã«ãã®ãããå¹
|
---|
91 | */
|
---|
92 | #define TBIT_TCB_TSTAT 8 /* tstat ãã£ã¼ã«ãã®ãããå¹
|
---|
93 | */
|
---|
94 |
|
---|
95 |
|
---|
96 | /*
|
---|
97 | * ãã£ãã·ã¥ã®ç¶æ
|
---|
98 |
|
---|
99 | */
|
---|
100 | #if defined(D_CACHE_ENABLE) && defined(I_CACHE_ENABLE)
|
---|
101 | #define MSR_CACHE_SETTING MSR_DCE|MSR_ICE
|
---|
102 | #elif defined(D_CACHE_ENABLE)
|
---|
103 | #define MSR_CACHE_SETTING MSR_DCE
|
---|
104 | #elif defined(I_CACHE_ENABLE)
|
---|
105 | #define MSR_CACHE_SETTING MSR_ICE
|
---|
106 | #else
|
---|
107 | #define MSR_CACHE_SETTING 0x00
|
---|
108 | #endif
|
---|
109 |
|
---|
110 |
|
---|
111 | #ifndef _MACRO_ONLY
|
---|
112 | /*
|
---|
113 | * ã¿ã¹ã¯ã³ã³ããã¹ããããã¯ã®å®ç¾©
|
---|
114 | */
|
---|
115 | typedef struct task_context_block {
|
---|
116 | VP sp; /* ã¹ã¿ãã¯ãã¤ã³ã¿ */
|
---|
117 | FP pc; /* ããã°ã©ã ã«ã¦ã³ã¿ */
|
---|
118 | } CTXB;
|
---|
119 |
|
---|
120 |
|
---|
121 | /*
|
---|
122 | * å²ãè¾¼ã¿ã®ãã¹ãåæ°ã®ã«ã¦ã³ã
|
---|
123 | */
|
---|
124 | extern UW interrupt_count;
|
---|
125 |
|
---|
126 | /*
|
---|
127 | * ã·ã¹ãã ç¶æ
|
---|
128 | åç
|
---|
129 | §
|
---|
130 | */
|
---|
131 |
|
---|
132 | Inline BOOL
|
---|
133 | sense_context()
|
---|
134 | {
|
---|
135 | return(interrupt_count > 0);
|
---|
136 | }
|
---|
137 |
|
---|
138 | Inline BOOL
|
---|
139 | sense_lock()
|
---|
140 | {
|
---|
141 | return((current_msr() & MSR_IE) == 0);
|
---|
142 | }
|
---|
143 |
|
---|
144 | #define t_sense_lock sense_lock
|
---|
145 | #define i_sense_lock sense_lock
|
---|
146 |
|
---|
147 |
|
---|
148 |
|
---|
149 | /*
|
---|
150 | * CPUããã¯ã¨ãã®è§£é¤
|
---|
151 | *
|
---|
152 | */
|
---|
153 | #define t_lock_cpu lock_cpu
|
---|
154 | #define i_lock_cpu lock_cpu
|
---|
155 | #define t_unlock_cpu unlock_cpu
|
---|
156 | #define i_unlock_cpu unlock_cpu
|
---|
157 |
|
---|
158 | Inline void
|
---|
159 | lock_cpu()
|
---|
160 | {
|
---|
161 | disint();
|
---|
162 | }
|
---|
163 |
|
---|
164 | Inline void
|
---|
165 | unlock_cpu()
|
---|
166 | {
|
---|
167 | enaint();
|
---|
168 | }
|
---|
169 |
|
---|
170 |
|
---|
171 | /*
|
---|
172 | * ã¿ã¹ã¯ãã£ã¹ãããã£
|
---|
173 | */
|
---|
174 |
|
---|
175 | /*
|
---|
176 | * æé«åªå
|
---|
177 | é ä½ã¿ã¹ã¯ã¸ã®ãã£ã¹ãããï¼cpu_support.Sï¼
|
---|
178 | *
|
---|
179 | * dispatch ã¯ï¼ã¿ã¹ã¯ã³ã³ããã¹ãããå¼ã³åºããããµã¼ãã¹ã³ã¼ã«å¦ç
|
---|
180 | * å
|
---|
181 | ã§ï¼CPUããã¯ç¶æ
|
---|
182 | ã§å¼ã³åºããªããã°ãªããªãï¼
|
---|
183 | */
|
---|
184 | extern void dispatch(void);
|
---|
185 |
|
---|
186 | /*
|
---|
187 | * ç¾å¨ã®ã³ã³ããã¹ããæ¨ã¦ã¦ãã£ã¹ãããï¼cpu_support.Sï¼
|
---|
188 | *
|
---|
189 | * exit_and_dispatch ã¯ï¼CPUããã¯ç¶æ
|
---|
190 | ã§å¼ã³åºããªããã°ãªããªãï¼
|
---|
191 | */
|
---|
192 | extern void exit_and_dispatch(void);
|
---|
193 |
|
---|
194 |
|
---|
195 | /*
|
---|
196 | * å²è¾¼ã¿ãã³ãã©ï¼CPUä¾å¤ãã³ãã©ã®è¨å®
|
---|
197 | * MicroBlazeã¯ä¾å¤ãã¯ã¿ã¯åå¨ãããï¼ä¾å¤ãçºçããäºè±¡ã¯ãªããã
|
---|
198 | * ä¾å¤é¢é£ã¯ç©ºã®é¢æ°ãç¨æãã¦ãã
|
---|
199 | */
|
---|
200 |
|
---|
201 |
|
---|
202 | /*
|
---|
203 | * å²ãè¾¼ã¿ãã³ãã©/ããããã¹ã¯ã®ãã¼ãã«
|
---|
204 | * int_handler_table[] ã¯å²è¾¼ã¿ãã³ãã©ãç»é²ãããã¼ãã«
|
---|
205 | * int_bit_table[]ãã¯å²è¾¼ã¿ã®åªå
|
---|
206 | é ä½ã«å¿ãããããã®ãã¼ãã«ã§ããï¼
|
---|
207 | * MicroBlazeã®ã·ããå½ä»¤ã¯ï¼1å½ä»¤ã§1ãããããã·ããã§ããªãããï¼
|
---|
208 | * å²è¾¼ã¿ãçºçãã¦ãããã®ããããã¿ã¼ã³ãçæããã¨æéãããããã
|
---|
209 | *
|
---|
210 | */
|
---|
211 | extern FP int_handler_table[32];
|
---|
212 | extern UW int_bit_table[32];
|
---|
213 |
|
---|
214 | /*
|
---|
215 | * CPUä¾å¤ãã³ãã©ã®çä¼¼ãã¼ãã«
|
---|
216 | */
|
---|
217 | /*
|
---|
218 | extern FP exc_table[];
|
---|
219 | */
|
---|
220 |
|
---|
221 | extern FP exception_entry();
|
---|
222 | extern FP interrupt_entry();
|
---|
223 |
|
---|
224 |
|
---|
225 | /*
|
---|
226 | *
|
---|
227 | * å²è¾¼ã¿ãã³ãã©ã®è¨å®
|
---|
228 | *
|
---|
229 | * å²è¾¼ã¿åªå
|
---|
230 | 度 inhno ã®å²è¾¼ã¿ãã³ãã©ã®èµ·åçªå°ã inthdr ã«è¨å®ããï¼
|
---|
231 | * çä¼¼ãã¼ãã«ã«ç»é²ãã
|
---|
232 | *
|
---|
233 | */
|
---|
234 |
|
---|
235 | Inline void
|
---|
236 | define_inh(INHNO inhno, FP inthdr)
|
---|
237 | {
|
---|
238 | int_handler_table[inhno-1] = inthdr;
|
---|
239 | }
|
---|
240 |
|
---|
241 | /*
|
---|
242 | * CPUä¾å¤ãã³ãã©ã®è¨å®
|
---|
243 | * æ¬ä¼¼ãã¯ã¿ã¼ãã¼ãã«ã«ç»é²
|
---|
244 | * Not Support!
|
---|
245 | */
|
---|
246 | Inline void
|
---|
247 | define_exc(EXCNO excno, FP exchdr)
|
---|
248 | {
|
---|
249 |
|
---|
250 | }
|
---|
251 |
|
---|
252 |
|
---|
253 | /*
|
---|
254 | * å²è¾¼ã¿ãã³ãã©ï¼CPUä¾å¤ãã³ãã©ã®åºå
|
---|
255 | ¥å£å¦ç
|
---|
256 | *
|
---|
257 | */
|
---|
258 |
|
---|
259 |
|
---|
260 | /*
|
---|
261 | * å²è¾¼ã¿ãã³ãã©ã®åºå
|
---|
262 | ¥å£å¦çã®çæãã¯ã
|
---|
263 | */
|
---|
264 |
|
---|
265 | #define INTHDR_ENTRY(inthdr) extern void inthdr(void)
|
---|
266 |
|
---|
267 | #define INT_ENTRY(inthdr) inthdr
|
---|
268 |
|
---|
269 | /*
|
---|
270 | * CPUä¾å¤ãã³ãã©ã®åºå
|
---|
271 | ¥å£å¦çã®çæãã¯ã
|
---|
272 | *
|
---|
273 | */
|
---|
274 | #define EXCHDR_ENTRY(exchdr) extern void exchdr(VP sp)
|
---|
275 |
|
---|
276 | #define EXC_ENTRY(exchdr) exchdr
|
---|
277 |
|
---|
278 | /*
|
---|
279 | * CPUä¾å¤ã®çºçããæã®ã·ã¹ãã ç¶æ
|
---|
280 | ã®åç
|
---|
281 | §
|
---|
282 | */
|
---|
283 |
|
---|
284 | /*
|
---|
285 | * CPUä¾å¤ã®çºçããæã®ã³ã³ããã¹ãå¤å®
|
---|
286 | * Not Support!
|
---|
287 | */
|
---|
288 | Inline BOOL
|
---|
289 | exc_sense_context(VP p_excinf)
|
---|
290 | {
|
---|
291 | return(interrupt_count > 1);
|
---|
292 | }
|
---|
293 |
|
---|
294 | /*
|
---|
295 | * CPUä¾å¤ã®çºçããæã®CPUããã¯ç¶æ
|
---|
296 | ã®åç
|
---|
297 | §
|
---|
298 | * Not Support!
|
---|
299 | * Not Yet!
|
---|
300 | */
|
---|
301 | Inline BOOL
|
---|
302 | exc_sense_lock(VP p_excinf)
|
---|
303 | {
|
---|
304 | return(FALSE);
|
---|
305 | }
|
---|
306 |
|
---|
307 |
|
---|
308 | /*
|
---|
309 | * ããã»ããµä¾åã®åæå
|
---|
310 | */
|
---|
311 | extern void cpu_initialize(void);
|
---|
312 |
|
---|
313 | /*
|
---|
314 | * ããã»ããµä¾åã®çµäºæå¦ç
|
---|
315 | */
|
---|
316 | extern void cpu_terminate(void);
|
---|
317 |
|
---|
318 |
|
---|
319 | /*
|
---|
320 | * æªç»é²ã®å²è¾¼ã¿/ä¾å¤çºçæã®ãã°åºå
|
---|
321 | */
|
---|
322 | extern void no_reg_interrupt(void);
|
---|
323 | /* extern void cpu_expevt(VW,VW,VW,VW); */
|
---|
324 | extern void cpu_interrupt(void);
|
---|
325 |
|
---|
326 | #endif /* _MACRO_ONLY_ */
|
---|
327 |
|
---|
328 | /*
|
---|
329 | * vxget_tim ããµãã¼ããããã©ããã®å®ç¾©
|
---|
330 | */
|
---|
331 | #define SUPPORT_VXGET_TIM
|
---|
332 |
|
---|
333 | /*
|
---|
334 | * ã·ãªã¢ã«ãã¼ãçªå·ã«é¢ããå®ç¾©
|
---|
335 | */
|
---|
336 | #define TNUM_PORT 1 /* ãµãã¼ãããã·ãªã¢ã«ãã¼ãã®æ° */
|
---|
337 | #define TNUM_SIOP 1 /* ãµãã¼ãããã·ãªã¢ã«I/Oãã¼ãã®æ° */
|
---|
338 |
|
---|
339 | /*
|
---|
340 | * ã·ã¹ãã ã¿ã¹ã¯ã«é¢ããå®ç¾©
|
---|
341 | */
|
---|
342 | #define LOGTASK_PORTID 1 /* ã·ã¹ãã ãã°ãåºåããã·ãªã¢ã«ãã¼ãçªå· */
|
---|
343 |
|
---|
344 |
|
---|
345 | #endif /* _CPU_CONFIG_H_ */
|
---|