1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | * Copyright (C) 2003-2004 by Naoki Saito
|
---|
9 | * Nagoya Municipal Industrial Research Institute, JAPAN
|
---|
10 | * Copyright (C) 2003-2004 by Platform Development Center
|
---|
11 | * RICOH COMPANY,LTD. JAPAN
|
---|
12 | *
|
---|
13 | * ä¸è¨è使¨©è
|
---|
14 | ã¯ï¼Free Software Foundation ã«ãã£ã¦å
|
---|
15 | ¬è¡¨ããã¦ãã
|
---|
16 | * GNU General Public License ã® Version 2 ã«è¨è¿°ããã¦ããæ¡ä»¶ãï¼ä»¥
|
---|
17 | * ä¸ã®(1)ã(4)ã®æ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§
|
---|
18 | * ã¢ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
19 | å¸ï¼ä»¥ä¸ï¼
|
---|
20 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
21 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
22 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
23 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
24 | * (2) æ¬ã½ããã¦ã§ã¢ãåå©ç¨å¯è½ãªãã¤ããªã³ã¼ãï¼ãªãã±ã¼ã¿ãã«ãªã
|
---|
25 | * ã¸ã§ã¯ããã¡ã¤ã«ãã©ã¤ãã©ãªãªã©ï¼ã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼å©ç¨
|
---|
26 | * ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
27 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼
|
---|
28 | * ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
29 | * (3) æ¬ã½ããã¦ã§ã¢ãåå©ç¨ä¸å¯è½ãªãã¤ããªã³ã¼ãã®å½¢ã¾ãã¯æ©å¨ã«çµ
|
---|
30 | * ã¿è¾¼ãã å½¢ã§å©ç¨ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºãããã¨ï¼
|
---|
31 | * (a) å©ç¨ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
32 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½
|
---|
33 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
34 | * (b) å©ç¨ã®å½¢æ
|
---|
35 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼ä¸è¨è使¨©è
|
---|
36 | ã«å ±åãã
|
---|
37 | * ãã¨ï¼
|
---|
38 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
39 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
40 | ãå
|
---|
41 | 責ãããã¨ï¼
|
---|
42 | *
|
---|
43 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
44 | ã¯ï¼
|
---|
45 | * æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ãå«ãã¦ï¼ãããªãä¿è¨¼ãè¡ã
|
---|
46 | * ãªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çããã
|
---|
47 | * ããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
48 | *
|
---|
49 | * @(#) $Id: oaks32.h,v 1.3 2005/11/24 12:41:23 honda Exp $
|
---|
50 | */
|
---|
51 |
|
---|
52 | #ifndef _OAKS32_H_
|
---|
53 | #define _OAKS32_H_
|
---|
54 |
|
---|
55 | /*
|
---|
56 | * å²è¾¼ã¿çªå·ã®å®ç¾©
|
---|
57 | */
|
---|
58 | #define INT_BRK 0 /* BRK */
|
---|
59 | #define INT_AD1 7 /* A-ï¼¤å¤æå¨1 */
|
---|
60 | #define INT_DMA0 8 /* DMA0 */
|
---|
61 | #define INT_DMA1 9 /* DMA1 */
|
---|
62 | #define INT_DMA2 10 /* DMA2 */
|
---|
63 | #define INT_DMA3 11 /* DMA3 */
|
---|
64 | #define INT_TA0 12 /* ã¿ã¤ãA0 */
|
---|
65 | #define INT_TA1 13 /* ã¿ã¤ãA1 */
|
---|
66 | #define INT_TA2 14 /* ã¿ã¤ãA2 */
|
---|
67 | #define INT_TA3 15 /* ã¿ã¤ãA3 */
|
---|
68 | #define INT_TA4 16 /* ã¿ã¤ãA4 */
|
---|
69 | #define INT_S0TNACK 17 /* UART0éä¿¡,NACK */
|
---|
70 | #define INT_S0RACK 18 /* UART0åä¿¡,ACK */
|
---|
71 | #define INT_S1TNACK 19 /* UART1éä¿¡,NACK */
|
---|
72 | #define INT_S1RACK 20 /* UART1åä¿¡,ACK */
|
---|
73 | #define INT_TB0 21 /* ã¿ã¤ãB0 */
|
---|
74 | #define INT_TB1 22 /* ã¿ã¤ãB1 */
|
---|
75 | #define INT_TB2 23 /* ã¿ã¤ãB2 */
|
---|
76 | #define INT_TB3 24 /* ã¿ã¤ãB3 */
|
---|
77 | #define INT_TB4 25 /* ã¿ã¤ãB4 */
|
---|
78 | #define INT_INT5 26 /* INT5 */
|
---|
79 | #define INT_INT4 27 /* INT4 */
|
---|
80 | #define INT_INT3 28 /* INT3 */
|
---|
81 | #define INT_INT2 29 /* INT2 */
|
---|
82 | #define INT_INT1 30 /* INT1 */
|
---|
83 | #define INT_INT0 31 /* INT0 */
|
---|
84 | #define INT_TB5 32 /* ã¿ã¤ãB5 */
|
---|
85 | #define INT_S2TNACK 33 /* UART2éä¿¡,NACK */
|
---|
86 | #define INT_S2RACK 34 /* UART2åä¿¡,ACK */
|
---|
87 | #define INT_S3TNACK 35 /* UART3éä¿¡,NACK */
|
---|
88 | #define INT_S3RACK 36 /* UART3åä¿¡,ACK */
|
---|
89 | #define INT_S4TNACK 37 /* UART4éä¿¡,NACK */
|
---|
90 | #define INT_S4RACK 38 /* UART4åä¿¡,ACK */
|
---|
91 |
|
---|
92 | #define INT_AD0 42 /* A-ï¼¤å¤æå¨0 */
|
---|
93 | #define INT_KEY 43 /* ãã¼å
|
---|
94 | ¥åå²ã込㿠*/
|
---|
95 | #define INT_IIO0 44 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿0 */
|
---|
96 | #define INT_IIO1 45 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿1 */
|
---|
97 | #define INT_IIO2 46 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿2 */
|
---|
98 | #define INT_IIO3 47 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿3 */
|
---|
99 | #define INT_IIO4 48 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿4 */
|
---|
100 | #define INT_IIO5 49 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿5 */
|
---|
101 | #define INT_IIO6 50 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿6 */
|
---|
102 | #define INT_IIO7 51 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿7 */
|
---|
103 | #define INT_IIO8 52 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿8 */
|
---|
104 | #define INT_IIO9CAN0 53 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿9,CAN0 */
|
---|
105 | #define INT_IIO10CAN1 54 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿10,CAN1 */
|
---|
106 | #define INT_IIO11CAN2 57 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿11,CAN2 */
|
---|
107 |
|
---|
108 | /*
|
---|
109 | * OAKS32 SFRã¢ãã¬ã¹å®ç¾©
|
---|
110 | *
|
---|
111 | * å²è¾¼ã¿ã¬ã¸ã¹ã¿
|
---|
112 | */
|
---|
113 | #define TADR_SFR_INT_BASE 0x60 /* å²è¾¼ã¿é¢é£ã®ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
114 | #define TADR_SFR_DM0IC_OFFSET 8 /* DMA0å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
115 | #define TADR_SFR_TB5IC_OFFSET 9 /* timerB5 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
116 | #define TADR_SFR_DMA2IC_OFFSET 10 /* DMA2å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
117 | #define TADR_SFR_S2RIC_OFFSET 11 /* uart2åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
118 | #define TADR_SFR_TA0IC_OFFSET 12 /* timerA0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
119 | #define TADR_SFR_S3RIC_OFFSET 13 /* uart3åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
120 | #define TADR_SFR_TA2IC_OFFSET 14 /* timerA2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
121 | #define TADR_SFR_S4RIC_OFFSET 15 /* uart4åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
122 | #define TADR_SFR_TA4IC_OFFSET 16 /* timerA4 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
123 | #define TADR_SFR_BCN0IC_OFFSET 17 /* UART0ãã¹è¡çªæ¤åºå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
124 | #define TADR_SFR_BCN3IC_OFFSET 17 /* UART3ãã¹è¡çªæ¤åºå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
125 | #define TADR_SFR_S0RIC_OFFSET 18 /* uart0åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
126 | #define TADR_SFR_AD0IC_OFFSET 19 /* A-D0夿å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
127 | #define TADR_SFR_S1RIC_OFFSET 20 /* uart1åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
128 | #define TADR_SFR_IIO0IC_OFFSET 21 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿0 */
|
---|
129 | #define TADR_SFR_TB1IC_OFFSET 22 /* timerB1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
130 | #define TADR_SFR_IIO2IC_OFFSET 23 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿2 */
|
---|
131 | #define TADR_SFR_TB3IC_OFFSET 24 /* timerB3 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
132 | #define TADR_SFR_IIO4IC_OFFSET 25 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿4 */
|
---|
133 | #define TADR_SFR_INT5IC_OFFSET 26 /* SI/O4/INT5 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
134 | #define TADR_SFR_IIO6IC_OFFSET 27 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿6 */
|
---|
135 | #define TADR_SFR_INT3IC_OFFSET 28 /* INT3 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
136 | #define TADR_SFR_IIO8IC_OFFSET 29 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿8 */
|
---|
137 | #define TADR_SFR_INT1IC_OFFSET 30 /* INT1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
138 | #define TADR_SFR_IIO10IC_OFFSET 31 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿10 */
|
---|
139 | #define TADR_SFR_CAN1IC_OFFSET 31 /* CANå²è¾¼ã¿1å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
140 | #define TADR_SFR_IIO11IC_OFFSET 33 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿11 */
|
---|
141 | #define TADR_SFR_CAN2IC_OFFSET 33 /* CANå²è¾¼ã¿2å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
142 | #define TADR_SFR_AD1IC_OFFSET 38 /* A-D1夿å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
143 | #define TADR_SFR_DM1IC_OFFSET 40 /* DMA1å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
144 | #define TADR_SFR_S2TIC_OFFSET 41 /* uart2éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
145 | #define TADR_SFR_DM3IC_OFFSET 42 /* DMA3å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
146 | #define TADR_SFR_S3TIC_OFFSET 43 /* uart3éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
147 | #define TADR_SFR_TA1IC_OFFSET 44 /* timerA1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
148 | #define TADR_SFR_S4TIC_OFFSET 45 /* uart4éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
149 | #define TADR_SFR_TA3IC_OFFSET 46 /* timerA3 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
150 | #define TADR_SFR_BCN2IC_OFFSET 47 /* UART2ãã¹è¡çªæ¤åºå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
151 | #define TADR_SFR_S0TIC_OFFSET 48 /* uart0éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
152 | #define TADR_SFR_BCN1IC_OFFSET 49 /* UART1ãã¹è¡çªæ¤åºå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
153 | #define TADR_SFR_BCN4IC_OFFSET 49 /* UART4ãã¹è¡çªæ¤åºå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
154 | #define TADR_SFR_S1TIC_OFFSET 50 /* uart1éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
155 | #define TADR_SFR_KUPIC_OFFSET 51 /* ãã¼å
|
---|
156 | ¥åå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
157 | #define TADR_SFR_TB0IC_OFFSET 52 /* timerB0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
158 | #define TADR_SFR_IIO1IC_OFFSET 53 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿1 */
|
---|
159 | #define TADR_SFR_TB2IC_OFFSET 54 /* timerB2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
160 | #define TADR_SFR_IIO3IC_OFFSET 55 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿3 */
|
---|
161 | #define TADR_SFR_TB4IC_OFFSET 56 /* timerB4 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
162 | #define TADR_SFR_IIO5IC_OFFSET 57 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿5 */
|
---|
163 | #define TADR_SFR_INT4IC_OFFSET 58 /* INT4 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
164 | #define TADR_SFR_IIO7IC_OFFSET 59 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿7 */
|
---|
165 | #define TADR_SFR_INT2IC_OFFSET 60 /* INT2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
166 | #define TADR_SFR_IIO9IC_OFFSET 61 /* ã¤ã³ããªã¸ã§ã³ãI/Oå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿9 */
|
---|
167 | #define TADR_SFR_CAN0IC_OFFSET 61 /* CANå²è¾¼ã¿0å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
168 | #define TADR_SFR_INT0IC_OFFSET 62 /* INT0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
169 |
|
---|
170 | /*
|
---|
171 | * ã¿ã¤ãã¼ã¬ã¸ã¹ã¿
|
---|
172 | */
|
---|
173 | #define TADR_SFR_TBSR 0x300 /* timerB3,4,5ã«ã¦ã³ãéå§ãã©ã° */
|
---|
174 | #define TADR_SFR_TA11 0x302 /* timerA1-1ã¬ã¸ã¹ã¿ */
|
---|
175 | #define TADR_SFR_TA21 0x304 /* timerA2-1ã¬ã¸ã¹ã¿ */
|
---|
176 | #define TADR_SFR_TA41 0x306 /* timerA4-1ã¬ã¸ã¹ã¿ */
|
---|
177 | #define TADR_SFR_INVC0 0x308 /* ä¸ç¸PWMå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
178 | #define TADR_SFR_INVC1 0x309 /* ä¸ç¸PWMå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
179 | #define TADR_SFR_IDB0 0x30a /* ä¸ç¸åºåãããã¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
180 | #define TADR_SFR_IDB1 0x30b /* ä¸ç¸åºåãããã¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
181 | #define TADR_SFR_DTT 0x30c /* ççµ¡é²æ¢ã¿ã¤ã */
|
---|
182 | #define TADR_SFR_ICTB2 0x30d /* timerB2å²è¾¼ã¿çºçé »åº¦è¨å®ã«ã¦ã³ã¿ */
|
---|
183 | #define TADR_SFR_TB3 0x310 /* timerB3ã¬ã¸ã¹ã¿ */
|
---|
184 | #define TADR_SFR_TB4 0x312 /* timerB4ã¬ã¸ã¹ã¿ */
|
---|
185 | #define TADR_SFR_TB5 0x314 /* timerB5ã¬ã¸ã¹ã¿ */
|
---|
186 | #define TADR_SFR_TB3MR 0x31b /* timerB3ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
187 | #define TADR_SFR_TB4MR 0x31c /* timerB4ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
188 | #define TADR_SFR_TB5MR 0x31d /* timerB5ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
189 | #define TADR_SFR_IFSR 0x31f /* å²è¾¼ã¿è¦å 鏿ã¬ã¸ã¹ã¿ */
|
---|
190 |
|
---|
191 | #define TADR_SFR_TABSR 0x340 /* ã«ã¦ã³ãéå§ãã©ã° */
|
---|
192 | #define TADR_SFR_CPSRF 0x341 /* ãªã»ãã ããªã¹ã±ã¼ã© ãªã»ãããã©ã° */
|
---|
193 | #define TADR_SFR_ONSF 0x342 /* ã¯ã³ã·ã§ã ã¹ã¿ã¼ããã©ã° */
|
---|
194 | #define TADR_SFR_TRGSR 0x343 /* ããªã¬ã¼ã»ã¬ã¯ã ã¬ã¸ã¹ã¿ */
|
---|
195 | #define TADR_SFR_UDF 0x344 /* ã¢ãããã¦ã³ãã©ã° */
|
---|
196 | #define TADR_SFR_TA0 0x346 /* timerA0ã¬ã¸ã¹ã¿ */
|
---|
197 | #define TADR_SFR_TA1 0x348 /* timerA1ã¬ã¸ã¹ã¿ */
|
---|
198 | #define TADR_SFR_TA2 0x34a /* timerA2ã¬ã¸ã¹ã¿ */
|
---|
199 | #define TADR_SFR_TA3 0x34c /* timerA3ã¬ã¸ã¹ã¿ */
|
---|
200 | #define TADR_SFR_TA4 0x34e /* timerA4ã¬ã¸ã¹ã¿ */
|
---|
201 | #define TADR_SFR_TB0 0x350 /* timerB0ã¬ã¸ã¹ã¿ */
|
---|
202 | #define TADR_SFR_TB1 0x352 /* timerB1ã¬ã¸ã¹ã¿ */
|
---|
203 | #define TADR_SFR_TB2 0x354 /* timerB2ã¬ã¸ã¹ã¿ */
|
---|
204 | #define TADR_SFR_TA0MR 0x356 /* timerA0ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
205 | #define TADR_SFR_TA1MR 0x357 /* timerA1ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
206 | #define TADR_SFR_TA2MR 0x358 /* timerA2ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
207 | #define TADR_SFR_TA3MR 0x359 /* timerA3ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
208 | #define TADR_SFR_TA4MR 0x35a /* timerA4ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
209 | #define TADR_SFR_TB0MR 0x35b /* timerB0ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
210 | #define TADR_SFR_TB1MR 0x35c /* timerB1ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
211 | #define TADR_SFR_TB2MR 0x35d /* timerB2ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
212 | #define TADR_SFR_TB2SC 0x35e /* timerB2ã¹ãã·ã£ã«ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
213 | #define TADR_SFR_TCSPR 0x35f /* ã«ã¦ã³ãã½ã¼ã¹ããªã¹ã±ã¼ã©ã¬ã¸ã¹ã¿ */
|
---|
214 |
|
---|
215 | /*
|
---|
216 | * ã·ãªã¢ã«ã¬ã¸ã¹ã¿
|
---|
217 | */
|
---|
218 | #define TADR_SFR_UART0_BASE 0x360 /* uart0ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
219 | #define TADR_SFR_UART1_BASE 0x2e0 /* uart1ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
220 | #define TADR_SFR_UART2_BASE 0x330 /* uart2ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
221 | #define TADR_SFR_UART3_BASE 0x320 /* uart3ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
222 | #define TADR_SFR_UART4_BASE 0x2f0 /* uart4ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
223 |
|
---|
224 | #define TADR_SFR_USMR_OFFSET 7 /* ç¹æ®ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
225 | #define TADR_SFR_USMR2_OFFSET 6 /* ç¹æ®ã¢ã¼ãã¬ã¸ã¹ã¿2 */
|
---|
226 | #define TADR_SFR_USMR3_OFFSET 5 /* ç¹æ®ã¢ã¼ãã¬ã¸ã¹ã¿3 */
|
---|
227 | #define TADR_SFR_USMR4_OFFSET 4 /* ç¹æ®ã¢ã¼ãã¬ã¸ã¹ã¿4 */
|
---|
228 |
|
---|
229 | #define TADR_SFR_UMR_OFFSET 8 /* uartéåä¿¡ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
230 | #define TADR_SFR_UBRG_OFFSET 9 /* uartãã¼ã¬ã¼ãã¸ã§ãã¬ã¼ã¿ */
|
---|
231 | #define TADR_SFR_UTB_OFFSET 10 /* uartéä¿¡ãããã¡ã¬ã¸ã¹ã¿ */
|
---|
232 | #define TADR_SFR_UC0_OFFSET 12 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#0 */
|
---|
233 | #define TADR_SFR_UC1_OFFSET 13 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#1 */
|
---|
234 | #define TADR_SFR_URB_OFFSET 14 /* uartåä¿¡ãããã¡ã¬ã¸ã¹ã¿ */
|
---|
235 |
|
---|
236 | /*
|
---|
237 | * A-D/D-Aã¬ã¸ã¹ã¿
|
---|
238 | */
|
---|
239 | #define TADR_SFR_AD00 0x380 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
240 | #define TADR_SFR_AD01 0x382 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
241 | #define TADR_SFR_AD02 0x384 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
242 | #define TADR_SFR_AD03 0x386 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
243 | #define TADR_SFR_AD04 0x388 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
244 | #define TADR_SFR_AD05 0x38a /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
245 | #define TADR_SFR_AD06 0x38c /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
246 | #define TADR_SFR_AD07 0x38e /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
247 | #define TADR_SFR_AD0CON2 0x394 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
248 | #define TADR_SFR_AD0CON0 0x396 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
249 | #define TADR_SFR_AD0CON1 0x397 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
250 |
|
---|
251 | #define TADR_SFR_AD10 0x1c0 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
252 | #define TADR_SFR_AD11 0x1c2 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
253 | #define TADR_SFR_AD12 0x1c4 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
254 | #define TADR_SFR_AD13 0x1c6 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
255 | #define TADR_SFR_AD14 0x1c8 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
256 | #define TADR_SFR_AD15 0x1ca /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
257 | #define TADR_SFR_AD16 0x1cc /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
258 | #define TADR_SFR_AD17 0x1ce /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
259 | #define TADR_SFR_AD1CON2 0x1d4 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
260 | #define TADR_SFR_AD1CON0 0x1d6 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
261 | #define TADR_SFR_AD1CON1 0x1d7 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
262 |
|
---|
263 | #define TADR_SFR_DA0 0x398 /* D-Aã¬ã¸ã¹ã¿ï¼ */
|
---|
264 | #define TADR_SFR_DA1 0x39a /* D-Aã¬ã¸ã¹ã¿ï¼ */
|
---|
265 | #define TADR_SFR_DACON 0x39c /* D-Aå¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
266 |
|
---|
267 | /*
|
---|
268 | * æ±ç¨ãã¼ãã¬ã¸ã¹ã¿(ä¸é¨ã144ãã³çã®ã¿)
|
---|
269 | */
|
---|
270 | #define TADR_SFR_P0 0x3e0 /* ãã¼ãP0ã¬ã¸ã¹ã¿ */
|
---|
271 | #define TADR_SFR_P1 0x3e1 /* ãã¼ãP1ã¬ã¸ã¹ã¿ */
|
---|
272 | #define TADR_SFR_PD0 0x3e2 /* ãã¼ãP0æ¹åã¬ã¸ã¹ã¿ */
|
---|
273 | #define TADR_SFR_PD1 0x3e3 /* ãã¼ãP1æ¹åã¬ã¸ã¹ã¿ */
|
---|
274 | #define TADR_SFR_P2 0x3e4 /* ãã¼ãP2ã¬ã¸ã¹ã¿ */
|
---|
275 | #define TADR_SFR_P3 0x3e5 /* ãã¼ãP3ã¬ã¸ã¹ã¿ */
|
---|
276 | #define TADR_SFR_PD2 0x3e6 /* ãã¼ãP2æ¹åã¬ã¸ã¹ã¿ */
|
---|
277 | #define TADR_SFR_PD3 0x3e7 /* ãã¼ãP3æ¹åã¬ã¸ã¹ã¿ */
|
---|
278 | #define TADR_SFR_P4 0x3e8 /* ãã¼ãP4ã¬ã¸ã¹ã¿ */
|
---|
279 | #define TADR_SFR_P5 0x3e9 /* ãã¼ãP5ã¬ã¸ã¹ã¿ */
|
---|
280 | #define TADR_SFR_PD4 0x3ea /* ãã¼ãP4æ¹åã¬ã¸ã¹ã¿ */
|
---|
281 | #define TADR_SFR_PD5 0x3eb /* ãã¼ãP5æ¹åã¬ã¸ã¹ã¿ */
|
---|
282 | #define TADR_SFR_P6 0x3c0 /* ãã¼ãP6ã¬ã¸ã¹ã¿ */
|
---|
283 | #define TADR_SFR_P7 0x3c1 /* ãã¼ãP7ã¬ã¸ã¹ã¿ */
|
---|
284 | #define TADR_SFR_PD6 0x3c2 /* ãã¼ãP6æ¹åã¬ã¸ã¹ã¿ */
|
---|
285 | #define TADR_SFR_PD7 0x3c3 /* ãã¼ãP7æ¹åã¬ã¸ã¹ã¿ */
|
---|
286 | #define TADR_SFR_P8 0x3c4 /* ãã¼ãP8ã¬ã¸ã¹ã¿ */
|
---|
287 | #define TADR_SFR_P9 0x3c5 /* ãã¼ãP9ã¬ã¸ã¹ã¿ */
|
---|
288 | #define TADR_SFR_PD8 0x3c6 /* ãã¼ãP8æ¹åã¬ã¸ã¹ã¿ */
|
---|
289 | #define TADR_SFR_PD9 0x3c7 /* ãã¼ãP9æ¹åã¬ã¸ã¹ã¿ */
|
---|
290 | #define TADR_SFR_P10 0x3c8 /* ãã¼ãP10ã¬ã¸ã¹ã¿ */
|
---|
291 | #define TADR_SFR_P11 0x3c9 /* ãã¼ãP11ã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
292 | #define TADR_SFR_PD10 0x3ca /* ãã¼ãP10æ¹åã¬ã¸ã¹ã¿ */
|
---|
293 | #define TADR_SFR_PD11 0x3cb /* ãã¼ãP11æ¹åã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
294 | #define TADR_SFR_P12 0x3cc /* ãã¼ãP12ã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
295 | #define TADR_SFR_P13 0x3cd /* ãã¼ãP13ã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
296 | #define TADR_SFR_PD12 0x3ce /* ãã¼ãP12æ¹åã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
297 | #define TADR_SFR_PD13 0x3cf /* ãã¼ãP13æ¹åã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
298 | #define TADR_SFR_P14 0x3d0 /* ãã¼ãP14ã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
299 | #define TADR_SFR_P15 0x3d1 /* ãã¼ãP15ã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
300 | #define TADR_SFR_PD14 0x3d2 /* ãã¼ãP14æ¹åã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
301 | #define TADR_SFR_PD15 0x3d3 /* ãã¼ãP15æ¹åã¬ã¸ã¹ã¿(144ãã³çã®ã¿) */
|
---|
302 |
|
---|
303 | #define TADR_SFR_PUR0 0x3f0 /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
304 | #define TADR_SFR_PUR1 0x3f1 /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
305 | #define TADR_SFR_PUR2 0x3da /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
306 | #define TADR_SFR_PUR3 0x3db /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
307 | #define TADR_SFR_PUR4 0x3dc /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼(144ãã³çã®ã¿) */
|
---|
308 |
|
---|
309 | #define TADR_SFR_PCR 0x3ff /* ãã¼ãå¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
310 |
|
---|
311 | #define TADR_SFR_PS0 0x3b0 /* æ©è½é¸æã¬ã¸ã¹ã¿A0 */
|
---|
312 | #define TADR_SFR_PS1 0x3b1 /* æ©è½é¸æã¬ã¸ã¹ã¿A1 */
|
---|
313 | #define TADR_SFR_PS2 0x3b4 /* æ©è½é¸æã¬ã¸ã¹ã¿A2 */
|
---|
314 | #define TADR_SFR_PS3 0x3b5 /* æ©è½é¸æã¬ã¸ã¹ã¿A3 */
|
---|
315 | #define TADR_SFR_PS5 0x3b9 /* æ©è½é¸æã¬ã¸ã¹ã¿A5(144ãã³çã®ã¿) */
|
---|
316 | #define TADR_SFR_PS6 0x3bc /* æ©è½é¸æã¬ã¸ã¹ã¿A6(144ãã³çã®ã¿) */
|
---|
317 | #define TADR_SFR_PS7 0x3bd /* æ©è½é¸æã¬ã¸ã¹ã¿A7(144ãã³çã®ã¿) */
|
---|
318 | #define TADR_SFR_PS8 0x3a0 /* æ©è½é¸æã¬ã¸ã¹ã¿A8(144ãã³çã®ã¿) */
|
---|
319 | #define TADR_SFR_PS9 0x3a1 /* æ©è½é¸æã¬ã¸ã¹ã¿A9(144ãã³çã®ã¿) */
|
---|
320 |
|
---|
321 | #define TADR_SFR_PSL0 0x3b2 /* æ©è½é¸æã¬ã¸ã¹ã¿B0 */
|
---|
322 | #define TADR_SFR_PSL1 0x3b3 /* æ©è½é¸æã¬ã¸ã¹ã¿B1 */
|
---|
323 | #define TADR_SFR_PSL2 0x3b6 /* æ©è½é¸æã¬ã¸ã¹ã¿B2 */
|
---|
324 | #define TADR_SFR_PSL3 0x3b7 /* æ©è½é¸æã¬ã¸ã¹ã¿B3 */
|
---|
325 |
|
---|
326 | #define TADR_SFR_PSC 0x3af /* æ©è½é¸æã¬ã¸ã¹ã¿C */
|
---|
327 |
|
---|
328 |
|
---|
329 | /*
|
---|
330 | * éåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿1 (UART0,UART1)
|
---|
331 | */
|
---|
332 | #define TBIT_UiC1_RI 0x08 /* åä¿¡å®äºãã©ã° */
|
---|
333 | #define TBIT_UiC1_RE 0x04 /* å信許å¯ããã */
|
---|
334 | #define TBIT_UiC1_TI 0x02 /* éä¿¡ãããã¡ç©ºãã©ã° */
|
---|
335 | #define TBIT_UiC1_TE 0x01 /* é信許å¯ããã */
|
---|
336 |
|
---|
337 | #define TBIT_UiC0_TXEPT 0x08 /* éä¿¡ã¬ã¸ã¹ã¿ç©ºãã©ã° */
|
---|
338 |
|
---|
339 | /*
|
---|
340 | * å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿
|
---|
341 | */
|
---|
342 | #define TBIT_TAiIC_IR 0x08
|
---|
343 |
|
---|
344 | /*
|
---|
345 | * ã«ã¦ã³ãéå§ãã©ã° (TABSR)
|
---|
346 | */
|
---|
347 | #define TBIT_TABSR_TA0S 0x01
|
---|
348 |
|
---|
349 | /*
|
---|
350 | * ã¢ãããã¦ã³ãã©ã°(UDF)
|
---|
351 | */
|
---|
352 | #define TBIT_UDF_TA0UD 0x01
|
---|
353 |
|
---|
354 |
|
---|
355 | /*
|
---|
356 | * ãã¼ãï¼è¨å®
|
---|
357 | */
|
---|
358 | //#define P7_LED1 0x10 /* LED1ãããå®ç¾© */
|
---|
359 | //#define P7_LED2 0x20 /* LED2ãããå®ç¾© */
|
---|
360 |
|
---|
361 | #ifndef _MACRO_ONLY
|
---|
362 |
|
---|
363 | #include "cpu_defs.h"
|
---|
364 |
|
---|
365 | /*
|
---|
366 | * ã¿ã¼ã²ããã·ã¹ãã ã®æååºå
|
---|
367 | */
|
---|
368 |
|
---|
369 | Inline void
|
---|
370 | oaks32_putc(char c)
|
---|
371 | {
|
---|
372 | char enabled;
|
---|
373 | volatile char * p = (volatile char *)TADR_SFR_UART0_BASE;
|
---|
374 |
|
---|
375 | /* é信許å¯ããã¦ããªããã°è¨±å¯ãã */
|
---|
376 | enabled = p[TADR_SFR_UC1_OFFSET] & TBIT_UiC1_TE;
|
---|
377 | if(!enabled) {
|
---|
378 | p[TADR_SFR_UC1_OFFSET] |= TBIT_UiC1_TE;
|
---|
379 | }
|
---|
380 |
|
---|
381 | /* éä¿¡ãããã¡ã空ã«ãªãã¾ã§å¾
|
---|
382 | ã¤(æéæéå
|
---|
383 | ã®æ¡ä»¶æç«ãä»®å®) */
|
---|
384 | while((p[TADR_SFR_UC1_OFFSET] & TBIT_UiC1_TI) == 0);
|
---|
385 |
|
---|
386 | /* 1æåéä¿¡ */
|
---|
387 | p[TADR_SFR_UTB_OFFSET] = c;
|
---|
388 |
|
---|
389 | if(!enabled) {
|
---|
390 | p[TADR_SFR_UC1_OFFSET] &= ~TBIT_UiC1_TE;
|
---|
391 | }
|
---|
392 | }
|
---|
393 |
|
---|
394 | #endif /* _MACRO_ONLY */
|
---|
395 | #endif /* _OAKS32_H_ */
|
---|
396 |
|
---|