1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | * Copyright (C) 2003-2004 by Platform Development Center
|
---|
9 | * RICOH COMPANY,LTD. JAPAN
|
---|
10 | *
|
---|
11 | * ä¸è¨è使¨©è
|
---|
12 | ã¯ï¼Free Software Foundation ã«ãã£ã¦å
|
---|
13 | ¬è¡¨ããã¦ãã
|
---|
14 | * GNU General Public License ã® Version 2 ã«è¨è¿°ããã¦ããæ¡ä»¶ãï¼ä»¥
|
---|
15 | * ä¸ã®(1)ã(4)ã®æ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§
|
---|
16 | * ã¢ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
17 | å¸ï¼ä»¥ä¸ï¼
|
---|
18 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
19 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
20 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
21 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
22 | * (2) æ¬ã½ããã¦ã§ã¢ãåå©ç¨å¯è½ãªãã¤ããªã³ã¼ãï¼ãªãã±ã¼ã¿ãã«ãªã
|
---|
23 | * ã¸ã§ã¯ããã¡ã¤ã«ãã©ã¤ãã©ãªãªã©ï¼ã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼å©ç¨
|
---|
24 | * ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
25 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼
|
---|
26 | * ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
27 | * (3) æ¬ã½ããã¦ã§ã¢ãåå©ç¨ä¸å¯è½ãªãã¤ããªã³ã¼ãã®å½¢ã¾ãã¯æ©å¨ã«çµ
|
---|
28 | * ã¿è¾¼ãã å½¢ã§å©ç¨ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºãããã¨ï¼
|
---|
29 | * (a) å©ç¨ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
30 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½
|
---|
31 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
32 | * (b) å©ç¨ã®å½¢æ
|
---|
33 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼ä¸è¨è使¨©è
|
---|
34 | ã«å ±åãã
|
---|
35 | * ãã¨ï¼
|
---|
36 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
37 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
38 | ãå
|
---|
39 | 責ãããã¨ï¼
|
---|
40 | *
|
---|
41 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
42 | ã¯ï¼
|
---|
43 | * æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ãå«ãã¦ï¼ãããªãä¿è¨¼ãè¡ã
|
---|
44 | * ãªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çããã
|
---|
45 | * ããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
46 | *
|
---|
47 | * @(#) $Id: oaks16mini.h,v 1.3 2005/11/24 12:41:23 honda Exp $
|
---|
48 | */
|
---|
49 |
|
---|
50 | #ifndef _OAKS16MINI_H_
|
---|
51 | #define _OAKS16MINI_H_
|
---|
52 |
|
---|
53 | /*
|
---|
54 | * å²è¾¼ã¿çªå·ã®å®ç¾©
|
---|
55 | */
|
---|
56 | #define INT_BRK 0 /* BRK */
|
---|
57 | #define INT_DMA0 11 /* DMA0 */
|
---|
58 | #define INT_DMA1 12 /* DMA1 */
|
---|
59 | #define INT_KEY 13 /* ãã¼å
|
---|
60 | ¥åå²ã込㿠*/
|
---|
61 | #define INT_AD 14 /* A-ï¼¤å¤æå¨ */
|
---|
62 | #define INT_S0T 17 /* UART0éä¿¡ */
|
---|
63 | #define INT_S0R 18 /* UART0åä¿¡ */
|
---|
64 | #define INT_S1T 19 /* UART1éä¿¡ */
|
---|
65 | #define INT_S1R 20 /* UART1åä¿¡ */
|
---|
66 | #define INT_TA0 21 /* ã¿ã¤ãA0 */
|
---|
67 | #define INT_TA1 22 /* ã¿ã¤ãA1 */
|
---|
68 | #define INT_TA2 23 /* ã¿ã¤ãA2 */
|
---|
69 | #define INT_TA3 24 /* ã¿ã¤ãA3 */
|
---|
70 | #define INT_TA4 25 /* ã¿ã¤ãA4 */
|
---|
71 | #define INT_TB0 26 /* ã¿ã¤ãB0 */
|
---|
72 | #define INT_TB1 27 /* ã¿ã¤ãB1 */
|
---|
73 | #define INT_TB2 28 /* ã¿ã¤ãB2 */
|
---|
74 | #define INT_INT0 29 /* INT0 */
|
---|
75 | #define INT_INT1 30 /* INT1 */
|
---|
76 |
|
---|
77 | /*
|
---|
78 | * OAKS16 MINI SFRã¢ãã¬ã¹å®ç¾©
|
---|
79 | *
|
---|
80 | * å²è¾¼ã¿ã¬ã¸ã¹ã¿
|
---|
81 | */
|
---|
82 | #define TADR_SFR_INT_BASE 0x040 /* å²è¾¼ã¿é¢é£ã®ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
83 | #define TADR_SFR_DMA0IC_OFFSET 11 /* DMA0å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
84 | #define TADR_SFR_DMA1IC_OFFSET 12 /* DMA1å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
85 | #define TADR_SFR_KUPIC_OFFSET 13 /* ãã¼å
|
---|
86 | ¥åå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
87 | #define TADR_SFR_ADIC_OFFSET 14 /* A-D夿å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
88 | #define TADR_SFR_S0TIC_OFFSET 17 /* uart0éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
89 | #define TADR_SFR_S0RIC_OFFSET 18 /* uart0åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
90 | #define TADR_SFR_S1TIC_OFFSET 19 /* uart1éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
91 | #define TADR_SFR_S1RIC_OFFSET 20 /* uart1åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
92 | #define TADR_SFR_TA0IC_OFFSET 21 /* timerA0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
93 | #define TADR_SFR_TA1IC_OFFSET 22 /* timerA1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
94 | #define TADR_SFR_TA2IC_OFFSET 23 /* timerA2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
95 | #define TADR_SFR_TA3IC_OFFSET 24 /* timerA3 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
96 | #define TADR_SFR_TA4IC_OFFSET 25 /* timerA4 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
97 | #define TADR_SFR_TB0IC_OFFSET 26 /* timerB0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
98 | #define TADR_SFR_TB1IC_OFFSET 27 /* timerB1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
99 | #define TADR_SFR_TB2IC_OFFSET 28 /* timerB2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
100 | #define TADR_SFR_INT0IC_OFFSET 29 /* INT0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
101 | #define TADR_SFR_INT1IC_OFFSET 30 /* INT1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
102 |
|
---|
103 | /*
|
---|
104 | * DMAã¬ã¸ã¹ã¿
|
---|
105 | */
|
---|
106 | #define TADR_SFR_SAR0 0x020 /* DMA0ã½ã¼ã¹ãã¤ã³ã¿ */
|
---|
107 | #define TADR_SFR_DAR0 0x024 /* DMA0ãã¹ãã£ãã¼ã·ã§ã³ãã¤ã³ã¿ */
|
---|
108 | #define TADR_SFR_TCR0 0x028 /* DMA0転éã«ã¦ã³ã¿ */
|
---|
109 | #define TADR_SFR_DM0CON 0x02c /* DMA0å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
110 | #define TADR_SFR_SAR1 0x030 /* DMA1ã½ã¼ã¹ãã¤ã³ã¿ */
|
---|
111 | #define TADR_SFR_DAR1 0x034 /* DMA1ãã¹ãã£ãã¼ã·ã§ã³ãã¤ã³ã¿ */
|
---|
112 | #define TADR_SFR_TCR1 0x038 /* DMA1転éã«ã¦ã³ã¿ */
|
---|
113 | #define TADR_SFR_DM1CON 0x03c /* DMA1å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
114 |
|
---|
115 | /*
|
---|
116 | * ã¿ã¤ãã¼ã¬ã¸ã¹ã¿
|
---|
117 | */
|
---|
118 | #define TADR_SFR_TA11 0x342 /* timerA1-1ã¬ã¸ã¹ã¿ */
|
---|
119 | #define TADR_SFR_TA21 0x344 /* timerA2-1ã¬ã¸ã¹ã¿ */
|
---|
120 | #define TADR_SFR_TA41 0x346 /* timerA4-1ã¬ã¸ã¹ã¿ */
|
---|
121 | #define TADR_SFR_INVC0 0x348 /* ä¸ç¸PWMå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
122 | #define TADR_SFR_INVC1 0x349 /* ä¸ç¸PWMå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
123 | #define TADR_SFR_IDB0 0x34a /* ä¸ç¸åºåãããã¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
124 | #define TADR_SFR_IDB1 0x34b /* ä¸ç¸åºåãããã¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
125 | #define TADR_SFR_DTT 0x34c /* ççµ¡é²æ¢ã¿ã¤ã */
|
---|
126 | #define TADR_SFR_ICTB2 0x34d /* timerB2å²è¾¼ã¿çºçé »åº¦è¨å®ã«ã¦ã³ã¿ */
|
---|
127 | #define TADR_SFR_IFSR 0x35f /* å²è¾¼ã¿è¦å 鏿ã¬ã¸ã¹ã¿ */
|
---|
128 |
|
---|
129 | #define TADR_SFR_TABSR 0x380 /* ã«ã¦ã³ãéå§ãã©ã° */
|
---|
130 | #define TADR_SFR_CPSRF 0x381 /* ãªã»ãã ããªã¹ã±ã¼ã© ãªã»ãããã©ã° */
|
---|
131 | #define TADR_SFR_ONSF 0x382 /* ã¯ã³ã·ã§ã ã¹ã¿ã¼ããã©ã° */
|
---|
132 | #define TADR_SFR_TRGSR 0x383 /* ããªã¬ã¼ã»ã¬ã¯ã ã¬ã¸ã¹ã¿ */
|
---|
133 | #define TADR_SFR_UDF 0x384 /* ã¢ãããã¦ã³ãã©ã° */
|
---|
134 | #define TADR_SFR_TA0 0x386 /* timerA0ã¬ã¸ã¹ã¿ */
|
---|
135 | #define TADR_SFR_TA1 0x388 /* timerA1ã¬ã¸ã¹ã¿ */
|
---|
136 | #define TADR_SFR_TA2 0x38a /* timerA2ã¬ã¸ã¹ã¿ */
|
---|
137 | #define TADR_SFR_TA3 0x38c /* timerA3ã¬ã¸ã¹ã¿ */
|
---|
138 | #define TADR_SFR_TA4 0x38e /* timerA4ã¬ã¸ã¹ã¿ */
|
---|
139 | #define TADR_SFR_TB0 0x390 /* timerB0ã¬ã¸ã¹ã¿ */
|
---|
140 | #define TADR_SFR_TB1 0x392 /* timerB1ã¬ã¸ã¹ã¿ */
|
---|
141 | #define TADR_SFR_TB2 0x394 /* timerB2ã¬ã¸ã¹ã¿ */
|
---|
142 | #define TADR_SFR_TA0MR 0x396 /* timerA0ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
143 | #define TADR_SFR_TA1MR 0x397 /* timerA1ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
144 | #define TADR_SFR_TA2MR 0x398 /* timerA2ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
145 | #define TADR_SFR_TA3MR 0x399 /* timerA3ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
146 | #define TADR_SFR_TA4MR 0x39a /* timerA4ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
147 | #define TADR_SFR_TB0MR 0x39b /* timerB0ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
148 | #define TADR_SFR_TB1MR 0x39c /* timerB1ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
149 | #define TADR_SFR_TB2MR 0x39d /* timerB2ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
150 | #define TADR_SFR_TB2SR 0x39e /* timerB2ã¹ãã·ã£ã«ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
151 |
|
---|
152 | /*
|
---|
153 | * ã·ãªã¢ã«ã¬ã¸ã¹ã¿
|
---|
154 | */
|
---|
155 | #define TADR_SFR_UART0_BASE 0x3a0 /* uart0ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
156 | #define TADR_SFR_UART1_BASE 0x3a8 /* uart1ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
157 |
|
---|
158 | #define TADR_SFR_UMR_OFFSET 0 /* uartéåä¿¡ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
159 | #define TADR_SFR_UBRG_OFFSET 1 /* uartãã¼ã¬ã¼ãã¸ã§ãã¬ã¼ã¿ */
|
---|
160 | #define TADR_SFR_UTB_OFFSET 2 /* uartéä¿¡ãããã¡ã¬ã¸ã¹ã¿ */
|
---|
161 | #define TADR_SFR_UC0_OFFSET 4 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#0 */
|
---|
162 | #define TADR_SFR_UC1_OFFSET 5 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#1 */
|
---|
163 | #define TADR_SFR_URB_OFFSET 6 /* uartåä¿¡ãããã¡ã¬ã¸ã¹ã¿ */
|
---|
164 | #define TADR_SFR_UC2_OFFSET 16 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#2 */
|
---|
165 |
|
---|
166 | /*
|
---|
167 | * æ±ç¨ãã¼ãã¬ã¸ã¹ã¿
|
---|
168 | */
|
---|
169 | #define TADR_SFR_P1 0x3e1 /* ãã¼ãP1ã¬ã¸ã¹ã¿ */
|
---|
170 | #define TADR_SFR_PD1 0x3e3 /* ãã¼ãP1æ¹åã¬ã¸ã¹ã¿ */
|
---|
171 | #define TADR_SFR_P6 0x3ec /* ãã¼ãP6ã¬ã¸ã¹ã¿ */
|
---|
172 | #define TADR_SFR_P7 0x3ed /* ãã¼ãP7ã¬ã¸ã¹ã¿ */
|
---|
173 | #define TADR_SFR_PD6 0x3ee /* ãã¼ãP6æ¹åã¬ã¸ã¹ã¿ */
|
---|
174 | #define TADR_SFR_PD7 0x3ef /* ãã¼ãP7æ¹åã¬ã¸ã¹ã¿ */
|
---|
175 | #define TADR_SFR_P8 0x3f0 /* ãã¼ãP8ã¬ã¸ã¹ã¿ */
|
---|
176 | #define TADR_SFR_P9 0x3f1 /* ãã¼ãP9ã¬ã¸ã¹ã¿ */
|
---|
177 | #define TADR_SFR_PD8 0x3f2 /* ãã¼ãP8æ¹åã¬ã¸ã¹ã¿ */
|
---|
178 | #define TADR_SFR_PD9 0x3f3 /* ãã¼ãP9æ¹åã¬ã¸ã¹ã¿ */
|
---|
179 | #define TADR_SFR_P10 0x3f4 /* ãã¼ãP10ã¬ã¸ã¹ã¿ */
|
---|
180 | #define TADR_SFR_PD10 0x3f6 /* ãã¼ãP10æ¹åã¬ã¸ã¹ã¿ */
|
---|
181 | #define TADR_SFR_PUR0 0x3fc /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
182 | #define TADR_SFR_PUR1 0x3fd /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
183 | #define TADR_SFR_PUR2 0x3fe /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
184 | #define TADR_SFR_PCR 0x3ff /* ãã¼ãå¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
185 |
|
---|
186 | /*
|
---|
187 | * éåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿1 (UART0,UART1)
|
---|
188 | */
|
---|
189 | #define TBIT_UiC1_RI 0x08 /* åä¿¡å®äºãã©ã° */
|
---|
190 | #define TBIT_UiC1_RE 0x04 /* å信許å¯ããã */
|
---|
191 | #define TBIT_UiC1_TI 0x02 /* éä¿¡ãããã¡ç©ºãã©ã° */
|
---|
192 | #define TBIT_UiC1_TE 0x01 /* é信許å¯ããã */
|
---|
193 |
|
---|
194 | #define TBIT_UiC0_TXEPT 0x08 /* éä¿¡ã¬ã¸ã¹ã¿ç©ºãã©ã° */
|
---|
195 |
|
---|
196 | /*
|
---|
197 | * å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿
|
---|
198 | */
|
---|
199 | #define TBIT_TAiIC_IR 0x08
|
---|
200 |
|
---|
201 | /*
|
---|
202 | * ã«ã¦ã³ãéå§ãã©ã° (TABSR)
|
---|
203 | */
|
---|
204 | #define TBIT_TABSR_TA0S 0x01
|
---|
205 |
|
---|
206 | /*
|
---|
207 | * ã¢ãããã¦ã³ãã©ã°(UDF)
|
---|
208 | */
|
---|
209 | #define TBIT_UDF_TA0UD 0x01
|
---|
210 |
|
---|
211 | /*
|
---|
212 | * ãã¼ãï¼è¨å®
|
---|
213 | */
|
---|
214 | #define P7_LED1 0x10 /* LED1ãããå®ç¾© */
|
---|
215 | #define P7_LED2 0x20 /* LED2ãããå®ç¾© */
|
---|
216 |
|
---|
217 | /*
|
---|
218 | * ãã¼ãï¼è¨å®
|
---|
219 | */
|
---|
220 | #define P8_SW1 0x01 /* SW1ãããå®ç¾© */
|
---|
221 | #define P8_SW2 0x02 /* SW2ãããå®ç¾© */
|
---|
222 |
|
---|
223 | #ifndef _MACRO_ONLY
|
---|
224 |
|
---|
225 | #include "cpu_defs.h"
|
---|
226 |
|
---|
227 | /*
|
---|
228 | * ã¿ã¼ã²ããã·ã¹ãã ã®æååºå
|
---|
229 | */
|
---|
230 |
|
---|
231 | Inline void
|
---|
232 | oaks16_putc(char c)
|
---|
233 | {
|
---|
234 | volatile char * p = (volatile char *)TADR_SFR_UART1_BASE;
|
---|
235 |
|
---|
236 | while((p[TADR_SFR_UC1_OFFSET] & TBIT_UiC1_TI) == 0);
|
---|
237 | p[TADR_SFR_UTB_OFFSET] = c;
|
---|
238 | }
|
---|
239 |
|
---|
240 | #endif /* _MACRO_ONLY */
|
---|
241 | #endif /* _OAKS16MINI_H_ */
|
---|
242 |
|
---|