[363] | 1 | /*
|
---|
| 2 | * TOPPERS/JSP Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * Just Standard Profile Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * Copyright (C) 2003-2004 by Platform Development Center
|
---|
| 9 | * RICOH COMPANY,LTD. JAPAN
|
---|
| 10 | *
|
---|
| 11 | * ä¸è¨èä½æ¨©è
|
---|
| 12 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
| 13 | * ã«ãã£ã¦å
|
---|
| 14 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
| 15 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
| 16 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
| 17 | å¸ï¼ä»¥ä¸ï¼
|
---|
| 18 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
| 19 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
| 20 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
| 21 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
| 22 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 23 | * ç¨ã§ããå½¢ã§åé
|
---|
| 24 | å¸ããå ´åã«ã¯ï¼åé
|
---|
| 25 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
| 26 | * è
|
---|
| 27 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
| 28 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 29 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 30 | * ç¨ã§ããªãå½¢ã§åé
|
---|
| 31 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
| 32 | * ã¨ï¼
|
---|
| 33 | * (a) åé
|
---|
| 34 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
| 35 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
| 36 | * ä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 37 | * (b) åé
|
---|
| 38 | å¸ã®å½¢æ
|
---|
| 39 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
| 40 | * å ±åãããã¨ï¼
|
---|
| 41 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
| 42 | * 害ãããï¼ä¸è¨èä½æ¨©è
|
---|
| 43 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
| 44 | 責ãããã¨ï¼
|
---|
| 45 | *
|
---|
| 46 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨èä½æ¨©è
|
---|
| 47 | ã
|
---|
| 48 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
| 49 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
| 50 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæ害ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
| 51 | *
|
---|
| 52 | * @(#) $Id: sfruart.c,v 1.4 2007/01/05 02:33:59 honda Exp $
|
---|
| 53 | */
|
---|
| 54 |
|
---|
| 55 | /*
|
---|
| 56 | * OAKS16 SFR-UART0,1ç¨ã·ãªã¢ã«I/Oã¢ã¸ã¥ã¼ã«
|
---|
| 57 | */
|
---|
| 58 | #include <s_services.h>
|
---|
| 59 | #include "oaks16.h"
|
---|
| 60 | #include <sfruart.h>
|
---|
| 61 |
|
---|
| 62 | /*
|
---|
| 63 | * ããã¤ã¹ãªã¼ãã³ã®ãªãã©ã¤ã«ã¦ã³ã
|
---|
| 64 | *
|
---|
| 65 | * 500åãªãã©ã¤ããã°ãååã«çµäºããï¼
|
---|
| 66 | */
|
---|
| 67 | #define SFRUART_COUNT 500
|
---|
| 68 |
|
---|
| 69 | /*
|
---|
| 70 | * ã·ãªã¢ã«ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ã®è¨å®å¤
|
---|
| 71 | */
|
---|
| 72 | #define MR_DEF 0x05 /* å
|
---|
| 73 | é¨ã¯ããã¯ãéåæã8ããããããªãã£ãªããã¹ãªã¼ããªã */
|
---|
| 74 | #define C0_DEF 0x10 /* RTS/CTSæªä½¿ç¨, ã«ã¦ã³ãã½ã¼ã¹f1 */
|
---|
| 75 | #define C1_DEF 0x00 /* ã·ãªã¢ã«éåä¿¡ä¸å¯ */
|
---|
| 76 | #define BRG1_DEF 51 /* 19200bps = 16000000/{(UxBRG+1)*16 */
|
---|
| 77 | #define BRG2_DEF 25 /* 38400bps = 16000000/{(UxBRG+1)*16 */
|
---|
| 78 | #define TB_LEVEL 4 /* éä¿¡å²è¾¼ã¿ã¬ãã« */
|
---|
| 79 | #define RB_LEVEL 5 /* åä¿¡å²è¾¼ã¿ã¬ãã« */
|
---|
| 80 |
|
---|
| 81 | /*
|
---|
| 82 | * ã·ãªã¢ã«I/Oãã¼ãåæåãããã¯ã®å®ç¾©
|
---|
| 83 | */
|
---|
| 84 | typedef struct sio_port_initialization_block {
|
---|
| 85 | UH cntrl; /* ã³ã³ããã¼ã«ã¬ã¸ã¹ã¿ã®çªå° */
|
---|
| 86 | UH hint; /* å²è¾¼ã¿ã¬ã¸ã¹ã¿ã®çªå° */
|
---|
| 87 |
|
---|
| 88 | UB mr_def; /* ããã©ã¼ã«ãã®è¨å®å¤ (MR) */
|
---|
| 89 | UB c0_def; /* ããã©ã¼ã«ãã®è¨å®å¤ (C0) */
|
---|
| 90 | UB brg_def; /* ããã©ã¼ã«ãã®è¨å®å¤ (BRG) */
|
---|
| 91 | } SIOPINIB;
|
---|
| 92 |
|
---|
| 93 | /*
|
---|
| 94 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®å®ç¾©
|
---|
| 95 | */
|
---|
| 96 | typedef struct sio_port_control_block {
|
---|
| 97 | const SIOPINIB *siopinib; /* ã·ãªã¢ã«I/Oãã¼ãåæåããã㯠*/
|
---|
| 98 | VP_INT exinf; /* æ¡å¼µæ
|
---|
| 99 | å ± */
|
---|
| 100 | UB cr1; /* CR1ã®è¨å®å¤ï¼å²è¾¼ã¿è¨±å¯ï¼*/
|
---|
| 101 | UB tic; /* éä¿¡å²è¾¼ã¿ã¬ãã« */
|
---|
| 102 | } SIOPCB;
|
---|
| 103 |
|
---|
| 104 | /*
|
---|
| 105 | * ã·ãªã¢ã«I/Oãã¼ãåæåãããã¯
|
---|
| 106 | *
|
---|
| 107 | * ID = 1 ãuart0ï¼ID = 2 ãuart1ã«å¯¾å¿ããã¦ããï¼
|
---|
| 108 | */
|
---|
| 109 | static const SIOPINIB siopinib_table[TNUM_SIOP] = {
|
---|
| 110 | { TADR_SFR_UART0_BASE, TADR_SFR_INT_BASE, MR_DEF, C0_DEF, BRG1_DEF },
|
---|
| 111 | { TADR_SFR_UART1_BASE, TADR_SFR_INT_BASE+2, MR_DEF, C0_DEF, BRG1_DEF }
|
---|
| 112 | };
|
---|
| 113 |
|
---|
| 114 | /*
|
---|
| 115 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®ã¨ãªã¢
|
---|
| 116 | */
|
---|
| 117 | static SIOPCB siopcb_table[TNUM_SIOP];
|
---|
| 118 |
|
---|
| 119 | /*
|
---|
| 120 | * ã·ãªã¢ã«I/Oãã¼ãIDãã管çãããã¯ãåãåºãããã®ãã¯ã
|
---|
| 121 | */
|
---|
| 122 | #define INDEX_SIOP(siopid) ((UINT)((siopid) - 1))
|
---|
| 123 | #define get_siopcb(siopid) (&(siopcb_table[INDEX_SIOP(siopid)]))
|
---|
| 124 |
|
---|
| 125 | /*
|
---|
| 126 | * SIOãã©ã¤ãã®åæåã«ã¼ãã³
|
---|
| 127 | */
|
---|
| 128 | void
|
---|
| 129 | sfruart_initialize(void)
|
---|
| 130 | {
|
---|
| 131 | SIOPCB *siopcb;
|
---|
| 132 | UINT i;
|
---|
| 133 |
|
---|
| 134 | /*
|
---|
| 135 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®åæå
|
---|
| 136 | */
|
---|
| 137 | for (siopcb = siopcb_table, i = 0; i < TNUM_SIOP; siopcb++, i++) {
|
---|
| 138 | siopcb->siopinib = &(siopinib_table[i]);
|
---|
| 139 | siopcb->cr1 = C1_DEF;
|
---|
| 140 | siopcb->tic = 0;
|
---|
| 141 | }
|
---|
| 142 | }
|
---|
| 143 |
|
---|
| 144 | /*
|
---|
| 145 | * ã·ãªã¢ã«I/Oãã¼ãã®ãªã¼ãã³
|
---|
| 146 | */
|
---|
| 147 | SIOPCB *
|
---|
| 148 | sfruart_opn_por(ID siopid, VP_INT exinf)
|
---|
| 149 | {
|
---|
| 150 | SIOPCB *siopcb;
|
---|
| 151 | const SIOPINIB *siopinib;
|
---|
| 152 | int i;
|
---|
| 153 |
|
---|
| 154 | siopcb = get_siopcb(siopid);
|
---|
| 155 | siopinib = siopcb->siopinib;
|
---|
| 156 |
|
---|
| 157 | sil_wrb_mem((VP)(siopinib->cntrl+TADR_SFR_UMR_OFFSET), siopinib->mr_def);
|
---|
| 158 | sil_wrb_mem((VP)(siopinib->cntrl+TADR_SFR_UC0_OFFSET), siopinib->c0_def);
|
---|
| 159 | sil_wrb_mem((VP)(siopinib->cntrl+TADR_SFR_UBRG_OFFSET), siopinib->brg_def);
|
---|
| 160 |
|
---|
| 161 | /*
|
---|
| 162 | * ã·ãªã¢ã«å²è¾¼ã¿ã®è¨å®
|
---|
| 163 | */
|
---|
| 164 | set_ic_ilvl((VP)(siopinib->hint+TADR_SFR_S0TIC_OFFSET), siopcb->tic);
|
---|
| 165 | set_ic_ilvl((VP)(siopinib->hint+TADR_SFR_S0RIC_OFFSET), RB_LEVEL);
|
---|
| 166 | siopcb->cr1 = TBIT_UiC1_TE;
|
---|
| 167 | sil_wrb_mem((VP)(siopinib->cntrl+TADR_SFR_UC1_OFFSET), siopcb->cr1);
|
---|
| 168 |
|
---|
| 169 | /*
|
---|
| 170 | * ããã¼ãã¼ã¿åä¿¡
|
---|
| 171 | */
|
---|
| 172 | sil_reb_mem((VP)(siopinib->cntrl+TADR_SFR_URB_OFFSET));
|
---|
| 173 | sil_reb_mem((VP)(siopinib->cntrl+TADR_SFR_URB_OFFSET));
|
---|
| 174 |
|
---|
| 175 | for(i = 0 ; i < SFRUART_COUNT ; i++){ /* ãªã¼ãã³æéä¿¡READYã¾ã§å¾
|
---|
| 176 | ã¡ */
|
---|
| 177 | if(sil_reb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UC1_OFFSET)) & TBIT_UiC1_TI)
|
---|
| 178 | break;
|
---|
| 179 | }
|
---|
| 180 |
|
---|
| 181 | siopcb->exinf = exinf;
|
---|
| 182 | return(siopcb);
|
---|
| 183 | }
|
---|
| 184 |
|
---|
| 185 | /*
|
---|
| 186 | * ã·ãªã¢ã«I/Oãã¼ãã®ã¯ãã¼ãº
|
---|
| 187 | */
|
---|
| 188 | void
|
---|
| 189 | sfruart_cls_por(SIOPCB *siopcb)
|
---|
| 190 | {
|
---|
| 191 | const SIOPINIB *siopinib;
|
---|
| 192 |
|
---|
| 193 | siopinib = siopcb->siopinib;
|
---|
| 194 | siopcb->tic = 0;
|
---|
| 195 | set_ic_ilvl((VP)(siopinib->hint+TADR_SFR_S0TIC_OFFSET), siopcb->tic);
|
---|
| 196 | sil_wrb_mem((VP)(siopinib->hint+TADR_SFR_S0RIC_OFFSET), 0);
|
---|
| 197 | siopcb->cr1 = C1_DEF;
|
---|
| 198 | sil_wrb_mem((VP)(siopinib->cntrl+TADR_SFR_UC1_OFFSET), siopcb->cr1);
|
---|
| 199 | }
|
---|
| 200 |
|
---|
| 201 | /*
|
---|
| 202 | * ã·ãªã¢ã«I/Oãã¼ãã¸ã®æåéä¿¡
|
---|
| 203 | */
|
---|
| 204 | BOOL
|
---|
| 205 | sfruart_snd_chr(SIOPCB *siopcb, char c)
|
---|
| 206 | {
|
---|
| 207 | if(sil_reb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UC1_OFFSET)) & TBIT_UiC1_TI){
|
---|
| 208 | sil_wrb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UTB_OFFSET), c);
|
---|
| 209 | return(TRUE);
|
---|
| 210 | }
|
---|
| 211 | return(FALSE);
|
---|
| 212 | }
|
---|
| 213 |
|
---|
| 214 | /*
|
---|
| 215 | * ã·ãªã¢ã«I/Oãã¼ãããã®æååä¿¡
|
---|
| 216 | */
|
---|
| 217 | INT
|
---|
| 218 | sfruart_rcv_chr(SIOPCB *siopcb)
|
---|
| 219 | {
|
---|
| 220 | if(sil_reb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UC1_OFFSET)) & TBIT_UiC1_RI){
|
---|
| 221 | return((INT)sil_reb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_URB_OFFSET)));
|
---|
| 222 | }
|
---|
| 223 | return(-1);
|
---|
| 224 | }
|
---|
| 225 |
|
---|
| 226 | /*
|
---|
| 227 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®è¨±å¯
|
---|
| 228 | */
|
---|
| 229 | void
|
---|
| 230 | sfruart_ena_cbr(SIOPCB *siopcb, UINT cbrtn)
|
---|
| 231 | {
|
---|
| 232 | switch (cbrtn) {
|
---|
| 233 | case SIO_ERDY_SND:
|
---|
| 234 | siopcb->tic = TB_LEVEL;
|
---|
| 235 | set_ic_ilvl((VP)(siopcb->siopinib->hint+TADR_SFR_S0TIC_OFFSET), siopcb->tic);
|
---|
| 236 | break;
|
---|
| 237 | case SIO_ERDY_RCV:
|
---|
| 238 | siopcb->cr1 |= TBIT_UiC1_RE;
|
---|
| 239 | sil_wrb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UC1_OFFSET), siopcb->cr1);
|
---|
| 240 | break;
|
---|
| 241 | deafult:
|
---|
| 242 | break;
|
---|
| 243 | }
|
---|
| 244 | }
|
---|
| 245 |
|
---|
| 246 | /*
|
---|
| 247 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®ç¦æ¢
|
---|
| 248 | */
|
---|
| 249 | void
|
---|
| 250 | sfruart_dis_cbr(SIOPCB *siopcb, UINT cbrtn)
|
---|
| 251 | {
|
---|
| 252 | switch (cbrtn) {
|
---|
| 253 | case SIO_ERDY_SND:
|
---|
| 254 | siopcb->tic = 0;
|
---|
| 255 | set_ic_ilvl((VP)(siopcb->siopinib->hint+TADR_SFR_S0TIC_OFFSET), siopcb->tic);
|
---|
| 256 | break;
|
---|
| 257 | case SIO_ERDY_RCV:
|
---|
| 258 | siopcb->cr1 &= ~TBIT_UiC1_RE;
|
---|
| 259 | sil_wrb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UC1_OFFSET), siopcb->cr1);
|
---|
| 260 | break;
|
---|
| 261 | deafult:
|
---|
| 262 | break;
|
---|
| 263 | }
|
---|
| 264 | }
|
---|
| 265 |
|
---|
| 266 | /*
|
---|
| 267 | * uart0ããã®åä¿¡å²è¾¼ã¿
|
---|
| 268 | */
|
---|
| 269 | void serial_in_handler1(void)
|
---|
| 270 | {
|
---|
| 271 | SIOPCB *siopcb = &siopcb_table[0];
|
---|
| 272 | if((siopcb->cr1 & TBIT_UiC1_RE) != 0) {
|
---|
| 273 | /*
|
---|
| 274 | * åä¿¡éç¥ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 275 | */
|
---|
| 276 | sfruart_ierdy_rcv(siopcb->exinf);
|
---|
| 277 | }
|
---|
| 278 | }
|
---|
| 279 |
|
---|
| 280 | /*
|
---|
| 281 | * uart0ããã®éä¿¡å²è¾¼ã¿
|
---|
| 282 | */
|
---|
| 283 | void serial_out_handler1(void)
|
---|
| 284 | {
|
---|
| 285 | SIOPCB *siopcb = &siopcb_table[0];
|
---|
| 286 | if(siopcb->tic > 0 && (sil_reb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UC1_OFFSET)) & TBIT_UiC1_TI)){
|
---|
| 287 | /*
|
---|
| 288 | * éä¿¡å¯è½ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 289 | */
|
---|
| 290 | sfruart_ierdy_snd(siopcb->exinf);
|
---|
| 291 | }
|
---|
| 292 | }
|
---|
| 293 |
|
---|
| 294 | /*
|
---|
| 295 | * uart1ããã®åä¿¡å²è¾¼ã¿
|
---|
| 296 | */
|
---|
| 297 | void serial_in_handler2(void)
|
---|
| 298 | {
|
---|
| 299 | SIOPCB *siopcb = &siopcb_table[1];
|
---|
| 300 | if((siopcb->cr1 & TBIT_UiC1_RE) != 0){
|
---|
| 301 | /*
|
---|
| 302 | * åä¿¡éç¥ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 303 | */
|
---|
| 304 | sfruart_ierdy_rcv(siopcb->exinf);
|
---|
| 305 | }
|
---|
| 306 | }
|
---|
| 307 |
|
---|
| 308 | /*
|
---|
| 309 | * uart1ããã®éä¿¡å²è¾¼ã¿
|
---|
| 310 | */
|
---|
| 311 | void serial_out_handler2(void)
|
---|
| 312 | {
|
---|
| 313 | SIOPCB *siopcb = &siopcb_table[1];
|
---|
| 314 | if(siopcb->tic > 0 && (sil_reb_mem((VP)(siopcb->siopinib->cntrl+TADR_SFR_UC1_OFFSET)) & TBIT_UiC1_TI)){
|
---|
| 315 | /*
|
---|
| 316 | * éä¿¡å¯è½ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼ã³åºãï¼
|
---|
| 317 | */
|
---|
| 318 | sfruart_ierdy_snd(siopcb->exinf);
|
---|
| 319 | }
|
---|
| 320 | }
|
---|
| 321 |
|
---|