1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | * Copyright (C) 2003-2004 by Naoki Saito
|
---|
9 | * Nagoya Municipal Industrial Research Institute, JAPAN
|
---|
10 | * Copyright (C) 2003-2004 by Platform Development Center
|
---|
11 | * RICOH COMPANY,LTD. JAPAN
|
---|
12 | * Copyright (C) 2006 by Embedded and Real-Time Systems Laboratory
|
---|
13 | * Graduate School of Information Science, Nagoya Univ., JAPAN
|
---|
14 | *
|
---|
15 | * ä¸è¨è使¨©è
|
---|
16 | ã¯ï¼Free Software Foundation ã«ãã£ã¦å
|
---|
17 | ¬è¡¨ããã¦ãã
|
---|
18 | * GNU General Public License ã® Version 2 ã«è¨è¿°ããã¦ããæ¡ä»¶ãï¼ä»¥
|
---|
19 | * ä¸ã®(1)ã(4)ã®æ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§
|
---|
20 | * ã¢ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
21 | å¸ï¼ä»¥ä¸ï¼
|
---|
22 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
23 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
24 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
25 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
26 | * (2) æ¬ã½ããã¦ã§ã¢ãåå©ç¨å¯è½ãªãã¤ããªã³ã¼ãï¼ãªãã±ã¼ã¿ãã«ãªã
|
---|
27 | * ã¸ã§ã¯ããã¡ã¤ã«ãã©ã¤ãã©ãªãªã©ï¼ã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼å©ç¨
|
---|
28 | * ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
29 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼
|
---|
30 | * ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
31 | * (3) æ¬ã½ããã¦ã§ã¢ãåå©ç¨ä¸å¯è½ãªãã¤ããªã³ã¼ãã®å½¢ã¾ãã¯æ©å¨ã«çµ
|
---|
32 | * ã¿è¾¼ãã å½¢ã§å©ç¨ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºãããã¨ï¼
|
---|
33 | * (a) å©ç¨ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
34 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½
|
---|
35 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
36 | * (b) å©ç¨ã®å½¢æ
|
---|
37 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼ä¸è¨è使¨©è
|
---|
38 | ã«å ±åãã
|
---|
39 | * ãã¨ï¼
|
---|
40 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
41 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
42 | ãå
|
---|
43 | 責ãããã¨ï¼
|
---|
44 | *
|
---|
45 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
46 | ã¯ï¼
|
---|
47 | * æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ãå«ãã¦ï¼ãããªãä¿è¨¼ãè¡ã
|
---|
48 | * ãªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çããã
|
---|
49 | * ããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
50 | *
|
---|
51 | * @(#) $Id: m3029.h,v 1.2 2006/08/03 04:14:02 honda Exp $
|
---|
52 | */
|
---|
53 |
|
---|
54 | #ifndef _M3029_H_
|
---|
55 | #define _M3029_H_
|
---|
56 |
|
---|
57 | /*
|
---|
58 | * å²è¾¼ã¿çªå·ã®å®ç¾©
|
---|
59 | */
|
---|
60 | #define INT_BRK 0 /* BRK */
|
---|
61 | #define INT_INT3 4 /* INT3 */
|
---|
62 | #define INT_TB5 5 /* ã¿ã¤ãB5 */
|
---|
63 | #define INT_TB4 6 /* ã¿ã¤ãB4 */
|
---|
64 | #define INT_TB3 7 /* ã¿ã¤ãB3 */
|
---|
65 | #define INT_SIO4INT5 8 /* SI/O4/INT5 */
|
---|
66 | #define INT_SIO3INT4 9 /* SI/O3/INT4 */
|
---|
67 | #define INT_BUS 10 /* ãã¹è¡çªæ¤åº */
|
---|
68 | #define INT_DMA0 11 /* DMA0 */
|
---|
69 | #define INT_DMA1 12 /* DMA1 */
|
---|
70 | #define INT_KEY 13 /* ãã¼å
|
---|
71 | ¥åå²ã込㿠*/
|
---|
72 | #define INT_AD 14 /* A-ï¼¤å¤æå¨ */
|
---|
73 | #define INT_S2TNACK 15 /* UART2éä¿¡,NACK2 */
|
---|
74 | #define INT_S2RACK 16 /* UART2åä¿¡,ACK2 */
|
---|
75 | #define INT_S0T 17 /* UART0éä¿¡ */
|
---|
76 | #define INT_S0R 18 /* UART0åä¿¡ */
|
---|
77 | #define INT_S1T 19 /* UART1éä¿¡ */
|
---|
78 | #define INT_S1R 20 /* UART1åä¿¡ */
|
---|
79 | #define INT_TA0 21 /* ã¿ã¤ãA0 */
|
---|
80 | #define INT_TA1 22 /* ã¿ã¤ãA1 */
|
---|
81 | #define INT_TA2 23 /* ã¿ã¤ãA2 */
|
---|
82 | #define INT_TA3 24 /* ã¿ã¤ãA3 */
|
---|
83 | #define INT_TA4 25 /* ã¿ã¤ãA4 */
|
---|
84 | #define INT_TB0 26 /* ã¿ã¤ãB0 */
|
---|
85 | #define INT_TB1 27 /* ã¿ã¤ãB1 */
|
---|
86 | #define INT_TB2 28 /* ã¿ã¤ãB2 */
|
---|
87 | #define INT_INT0 29 /* INT0 */
|
---|
88 | #define INT_INT1 30 /* INT1 */
|
---|
89 | #define INT_INT2 31 /* INT2 */
|
---|
90 |
|
---|
91 | /*
|
---|
92 | * M3029 SFRã¢ãã¬ã¹å®ç¾©
|
---|
93 | *
|
---|
94 | * å²è¾¼ã¿ã¬ã¸ã¹ã¿
|
---|
95 | */
|
---|
96 | #define TADR_SFR_INT_BASE 0x040 /* å²è¾¼ã¿é¢é£ã®ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
97 | #define TADR_SFR_INT3IC_OFFSET 4 /* INT3 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
98 | #define TADR_SFR_TB5IC_OFFSET 5 /* timerB5 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
99 | #define TADR_SFR_TB4IC_OFFSET 6 /* timerB4 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
100 | #define TADR_SFR_TB3IC_OFFSET 7 /* timerB3 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
101 | #define TADR_SFR_SO4INT5_OFFSET 8 /* SI/O4/INT5 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
102 | #define TADR_SFR_SO3INT4_OFFSET 9 /* SI/O3/INT4 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
103 | #define TADR_SFR_BCNIC_OFFSET 10 /* ãã¹è¡çªæ¤åºå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
104 | #define TADR_SFR_DMA0IC_OFFSET 11 /* DMA0å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
105 | #define TADR_SFR_DMA1IC_OFFSET 12 /* DMA1å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
106 | #define TADR_SFR_KUPIC_OFFSET 13 /* ãã¼å
|
---|
107 | ¥åå²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
108 | #define TADR_SFR_ADIC_OFFSET 14 /* A-D夿å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
109 | #define TADR_SFR_S2TIC_OFFSET 15 /* uart2éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
110 | #define TADR_SFR_S2RIC_OFFSET 16 /* uart2åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
111 | #define TADR_SFR_S0TIC_OFFSET 17 /* uart0éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
112 | #define TADR_SFR_S0RIC_OFFSET 18 /* uart0åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
113 | #define TADR_SFR_S1TIC_OFFSET 19 /* uart1éä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
114 | #define TADR_SFR_S1RIC_OFFSET 20 /* uart1åä¿¡å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
115 | #define TADR_SFR_TA0IC_OFFSET 21 /* timerA0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
116 | #define TADR_SFR_TA1IC_OFFSET 22 /* timerA1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
117 | #define TADR_SFR_TA2IC_OFFSET 23 /* timerA2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
118 | #define TADR_SFR_TA3IC_OFFSET 24 /* timerA3 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
119 | #define TADR_SFR_TA4IC_OFFSET 25 /* timerA4 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
120 | #define TADR_SFR_TB0IC_OFFSET 26 /* timerB0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
121 | #define TADR_SFR_TB1IC_OFFSET 27 /* timerB1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
122 | #define TADR_SFR_TB2IC_OFFSET 28 /* timerB2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
123 | #define TADR_SFR_INT0IC_OFFSET 29 /* INT0 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
124 | #define TADR_SFR_INT1IC_OFFSET 30 /* INT1 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
125 | #define TADR_SFR_INT12C_OFFSET 31 /* INT2 å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
126 |
|
---|
127 | /*
|
---|
128 | * DMAã¬ã¸ã¹ã¿
|
---|
129 | */
|
---|
130 | #define TADR_SFR_SAR0 0x020 /* DMA0ã½ã¼ã¹ãã¤ã³ã¿ */
|
---|
131 | #define TADR_SFR_DAR0 0x024 /* DMA0ãã¹ãã£ãã¼ã·ã§ã³ãã¤ã³ã¿ */
|
---|
132 | #define TADR_SFR_TCR0 0x028 /* DMA0転éã«ã¦ã³ã¿ */
|
---|
133 | #define TADR_SFR_DM0CON 0x02c /* DMA0å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
134 | #define TADR_SFR_SAR1 0x030 /* DMA1ã½ã¼ã¹ãã¤ã³ã¿ */
|
---|
135 | #define TADR_SFR_DAR1 0x034 /* DMA1ãã¹ãã£ãã¼ã·ã§ã³ãã¤ã³ã¿ */
|
---|
136 | #define TADR_SFR_TCR1 0x038 /* DMA1転éã«ã¦ã³ã¿ */
|
---|
137 | #define TADR_SFR_DM1CON 0x03c /* DMA1å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
138 |
|
---|
139 | /*
|
---|
140 | * ã¿ã¤ãã¼ã¨ãã®ä»ã®ããã¤ã¹ã¬ã¸ã¹ã¿
|
---|
141 | */
|
---|
142 | #define TADR_SFR_TA11 0x342 /* timerA1-1ã¬ã¸ã¹ã¿ */
|
---|
143 | #define TADR_SFR_TA21 0x344 /* timerA2-1ã¬ã¸ã¹ã¿ */
|
---|
144 | #define TADR_SFR_TA41 0x346 /* timerA4-1ã¬ã¸ã¹ã¿ */
|
---|
145 | #define TADR_SFR_INVC0 0x348 /* ä¸ç¸PWMå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
146 | #define TADR_SFR_INVC1 0x349 /* ä¸ç¸PWMå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
147 | #define TADR_SFR_IDB0 0x34a /* ä¸ç¸åºåãããã¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
148 | #define TADR_SFR_IDB1 0x34b /* ä¸ç¸åºåãããã¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
149 | #define TADR_SFR_DTT 0x34c /* ççµ¡é²æ¢ã¿ã¤ã */
|
---|
150 | #define TADR_SFR_ICTB2 0x34d /* timerB2å²è¾¼ã¿çºçé »åº¦è¨å®ã«ã¦ã³ã¿ */
|
---|
151 |
|
---|
152 | #define TADR_SFR_IFSR 0x35f /* å²è¾¼ã¿è¦å 鏿ã¬ã¸ã¹ã¿ */
|
---|
153 |
|
---|
154 | #define TADR_SFR_S3TRR 0x360 /* SI/O3éåä¿¡ã¬ã¸ã¹ã¿ */
|
---|
155 | #define TADR_SFR_S3C 0x362 /* SI/O3å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
156 | #define TADR_SFR_S3BRG 0x363 /* SI/O3転éé度ã¬ã¸ã¹ã¿ */
|
---|
157 | #define TADR_SFR_S4TRR 0x364 /* SI/O4éåä¿¡ã¬ã¸ã¹ã¿ */
|
---|
158 | #define TADR_SFR_S4C 0x366 /* SI/O4å¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
159 | #define TADR_SFR_S4BRG 0x367 /* SI/O4転éé度ã¬ã¸ã¹ã¿ */
|
---|
160 |
|
---|
161 | #define TADR_SFR_TABSR 0x380 /* ã«ã¦ã³ãéå§ãã©ã° */
|
---|
162 | #define TADR_SFR_CPSRF 0x381 /* ãªã»ãã ããªã¹ã±ã¼ã© ãªã»ãããã©ã° */
|
---|
163 | #define TADR_SFR_ONSF 0x382 /* ã¯ã³ã·ã§ã ã¹ã¿ã¼ããã©ã° */
|
---|
164 | #define TADR_SFR_TRGSR 0x383 /* ããªã¬ã¼ã»ã¬ã¯ã ã¬ã¸ã¹ã¿ */
|
---|
165 | #define TADR_SFR_UDF 0x384 /* ã¢ãããã¦ã³ãã©ã° */
|
---|
166 | #define TADR_SFR_TA0 0x386 /* timerA0ã¬ã¸ã¹ã¿ */
|
---|
167 | #define TADR_SFR_TA1 0x388 /* timerA1ã¬ã¸ã¹ã¿ */
|
---|
168 | #define TADR_SFR_TA2 0x38a /* timerA2ã¬ã¸ã¹ã¿ */
|
---|
169 | #define TADR_SFR_TA3 0x38c /* timerA3ã¬ã¸ã¹ã¿ */
|
---|
170 | #define TADR_SFR_TA4 0x38e /* timerA4ã¬ã¸ã¹ã¿ */
|
---|
171 | #define TADR_SFR_TB0 0x390 /* timerB0ã¬ã¸ã¹ã¿ */
|
---|
172 | #define TADR_SFR_TB1 0x392 /* timerB1ã¬ã¸ã¹ã¿ */
|
---|
173 | #define TADR_SFR_TB2 0x394 /* timerB2ã¬ã¸ã¹ã¿ */
|
---|
174 | #define TADR_SFR_TA0MR 0x396 /* timerA0ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
175 | #define TADR_SFR_TA1MR 0x397 /* timerA1ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
176 | #define TADR_SFR_TA2MR 0x398 /* timerA2ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
177 | #define TADR_SFR_TA3MR 0x399 /* timerA3ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
178 | #define TADR_SFR_TA4MR 0x39a /* timerA4ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
179 | #define TADR_SFR_TB0MR 0x39b /* timerB0ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
180 | #define TADR_SFR_TB1MR 0x39c /* timerB1ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
181 | #define TADR_SFR_TB2MR 0x39d /* timerB2ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
182 | #define TADR_SFR_TB2SR 0x39e /* timerB2ã¹ãã·ã£ã«ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
183 |
|
---|
184 | /*
|
---|
185 | * ã·ãªã¢ã«ã¬ã¸ã¹ã¿
|
---|
186 | */
|
---|
187 | #define TADR_SFR_UART0_BASE 0x3a0 /* uart0ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
188 | #define TADR_SFR_UART1_BASE 0x3a8 /* uart1ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
189 | #define TADR_SFR_UART2_BASE 0x378 /* uart2ã¬ã¸ã¹ã¿ãã¼ã¹ã¢ãã¬ã¹ */
|
---|
190 | #define TADR_SFR_U2SMR 0x377 /* uart2ç¹æ®ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
191 | #define TADR_SFR_U2SMR2 0x376 /* uart2ç¹æ®ã¢ã¼ãã¬ã¸ã¹ã¿ï¼ */
|
---|
192 | #define TADR_SFR_U2SMR3 0x375 /* uart2ç¹æ®ã¢ã¼ãã¬ã¸ã¹ã¿ï¼ */
|
---|
193 |
|
---|
194 | #define TADR_SFR_UMR_OFFSET 0 /* uartéåä¿¡ã¢ã¼ãã¬ã¸ã¹ã¿ */
|
---|
195 | #define TADR_SFR_UBRG_OFFSET 1 /* uartãã¼ã¬ã¼ãã¸ã§ãã¬ã¼ã¿ */
|
---|
196 | #define TADR_SFR_UTB_OFFSET 2 /* uartéä¿¡ãããã¡ã¬ã¸ã¹ã¿ */
|
---|
197 | #define TADR_SFR_UC0_OFFSET 4 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#0 */
|
---|
198 | #define TADR_SFR_UC1_OFFSET 5 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#1 */
|
---|
199 | #define TADR_SFR_URB_OFFSET 6 /* uartåä¿¡ãããã¡ã¬ã¸ã¹ã¿ */
|
---|
200 | #define TADR_SFR_UC2_OFFSET 16 /* uartéåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿#2 */
|
---|
201 |
|
---|
202 | /*
|
---|
203 | * A-D/D-Aã¬ã¸ã¹ã¿
|
---|
204 | */
|
---|
205 | #define TADR_SFR_AD0 0x3c0 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
206 | #define TADR_SFR_AD1 0x3c2 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
207 | #define TADR_SFR_AD2 0x3c4 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
208 | #define TADR_SFR_AD3 0x3c6 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
209 | #define TADR_SFR_AD4 0x3c8 /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
210 | #define TADR_SFR_AD5 0x3ca /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
211 | #define TADR_SFR_AD6 0x3cc /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
212 | #define TADR_SFR_AD7 0x3ce /* A-Dã¬ã¸ã¹ã¿ï¼ */
|
---|
213 | #define TADR_SFR_ADCON2 0x3d4 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
214 | #define TADR_SFR_ADCON0 0x3d6 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
215 | #define TADR_SFR_ADCON1 0x3d7 /* A-Då¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
216 | #define TADR_SFR_DA0 0x3d8 /* D-Aã¬ã¸ã¹ã¿ï¼ */
|
---|
217 | #define TADR_SFR_DA1 0x3da /* D-Aã¬ã¸ã¹ã¿ï¼ */
|
---|
218 | #define TADR_SFR_DACON 0x3dc /* D-Aå¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
219 |
|
---|
220 | /*
|
---|
221 | * æ±ç¨ãã¼ãã¬ã¸ã¹ã¿
|
---|
222 | */
|
---|
223 | #define TADR_SFR_P0 0x3e0 /* ãã¼ãP0ã¬ã¸ã¹ã¿ */
|
---|
224 | #define TADR_SFR_P1 0x3e1 /* ãã¼ãP1ã¬ã¸ã¹ã¿ */
|
---|
225 | #define TADR_SFR_PD0 0x3e2 /* ãã¼ãP0æ¹åã¬ã¸ã¹ã¿ */
|
---|
226 | #define TADR_SFR_PD1 0x3e3 /* ãã¼ãP1æ¹åã¬ã¸ã¹ã¿ */
|
---|
227 | #define TADR_SFR_P2 0x3e4 /* ãã¼ãP2ã¬ã¸ã¹ã¿ */
|
---|
228 | #define TADR_SFR_P3 0x3e5 /* ãã¼ãP3ã¬ã¸ã¹ã¿ */
|
---|
229 | #define TADR_SFR_PD2 0x3e6 /* ãã¼ãP2æ¹åã¬ã¸ã¹ã¿ */
|
---|
230 | #define TADR_SFR_PD3 0x3e7 /* ãã¼ãP3æ¹åã¬ã¸ã¹ã¿ */
|
---|
231 | #define TADR_SFR_P4 0x3e8 /* ãã¼ãP4ã¬ã¸ã¹ã¿ */
|
---|
232 | #define TADR_SFR_P5 0x3e9 /* ãã¼ãP5ã¬ã¸ã¹ã¿ */
|
---|
233 | #define TADR_SFR_PD4 0x3ea /* ãã¼ãP4æ¹åã¬ã¸ã¹ã¿ */
|
---|
234 | #define TADR_SFR_PD5 0x3eb /* ãã¼ãP5æ¹åã¬ã¸ã¹ã¿ */
|
---|
235 | #define TADR_SFR_P6 0x3ec /* ãã¼ãP6ã¬ã¸ã¹ã¿ */
|
---|
236 | #define TADR_SFR_P7 0x3ed /* ãã¼ãP7ã¬ã¸ã¹ã¿ */
|
---|
237 | #define TADR_SFR_PD6 0x3ee /* ãã¼ãP6æ¹åã¬ã¸ã¹ã¿ */
|
---|
238 | #define TADR_SFR_PD7 0x3ef /* ãã¼ãP7æ¹åã¬ã¸ã¹ã¿ */
|
---|
239 | #define TADR_SFR_P8 0x3f0 /* ãã¼ãP8ã¬ã¸ã¹ã¿ */
|
---|
240 | #define TADR_SFR_P9 0x3f1 /* ãã¼ãP9ã¬ã¸ã¹ã¿ */
|
---|
241 | #define TADR_SFR_PD8 0x3f2 /* ãã¼ãP8æ¹åã¬ã¸ã¹ã¿ */
|
---|
242 | #define TADR_SFR_PD9 0x3f3 /* ãã¼ãP9æ¹åã¬ã¸ã¹ã¿ */
|
---|
243 | #define TADR_SFR_P10 0x3f4 /* ãã¼ãP10ã¬ã¸ã¹ã¿ */
|
---|
244 | #define TADR_SFR_PD10 0x3f6 /* ãã¼ãP10æ¹åã¬ã¸ã¹ã¿ */
|
---|
245 | #define TADR_SFR_PUR0 0x3fc /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
246 | #define TADR_SFR_PUR1 0x3fd /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
247 | #define TADR_SFR_PUR2 0x3fe /* ãã«ã¢ããå¶å¾¡ã¬ã¸ã¹ã¿ï¼ */
|
---|
248 | #define TADR_SFR_PCR 0x3ff /* ãã¼ãå¶å¾¡ã¬ã¸ã¹ã¿ */
|
---|
249 |
|
---|
250 |
|
---|
251 |
|
---|
252 | /*
|
---|
253 | * å²è¾¼ã¿å¶å¾¡ã¬ã¸ã¹ã¿ã®ãããå®ç¾©
|
---|
254 | */
|
---|
255 | #define TBIT_IC_IR 0x08
|
---|
256 |
|
---|
257 | /*
|
---|
258 | * éåä¿¡å¶å¾¡ã¬ã¸ã¹ã¿1ã®ãããå®ç¾© (UART0,UART1)
|
---|
259 | */
|
---|
260 | #define TBIT_UiC1_RI 0x08 /* åä¿¡å®äºãã©ã° */
|
---|
261 | #define TBIT_UiC1_RE 0x04 /* å信許å¯ããã */
|
---|
262 | #define TBIT_UiC1_TI 0x02 /* éä¿¡ãããã¡ç©ºãã©ã° */
|
---|
263 | #define TBIT_UiC1_TE 0x01 /* é信許å¯ããã */
|
---|
264 |
|
---|
265 | #define TBIT_UiC0_TXEPT 0x08 /* éä¿¡ã¬ã¸ã¹ã¿ç©ºãã©ã° */
|
---|
266 |
|
---|
267 |
|
---|
268 | /*
|
---|
269 | * ã¿ã¤ãã¼é¢é£ã®ã¬ã¸ã¹ã¿ã®ãããå®ç¾©
|
---|
270 | */
|
---|
271 |
|
---|
272 | /*
|
---|
273 | * ã«ã¦ã³ãéå§ãã©ã° (TABSR)
|
---|
274 | */
|
---|
275 | #define TBIT_TABSR_TA0S 0x01
|
---|
276 | #define TBIT_TABSR_TA1S 0x02
|
---|
277 | #define TBIT_TABSR_TA2S 0x04
|
---|
278 | #define TBIT_TABSR_TA3S 0x08
|
---|
279 | #define TBIT_TABSR_TA4S 0x10
|
---|
280 |
|
---|
281 | /*
|
---|
282 | * ã¢ãããã¦ã³ãã©ã°(UDF)
|
---|
283 | */
|
---|
284 | #define TBIT_UDF_TA0UD 0x01
|
---|
285 | #define TBIT_UDF_TA1UD 0x02
|
---|
286 | #define TBIT_UDF_TA2UD 0x04
|
---|
287 | #define TBIT_UDF_TA3UD 0x08
|
---|
288 | #define TBIT_UDF_TA4UD 0x10
|
---|
289 |
|
---|
290 |
|
---|
291 | /*
|
---|
292 | * ãããã¯ãã¬ã¸ã¹ã¿
|
---|
293 | */
|
---|
294 | #define TADR_SFR_PRCR 0x00A
|
---|
295 |
|
---|
296 | #define TVAL_PACR_PRCR 0x04 /* PACRæ¸ãè¾¼ã¿æå¹ */
|
---|
297 |
|
---|
298 |
|
---|
299 | /*
|
---|
300 | * 端åå²ãå½ã¦å¶å¾¡ã¬ã¸ã¹ã¿ã¨è¨å®å¤
|
---|
301 | */
|
---|
302 | #define TADR_SFR_PACR 0x25D
|
---|
303 | #define TVAL_80_PACR 0x03 /* 80ãã³*/
|
---|
304 | #define TVAL_64_PACR 0x02 /* 64ãã³*/
|
---|
305 |
|
---|
306 |
|
---|
307 | #ifndef _MACRO_ONLY
|
---|
308 |
|
---|
309 | #include "cpu_defs.h"
|
---|
310 |
|
---|
311 | /*
|
---|
312 | * ã¿ã¼ã²ããã·ã¹ãã ã®æååºå
|
---|
313 | */
|
---|
314 |
|
---|
315 | Inline void
|
---|
316 | m3029_putc(char c)
|
---|
317 | {
|
---|
318 | #if CONSOLE_PORTID == 1
|
---|
319 | volatile char * p = (volatile char *)TADR_SFR_UART0_BASE;
|
---|
320 | #else /* CONSOLE_PORTID == 2 */
|
---|
321 | volatile char * p = (volatile char *)TADR_SFR_UART1_BASE;
|
---|
322 | #endif
|
---|
323 |
|
---|
324 | while((p[TADR_SFR_UC1_OFFSET] & TBIT_UiC1_TI) == 0);
|
---|
325 | p[TADR_SFR_UTB_OFFSET] = c;
|
---|
326 | }
|
---|
327 |
|
---|
328 | #endif /* _MACRO_ONLY */
|
---|
329 | #endif /* _M3029_H_ */
|
---|
330 |
|
---|