[26] | 1 | /*
|
---|
| 2 | * TOPPERS/JSP Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * Just Standard Profile Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2004 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * Copyright (C) 2001-2004 by Dep. of Computer Science and Engineering
|
---|
| 9 | * Tomakomai National College of Technology, JAPAN
|
---|
| 10 | * Copyright (C) 2001-2007 by Industrial Technology Institute,
|
---|
| 11 | * Miyagi Prefectural Government, JAPAN
|
---|
| 12 | *
|
---|
| 13 | * ä¸è¨èä½æ¨©è
|
---|
| 14 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
| 15 | * ã«ãã£ã¦å
|
---|
| 16 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
| 17 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
| 18 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
| 19 | å¸ï¼ä»¥ä¸ï¼
|
---|
| 20 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
| 21 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
| 22 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
| 23 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
| 24 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 25 | * ç¨ã§ããå½¢ã§åé
|
---|
| 26 | å¸ããå ´åã«ã¯ï¼åé
|
---|
| 27 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
| 28 | * è
|
---|
| 29 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
| 30 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 31 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 32 | * ç¨ã§ããªãå½¢ã§åé
|
---|
| 33 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
| 34 | * ã¨ï¼
|
---|
| 35 | * (a) åé
|
---|
| 36 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
| 37 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
| 38 | * ä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 39 | * (b) åé
|
---|
| 40 | å¸ã®å½¢æ
|
---|
| 41 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
| 42 | * å ±åãããã¨ï¼
|
---|
| 43 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
| 44 | * 害ãããï¼ä¸è¨èä½æ¨©è
|
---|
| 45 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
| 46 | 責ãããã¨ï¼
|
---|
| 47 | *
|
---|
| 48 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨èä½æ¨©è
|
---|
| 49 | ã
|
---|
| 50 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
| 51 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
| 52 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæ害ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
| 53 | */
|
---|
| 54 |
|
---|
| 55 | /*
|
---|
| 56 | * ããã»ããµä¾åã¢ã¸ã¥ã¼ã«ï¼H8Sç¨ï¼
|
---|
| 57 | *ãããããã«ã¼ãã«å
|
---|
| 58 | é¨ã§ä½¿ç¨ããå®ç¾©
|
---|
| 59 | *ãããããããã¼ã¿åããã¯ããé¢æ°ã®ãããã¿ã¤ã宣è¨
|
---|
| 60 | *
|
---|
| 61 | * ãã®ã¤ã³ã¯ã«ã¼ããã¡ã¤ã«ã¯ï¼t_config.h ã®ã¿ããã¤ã³ã¯ã«ã¼ããããï¼
|
---|
| 62 | * ä»ã®ãã¡ã¤ã«ããç´æ¥ã¤ã³ã¯ã«ã¼ããã¦ã¯ãªããªãï¼
|
---|
| 63 | */
|
---|
| 64 |
|
---|
| 65 | #ifndef _CPU_CONFIG_H_
|
---|
| 66 | #define _CPU_CONFIG_H_
|
---|
| 67 |
|
---|
| 68 | /*
|
---|
| 69 | * ã«ã¼ãã«ã®å
|
---|
| 70 | é¨èå¥åã®ãªãã¼ã
|
---|
| 71 | */
|
---|
| 72 | #include <cpu_rename.h>
|
---|
| 73 |
|
---|
| 74 |
|
---|
| 75 | /*
|
---|
| 76 | * ããã»ããµé¢é£ã®å®ç¾©
|
---|
| 77 | */
|
---|
| 78 | #include <h8s.h>
|
---|
| 79 | #include <h8s_sil.h>
|
---|
| 80 |
|
---|
| 81 |
|
---|
| 82 | /*
|
---|
| 83 | * ããã»ããµã®ç¹æ®å½ä»¤ã®ã¤ã³ã©ã¤ã³é¢æ°å®ç¾©
|
---|
| 84 | * å
|
---|
| 85 | é¨ã§ãMAX_IPMãå©ç¨ãã¦ããã®ã§ãå®ç¾©å¾ã«èªã¿è¾¼ã
|
---|
| 86 | */
|
---|
| 87 | #include <cpu_insn.h>
|
---|
| 88 |
|
---|
| 89 | /*
|
---|
| 90 | * TCB ä¸ã®ãã£ã¼ã«ãã®ãããå¹
|
---|
| 91 | ã®å®ç¾©
|
---|
| 92 | *
|
---|
| 93 | * cpu_context.h ã«å
|
---|
| 94 | ¥ããæ¹ãã¨ã¬ã¬ã³ãã ãï¼åç
|
---|
| 95 | §ã®ä¾åæ§ã®é¢ä¿ã§ï¼
|
---|
| 96 | * cpu_context.h ã«ã¯å
|
---|
| 97 | ¥ããããªãï¼
|
---|
| 98 | */
|
---|
| 99 | #define TBIT_TCB_TSTAT 8 /* tstat ãã£ã¼ã«ãã®ãããå¹
|
---|
| 100 | */
|
---|
| 101 | #define TBIT_TCB_PRIORITY 8 /* priority ãã£ã¼ã«ãã®ãããå¹
|
---|
| 102 | */
|
---|
| 103 |
|
---|
| 104 | /*
|
---|
| 105 | * ã¿ã¹ã¯ã³ã³ããã¹ããããã¯ã®å®ç¾©
|
---|
| 106 | */
|
---|
| 107 | #ifndef _MACRO_ONLY
|
---|
| 108 |
|
---|
| 109 | typedef struct task_context_block {
|
---|
| 110 | VP sp; /* ã¹ã¿ãã¯ãã¤ã³ã¿ */
|
---|
| 111 | FP pc; /* ããã°ã©ã ã«ã¦ã³ã¿ */
|
---|
| 112 | } CTXB;
|
---|
| 113 |
|
---|
| 114 | #endif /* _MACRO_ONLY */
|
---|
| 115 |
|
---|
| 116 | /*
|
---|
| 117 | * ã·ã¹ãã ç¶æ
|
---|
| 118 | åç
|
---|
| 119 | §
|
---|
| 120 | */
|
---|
| 121 | #ifndef _MACRO_ONLY
|
---|
| 122 |
|
---|
| 123 | /*
|
---|
| 124 | * å²è¾¼ã¿ãã¹ãã«ã¦ã³ã¿
|
---|
| 125 | * ãã¹ãã«ã¦ã³ã¿ã®å¤ã§ã³ã³ããã¹ãã®å¤æãè¡ãã®ã§ãã³ã³ããã¹ãåç
|
---|
| 126 | §æã«
|
---|
| 127 | * å©ç¨ããã
|
---|
| 128 | */
|
---|
| 129 |
|
---|
| 130 | extern volatile UB intnest;
|
---|
| 131 |
|
---|
| 132 | /*
|
---|
| 133 | * ã³ã³ããã¹ãåç
|
---|
| 134 | §
|
---|
| 135 | * å²è¾¼ã¿ãã¹ãã«ã¦ã³ã¿ãèªã¿åºããç´å¾ã«å²è¾¼ã¿ãçºçãã¦ããæ»ã£ãã¨ãã«ã¯
|
---|
| 136 | * ã³ã³ããã¹ããå
|
---|
| 137 | ã«æ»ã£ã¦ãã
|
---|
| 138 | */
|
---|
| 139 |
|
---|
| 140 | Inline BOOL
|
---|
| 141 | sense_context(void)
|
---|
| 142 | {
|
---|
| 143 | BOOL ret;
|
---|
| 144 |
|
---|
| 145 | ret = (intnest != 0) ? TRUE : FALSE;
|
---|
| 146 | return(ret);
|
---|
| 147 | }
|
---|
| 148 |
|
---|
| 149 | /*
|
---|
| 150 | * CPUããã¯ç¶æ
|
---|
| 151 | ã®åç
|
---|
| 152 | §
|
---|
| 153 | */
|
---|
| 154 |
|
---|
| 155 | /*
|
---|
| 156 | * CPUããã¯ç¶æ
|
---|
| 157 | ã表ããã©ã°
|
---|
| 158 | * ãã»å²è¾¼ã¿ç¦æ¢ï¼ã«ã¼ãã«ç®¡çä¸ã®å²è¾¼ã¿ã®ã¿ï¼
|
---|
| 159 | * ããããã¤
|
---|
| 160 | * ãã»iscpulocked == TRUE
|
---|
| 161 | * ãããã®ã¨ãCPUããã¯ç¶æ
|
---|
| 162 | ã¨ããã
|
---|
| 163 | */
|
---|
| 164 | extern volatile BOOL iscpulocked;
|
---|
| 165 |
|
---|
| 166 | #define sense_lock() iscpulocked
|
---|
| 167 |
|
---|
| 168 | #endif /* _MACRO_ONLY */
|
---|
| 169 |
|
---|
| 170 | #define t_sense_lock sense_lock
|
---|
| 171 | #define i_sense_lock sense_lock
|
---|
| 172 |
|
---|
| 173 | #ifndef _MACRO_ONLY
|
---|
| 174 |
|
---|
| 175 | /*
|
---|
| 176 | * CPUããã¯ã¨ãã®è§£é¤ï¼ã¿ã¹ã¯ã³ã³ããã¹ãç¨ï¼
|
---|
| 177 | *
|
---|
| 178 | * task_intmask ã¯ãchg_ipm ããµãã¼ãããããã®å¤æ°ãchg_ipm ããµãã¼ã
|
---|
| 179 | * ããªãå ´åã«ã¯ãt_unlock_cpu ä¸ã® task_intmask 㯠0 ã«ç½®ãæãã¦ããã
|
---|
| 180 | */
|
---|
| 181 |
|
---|
| 182 | #ifdef SUPPORT_CHG_IPM
|
---|
| 183 | extern volatile IPM task_intmask; /* ã¿ã¹ã¯ã³ã³ããã¹ãã§ã®å²è¾¼ã¿ãã¹ã¯ */
|
---|
| 184 | #endif /* SUPPORT_CHG_IPM */
|
---|
| 185 |
|
---|
| 186 | Inline void
|
---|
| 187 | t_lock_cpu(void)
|
---|
| 188 | {
|
---|
| 189 | disint(); /* cpu_insn.h */
|
---|
| 190 | iscpulocked = TRUE;
|
---|
| 191 | }
|
---|
| 192 |
|
---|
| 193 | Inline void
|
---|
| 194 | t_unlock_cpu(void)
|
---|
| 195 | {
|
---|
| 196 | iscpulocked = FALSE;
|
---|
| 197 | #ifdef SUPPORT_CHG_IPM
|
---|
| 198 | /*
|
---|
| 199 | * t_unlock_cpu ãå¼ã³åºãããã®ã¯ CPUããã¯ç¶æ
|
---|
| 200 | ã®ã¿ã§ããããã
|
---|
| 201 | * å¦çã®éä¸ã§ task_intmask ãæ¸ãæãããã¨ã¯ãªãã
|
---|
| 202 | */
|
---|
| 203 | set_intmask(task_intmask);
|
---|
| 204 | #else /* SUPPORT_CHG_IPM */
|
---|
| 205 | enaint(); /* cpu_insn.h */
|
---|
| 206 | #endif /* SUPPORT_CHG_IPM */
|
---|
| 207 | }
|
---|
| 208 |
|
---|
| 209 | /*
|
---|
| 210 | * CPUããã¯ã¨ãã®è§£é¤ï¼éã¿ã¹ã¯ã³ã³ããã¹ãç¨ï¼
|
---|
| 211 | */
|
---|
| 212 |
|
---|
| 213 | extern volatile IPM int_intmask; /* éã¿ã¹ã¯ã³ã³ããã¹ãã§ã®å²è¾¼ã¿ãã¹ã¯ */
|
---|
| 214 |
|
---|
| 215 | Inline void
|
---|
| 216 | i_lock_cpu(void)
|
---|
| 217 | {
|
---|
| 218 | IPM intmask;
|
---|
| 219 |
|
---|
| 220 | /*
|
---|
| 221 | * ä¸æå¤æ° intmask ã使ã£ã¦ããã®ã¯ãcurrent_intmask()ãå¼ãã ç´å¾ã«
|
---|
| 222 | * å²è¾¼ã¿ãçºçããèµ·åãããå²è¾¼ã¿ãã³ãã©å
|
---|
| 223 | 㧠int_intmask ãå¤æ´
|
---|
| 224 | * ãããå¯è½æ§ãããããã§ããã
|
---|
| 225 | */
|
---|
| 226 | intmask = current_intmask();
|
---|
| 227 | disint(); /* cpu_insn.h */
|
---|
| 228 | int_intmask = intmask;
|
---|
| 229 | iscpulocked = TRUE;
|
---|
| 230 | }
|
---|
| 231 |
|
---|
| 232 | Inline void
|
---|
| 233 | i_unlock_cpu(void)
|
---|
| 234 | {
|
---|
| 235 | iscpulocked = FALSE;
|
---|
| 236 | set_intmask(int_intmask);
|
---|
| 237 | }
|
---|
| 238 |
|
---|
| 239 | /*
|
---|
| 240 | * ã¿ã¹ã¯ãã£ã¹ãããã£
|
---|
| 241 | */
|
---|
| 242 |
|
---|
| 243 | /*
|
---|
| 244 | * æé«åªå
|
---|
| 245 | é ä½ã¿ã¹ã¯ã¸ã®ãã£ã¹ãããï¼cpu_support.srcï¼
|
---|
| 246 | * dispatch ã¯ï¼ã¿ã¹ã¯ã³ã³ããã¹ãããå¼ã³åºããããµã¼ãã¹ã³ã¼ã«å¦çå
|
---|
| 247 | ã§ã
|
---|
| 248 | * CPUããã¯ç¶æ
|
---|
| 249 | ã§å¼ã³åºããªããã°ãªããªãã
|
---|
| 250 | */
|
---|
| 251 | extern void dispatch(void);
|
---|
| 252 |
|
---|
| 253 | /*
|
---|
| 254 | * ç¾å¨ã®ã³ã³ããã¹ããæ¨ã¦ã¦ãã£ã¹ãããï¼cpu_support.srcï¼
|
---|
| 255 | * exit_and_dispatch ã¯ï¼CPUããã¯ç¶æ
|
---|
| 256 | ã§å¼ã³åºããªããã°ãªããªãã
|
---|
| 257 | */
|
---|
| 258 | extern void exit_and_dispatch(void);
|
---|
| 259 |
|
---|
| 260 | /*
|
---|
| 261 | * å²è¾¼ã¿ãã³ãã©ã®è¨å®
|
---|
| 262 | * H8Sã§ã¯ãå²è¾¼ã¿ãã¯ã¿ãã¼ãã«ãROMä¸ã«ç´æ¥ã«é
|
---|
| 263 | ç½®ããããã
|
---|
| 264 | *ããä½ãå¦çããªãã
|
---|
| 265 | *ãï¼ãã¯ã¿ãã¼ãã«ãperlã¹ã¯ãªããã§çæããï¼
|
---|
| 266 | */
|
---|
| 267 |
|
---|
| 268 | Inline void define_inh(INHNO inhno, FP inthdr) {
|
---|
| 269 | }
|
---|
| 270 |
|
---|
| 271 | /*
|
---|
| 272 | * CPUä¾å¤ãã³ãã©ã®è¨å®
|
---|
| 273 | * H8Sã§ã¯ãCPUä¾å¤ã®æ©æ§ããªããããä½ãå¦çããªãã
|
---|
| 274 | */
|
---|
| 275 |
|
---|
| 276 | Inline void define_exc(EXCNO excno, FP exchdr) {
|
---|
| 277 | }
|
---|
| 278 |
|
---|
| 279 | #endif /* _MACRO_ONLY */
|
---|
| 280 |
|
---|
| 281 | /*
|
---|
| 282 | * å²è¾¼ã¿ãã³ãã©ã®åºå
|
---|
| 283 | ¥å£å¦ç
|
---|
| 284 | *ããH8Cç¨H8Sä¾åé¨ã§ã¯å²è¾¼ã¿ã®åºå
|
---|
| 285 | ¥å£å¦çãã¢ã»ã³ãã©ã½ã¼ã¹å
|
---|
| 286 | ã«
|
---|
| 287 | *ããçæãããããæ¬æ¥ã¯Cè¨èªä¸ã§å®ç¾©ããå¿
|
---|
| 288 | è¦ããªãã
|
---|
| 289 | *ããããã§ã¯å
|
---|
| 290 | ±éé¨ã¨ã®ã¤ã³ã¿ã¼ãã§ã¼ã¹ãåãããããã
|
---|
| 291 | *ããå¿
|
---|
| 292 | è¦ãªãã¯ãå®ç¾©ã®ã¿ãã¦ããã
|
---|
| 293 | */
|
---|
| 294 |
|
---|
| 295 | /*
|
---|
| 296 | * Cè¨èªã«ã¼ãã³ã®é¢æ°åããå
|
---|
| 297 | ¥å£å¦çã®ã©ãã«ãçæ
|
---|
| 298 | *ããH8Cç¨H8ä¾åé¨ã§ã¯å
|
---|
| 299 | ¥å£å¦çãvector.srcå
|
---|
| 300 | ã®ãã¼ã«ã«ã»ã·ã³ãã«ã«
|
---|
| 301 | *ããã§ããã®ã§ãã°ãã¼ãã«ã«å
|
---|
| 302 | ¬éããå¿
|
---|
| 303 | è¦ããªãã
|
---|
| 304 | *ããããã§ã¯å
|
---|
| 305 | ±éé¨ã¨ã®ã¤ã³ã¿ã¼ãã§ã¼ã¹ãåãããããã
|
---|
| 306 | *ããããã¼ã®ã©ãã«ãä¸ãã¦ããã
|
---|
| 307 | */
|
---|
| 308 | #define INT_ENTRY(inthdr) _kernel_common_interrupt_process
|
---|
| 309 | #define EXC_ENTRY(exchdr) _kernel_common_interrupt_process
|
---|
| 310 |
|
---|
| 311 | /*
|
---|
| 312 | * å²è¾¼ã¿ãã³ãã©ã®åºå
|
---|
| 313 | ¥å£å¦çã®çæãã¯ã
|
---|
| 314 | *ãããCè¨èªä¸ã§ã¯ãã¾ãçæã§ããªããããã¢ã»ã³ãã©ã½ã¼ã¹å
|
---|
| 315 | ã§
|
---|
| 316 | *ãããå¥éç¨æããã
|
---|
| 317 | */
|
---|
| 318 | #define INTHDR_ENTRY(inthdr) extern void INT_ENTRY(inthdr)(void)
|
---|
| 319 |
|
---|
| 320 | /*
|
---|
| 321 | * CPUä¾å¤ãã³ãã©ã®åºå
|
---|
| 322 | ¥å£å¦çã®çæãã¯ã
|
---|
| 323 | */
|
---|
| 324 | #define EXCHDR_ENTRY(exchdr) extern void EXC_ENTRY(exchdr)(void)
|
---|
| 325 |
|
---|
| 326 | /*
|
---|
| 327 | * CPUä¾å¤ã®çºçããæã®ã·ã¹ãã ç¶æ
|
---|
| 328 | ã®åç
|
---|
| 329 | §
|
---|
| 330 | */
|
---|
| 331 | #ifndef _MACRO_ONLY
|
---|
| 332 |
|
---|
| 333 | /*
|
---|
| 334 | * CPUä¾å¤ã®çºçããæã®ã³ã³ããã¹ãå¤å®
|
---|
| 335 | * H8Sçã§ã¯ãå¼ã°ãããã¨ã¯ç¡ãããã¤ã³ã¿ã¼ãã§ã¼ã¹ãããããããã
|
---|
| 336 | *ããå®è£
|
---|
| 337 | ãã¦ããã
|
---|
| 338 | */
|
---|
| 339 | Inline BOOL
|
---|
| 340 | exc_sense_context(VP p_excinf)
|
---|
| 341 | {
|
---|
| 342 | return(TRUE);
|
---|
| 343 | }
|
---|
| 344 |
|
---|
| 345 | /*
|
---|
| 346 | * CPUä¾å¤ã®çºçããæã®CPUããã¯ç¶æ
|
---|
| 347 | ã®åç
|
---|
| 348 | §
|
---|
| 349 | * H8Sçã§ã¯ãå¼ã°ãããã¨ã¯ç¡ãããã¤ã³ã¿ã¼ãã§ã¼ã¹ãããããããã
|
---|
| 350 | *ããå®è£
|
---|
| 351 | ãã¦ããã
|
---|
| 352 | */
|
---|
| 353 | Inline BOOL
|
---|
| 354 | exc_sense_lock(VP p_excinf)
|
---|
| 355 | {
|
---|
| 356 | return(TRUE);
|
---|
| 357 | }
|
---|
| 358 |
|
---|
| 359 | /*
|
---|
| 360 | * ããã»ããµä¾åã®åæå
|
---|
| 361 | */
|
---|
| 362 | extern void cpu_initialize(void);
|
---|
| 363 |
|
---|
| 364 | /*
|
---|
| 365 | * ããã»ããµä¾åã®çµäºæå¦ç
|
---|
| 366 | */
|
---|
| 367 | extern void cpu_terminate(void);
|
---|
| 368 |
|
---|
| 369 | #endif /* _MACRO_ONLY_ */
|
---|
| 370 |
|
---|
| 371 | /*============================================================================*/
|
---|
| 372 | /* å
|
---|
| 373 | ±éããã¥ã¡ã³ãã«ã¯ãªããç¬èªã®é¨å */
|
---|
| 374 |
|
---|
| 375 | /*
|
---|
| 376 | * å²è¾¼ã¿ã¬ãã«è¨å®ç¨ãã¯ãï¼ãããã¯ãã¤ã³ã©ã¤ã³é¢æ°ï¼
|
---|
| 377 | * ã»ipr : ã¤ã³ã¿ã©ãããã©ã¤ãªãªãã£ã¬ã¸ã¹ã¿( IPRA - IPRK ) ä¸ä½16ããã
|
---|
| 378 | * ã»mask : IPRè¨å®ç¨ãã¹ã¯ï¼ä¸ä½ãä¸ä½ã®é¸æï¼( IPR_UPR, IPR_LOW )
|
---|
| 379 | * ã»level : å²è¾¼ã¿ã¬ãã«( 0 - 7 )
|
---|
| 380 | */
|
---|
| 381 | #ifndef _MACRO_ONLY
|
---|
| 382 |
|
---|
| 383 | Inline void icu_set_ilv( UH ipr, BOOL mask, INT level ) {
|
---|
| 384 | UB val;
|
---|
| 385 |
|
---|
| 386 | if( mask == IPR_UPR ) {
|
---|
| 387 | val = (UB)(( h8s_reb_reg( ipr ) & ~IPR_UPR_MASK ) | TO_HI4((UB) level));
|
---|
| 388 | h8s_wrb_reg( ipr, val );
|
---|
| 389 | } else if( mask == IPR_LOW ) {
|
---|
| 390 | val = (UB)(( h8s_reb_reg( ipr ) & ~IPR_LOW_MASK ) | TO_LO4((UB) level));
|
---|
| 391 | h8s_wrb_reg( ipr, val );
|
---|
| 392 | }
|
---|
| 393 | }
|
---|
| 394 |
|
---|
| 395 | /*
|
---|
| 396 | * æªå®ç¾©å²è¾¼ã¿çºçæã®ã¨ã©ã¼åºå (cpu_config.c, cpu_support.src)
|
---|
| 397 | */
|
---|
| 398 |
|
---|
| 399 | /*
|
---|
| 400 | * ã¹ã¿ãã¯ã®å
|
---|
| 401 | é ããåã¬ã¸ã¹ã¿ã®ã¾ã§ã®ãªãã»ãã
|
---|
| 402 | *
|
---|
| 403 | * ãåææ¡ä»¶
|
---|
| 404 | * ããã»ã¢ããã³ã¹ãã¢ã¼ã
|
---|
| 405 | * ããã»å²è¾¼ã¿å¶å¾¡ã¢ã¼ãï¼
|
---|
| 406 | *
|
---|
| 407 | * ãã¹ã¿ãã¯æ§é
|
---|
| 408 | *ãã +0:er0
|
---|
| 409 | *ãã +4:er1
|
---|
| 410 | *ãã +8:er2
|
---|
| 411 | *ãã+12:er3
|
---|
| 412 | *ãã+16:er4
|
---|
| 413 | *ãã+20:er5
|
---|
| 414 | *ãã+24:er6
|
---|
| 415 | *ãã+28:exr
|
---|
| 416 | *ãã+29:ãªã¶ã¼ã
|
---|
| 417 | *ãã+30:crr
|
---|
| 418 | *ãã+31:pc
|
---|
| 419 | *ãã+34ã:å²è¾¼ã¿åã«ä½¿ç¨ããã¦ããã¹ã¿ãã¯é å
|
---|
| 420 | */
|
---|
| 421 |
|
---|
| 422 | #ifndef __2000A__
|
---|
| 423 | #error support Advanced mode only.(Normal mode isn't supported)
|
---|
| 424 | #endif
|
---|
| 425 |
|
---|
| 426 | /*
|
---|
| 427 | * å²è¾¼ã¿çºçç´åã®ã¹ã¿ãã¯ãã¤ã³ã¿ã¾ã§ã®ãªãã»ãã
|
---|
| 428 | * ãï¼æªå®ç¾©å²è¾¼ã¿çºçæï¼
|
---|
| 429 | */
|
---|
| 430 | #define OFFSET_SP 34
|
---|
| 431 |
|
---|
| 432 | /*
|
---|
| 433 | * æªå®ç¾©å²è¾¼ã¿çºçæã®ã¨ã©ã¼åºåæã®ã¹ã¿ãã¯æ§é ã®å®ç¾©
|
---|
| 434 | */
|
---|
| 435 | typedef struct exc_stack {
|
---|
| 436 | UW er0;
|
---|
| 437 | UW er1;
|
---|
| 438 | UW er2;
|
---|
| 439 | UW er3;
|
---|
| 440 | UW er4;
|
---|
| 441 | UW er5;
|
---|
| 442 | UW er6;
|
---|
| 443 | UB exr;
|
---|
| 444 | UB dummy;
|
---|
| 445 | UW pc; /* ããã°ã©ã ã»ã«ã¦ã³ã¿ */
|
---|
| 446 | } EXCSTACK;
|
---|
| 447 |
|
---|
| 448 |
|
---|
| 449 | extern void cpu_experr(EXCSTACK *sp);
|
---|
| 450 |
|
---|
| 451 | #endif /* _MACRO_ONLY_ */
|
---|
| 452 |
|
---|
| 453 | #endif /* _CPU_CONFIG_H_ */
|
---|