[363] | 1 | /*
|
---|
| 2 | * TOPPERS/JSP Kernel
|
---|
| 3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
| 4 | * Just Standard Profile Kernel
|
---|
| 5 | *
|
---|
| 6 | * Copyright (C) 2000-2004 by Embedded and Real-Time Systems Laboratory
|
---|
| 7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
| 8 | * Copyright (C) 2001-2010 by Industrial Technology Institute,
|
---|
| 9 | * Miyagi Prefectural Government, JAPAN
|
---|
| 10 | * Copyright (C) 2001-2004 by Dep. of Computer Science and Engineering
|
---|
| 11 | * Tomakomai National College of Technology, JAPAN
|
---|
| 12 | *
|
---|
| 13 | * ä¸è¨èä½æ¨©è
|
---|
| 14 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
| 15 | * ã«ãã£ã¦å
|
---|
| 16 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
| 17 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
| 18 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
| 19 | å¸ï¼ä»¥ä¸ï¼
|
---|
| 20 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
| 21 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
| 22 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
| 23 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
| 24 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 25 | * ç¨ã§ããå½¢ã§åé
|
---|
| 26 | å¸ããå ´åã«ã¯ï¼åé
|
---|
| 27 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
| 28 | * è
|
---|
| 29 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®èä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
| 30 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 31 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
| 32 | * ç¨ã§ããªãå½¢ã§åé
|
---|
| 33 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
| 34 | * ã¨ï¼
|
---|
| 35 | * (a) åé
|
---|
| 36 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
| 37 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
| 38 | * ä½æ¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
| 39 | * (b) åé
|
---|
| 40 | å¸ã®å½¢æ
|
---|
| 41 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
| 42 | * å ±åãããã¨ï¼
|
---|
| 43 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
| 44 | * 害ãããï¼ä¸è¨èä½æ¨©è
|
---|
| 45 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
| 46 | 責ãããã¨ï¼
|
---|
| 47 | *
|
---|
| 48 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨èä½æ¨©è
|
---|
| 49 | ã
|
---|
| 50 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
| 51 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
| 52 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæ害ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
| 53 | *
|
---|
| 54 | * @(#) $Id: hw_serial.c,v 1.12 2007/03/23 07:22:15 honda Exp $
|
---|
| 55 | */
|
---|
| 56 |
|
---|
| 57 | /*
|
---|
| 58 | * ã¿ã¼ã²ããä¾åã·ãªã¢ã«I/Oã¢ã¸ã¥ã¼ã«ï¼H8ç¨ï¼
|
---|
| 59 | * ã»ãã¼ãã 1æ¬ã®å ´å㯠HWPORT1_ADDRã«æå®ããããã¼ãã使ç¨ãã
|
---|
| 60 | * 2æ¬ã®å ´åã¯ãHWPORT1_ADDRãã¦ã¼ã¶ç¨ãHWPORT2_ADDRãã³ã³ã½ã¼ã«
|
---|
| 61 | * åºåã¨ãã¦ä½¿ç¨ããã
|
---|
| 62 | * HWPORTx_ADDR㯠ã¿ã¼ã²ããä¾åã® sys_config.hä¸ã§æå®ããã
|
---|
| 63 | * ã»å
|
---|
| 64 | ±éé¨ã®ã¢ã¸ã¥ã¼ã«ã«ãã£ã¦ãXON/XOFFããã¼å¶å¾¡ãè¡ã
|
---|
| 65 | * ãã¦ããã®ã§ãä¿¡å·ç·ã¯TxDã¨RxDã®2æ¬ã§ãã
|
---|
| 66 | */
|
---|
| 67 |
|
---|
| 68 | #include "jsp_kernel.h"
|
---|
| 69 | #include <hw_serial.h>
|
---|
| 70 | #include <h8_sil.h>
|
---|
| 71 |
|
---|
| 72 | /*
|
---|
| 73 | * ãã¼ã¬ã¼ãã1ãããåã®æé[nsec]ã«å¤æãããã¯ã
|
---|
| 74 | * ãæ¼ç®ã®éä¸ã§ãªã¼ãã¼ããã¼ããªãããlongåå®æ°ãç¨ãã¦ãã
|
---|
| 75 | */
|
---|
| 76 | #define BAUD_TO_NSEC(b) (UINT)(((1000000ul / (b)) + 1ul) * 1000ul)
|
---|
| 77 |
|
---|
| 78 | /*
|
---|
| 79 | * ãã¼ã¬ã¼ããBRRã®å¤ã«å¤æãããã¯ã
|
---|
| 80 | */
|
---|
| 81 | #define H8BRR_RATE(b) (((b)>38400)?((UB)(((CPU_CLOCK+(16*(b)))/(32*(b)))-1))\
|
---|
| 82 | :((UB)((CPU_CLOCK/(32*(b)))-1)))
|
---|
| 83 |
|
---|
| 84 | /*
|
---|
| 85 | * ã·ãªã¢ã«ãã¼ãã®åæåãããã¯
|
---|
| 86 | */
|
---|
| 87 |
|
---|
| 88 | static const SIOPINIB siopinib_table[TNUM_PORT] = {
|
---|
| 89 | {
|
---|
| 90 | SYSTEM_SCI,
|
---|
| 91 | SYSTEM_BAUD_RATE,
|
---|
| 92 | {
|
---|
| 93 | (UB*)SYSTEM_SCI_IPR,
|
---|
| 94 | SYSTEM_SCI_IP_BIT,
|
---|
| 95 | SYSTEM_SCI_IPM
|
---|
| 96 | },
|
---|
| 97 | SYSTEM_SCI_SMR
|
---|
| 98 | }
|
---|
| 99 |
|
---|
| 100 | #if TNUM_PORT >= 2
|
---|
| 101 | ,{
|
---|
| 102 | USER_SCI,
|
---|
| 103 | USER_BAUD_RATE,
|
---|
| 104 | {
|
---|
| 105 | (UB*)USER_SCI_IPR,
|
---|
| 106 | USER_SCI_IP_BIT,
|
---|
| 107 | USER_SCI_IPM
|
---|
| 108 | },
|
---|
| 109 | USER_SCI_SMR
|
---|
| 110 | }
|
---|
| 111 | #endif /* of #if TNUM_PORT >= 2 */
|
---|
| 112 |
|
---|
| 113 | #if TNUM_PORT >= 3
|
---|
| 114 | ,{
|
---|
| 115 | USER2_SCI,
|
---|
| 116 | USER2_BAUD_RATE,
|
---|
| 117 | {
|
---|
| 118 | (UB*)USER2_SCI_IPR,
|
---|
| 119 | USER2_SCI_IP_BIT,
|
---|
| 120 | USER2_SCI_IPM
|
---|
| 121 | },
|
---|
| 122 | USER2_SCI_SMR
|
---|
| 123 | }
|
---|
| 124 | #endif /* of #if TNUM_PORT >= 3 */
|
---|
| 125 |
|
---|
| 126 | };
|
---|
| 127 |
|
---|
| 128 |
|
---|
| 129 | /*
|
---|
| 130 | * ã·ãªã¢ã«ãã¼ãã®å¶å¾¡ãããã¯
|
---|
| 131 | */
|
---|
| 132 |
|
---|
| 133 | SIOPCB siopcb_table[TNUM_PORT];
|
---|
| 134 |
|
---|
| 135 | /*
|
---|
| 136 | * SIO ID ãã管çãããã¯ã¸ã®å¤æãã¯ã
|
---|
| 137 | */
|
---|
| 138 |
|
---|
| 139 | #define get_siopinib(sioid) (&(siopinib_table[INDEX_SIO(sioid)]))
|
---|
| 140 |
|
---|
| 141 | /*
|
---|
| 142 | * SCI ã®åæå
|
---|
| 143 | */
|
---|
| 144 |
|
---|
| 145 | void
|
---|
| 146 | SCI_initialize (ID sioid)
|
---|
| 147 | {
|
---|
| 148 | const SIOPINIB *inib;
|
---|
| 149 |
|
---|
| 150 | inib = get_siopinib(sioid);
|
---|
| 151 | SCI_cls_por(inib->base);
|
---|
| 152 | /*
|
---|
| 153 | *ãã¢ã¼ãè¨å®
|
---|
| 154 | *ããã»èª¿æ©åæå¼
|
---|
| 155 | *ããã»ãã£ã©ã¯ã¿é·
|
---|
| 156 | *ããã»ããªãã£
|
---|
| 157 | *ããã»ã¹ããããããé·
|
---|
| 158 | *ããã»ã¯ããã¯é¸æ
|
---|
| 159 | */
|
---|
| 160 | sil_wrb_mem((VP)(inib->base + H8SMR), inib->smr_init);
|
---|
| 161 |
|
---|
| 162 | /* ãã¼ã¬ã¼ãè¨å® */
|
---|
| 163 | sil_wrb_mem((VP)(inib->base + H8BRR), H8BRR_RATE(inib->baudrate));
|
---|
| 164 |
|
---|
| 165 | /* å²è¾¼ã¿ç¦æ¢ã¨ã¯ããã¯ã½ã¼ã¹ã®é¸æ */
|
---|
| 166 | h8_anb_reg((UB *)(inib->base + H8SCR),
|
---|
| 167 | (UB)~(H8SCR_TIE | H8SCR_RIE | H8SCR_MPIE |
|
---|
| 168 | H8SCR_TEIE | H8SCR_CKE1 | H8SCR_CKE0 ));
|
---|
| 169 |
|
---|
| 170 | /* ãã¼ã¬ã¼ãã®è¨å®å¾ã1ãããåå¾
|
---|
| 171 | ããªããã°ãªããªãã*/
|
---|
| 172 | sil_dly_nse(BAUD_TO_NSEC(inib->baudrate));
|
---|
| 173 |
|
---|
| 174 | /* ã¨ã©ã¼ãã©ã°ãã¯ãªã¢ */
|
---|
| 175 | h8_anb_reg((UB *)(inib->base + H8SSR),
|
---|
| 176 | ~(H8SSR_ORER | H8SSR_FER | H8SSR_PER));
|
---|
| 177 |
|
---|
| 178 | /*
|
---|
| 179 | * ãã©ã¤ãªãªãã£ã¬ãã«ã®è¨å®
|
---|
| 180 | * æ¬å½ã¯å²è¾¼ã¿ã³ã³ããã¼ã©ä¾åé¨åãåé¢ãã¹ã
|
---|
| 181 | */
|
---|
| 182 | define_int_plevel(&(inib->irc));
|
---|
| 183 |
|
---|
| 184 | /* åä¿¡å²ãè¾¼ã¿ã¨éä¿¡å²è¾¼ã¿ã®è¨±å¯ã¯ã·ãªã¢ã« I/O ã§è¡ã */
|
---|
| 185 | /* éåä¿¡è¨±å¯ */
|
---|
| 186 | h8_orb_reg((VP)(inib->base + H8SCR), (H8SCR_TE | H8SCR_RE));
|
---|
| 187 | }
|
---|
| 188 |
|
---|
| 189 | /*
|
---|
| 190 | * SCI ã®ã¯ãã¼ãº
|
---|
| 191 | */
|
---|
| 192 |
|
---|
| 193 | void
|
---|
| 194 | SCI_cls_por (UW base)
|
---|
| 195 | {
|
---|
| 196 | #ifndef HEW_SIMULATOR
|
---|
| 197 | /* TDRE ã 1 ã«ãªãã¾ã§å¾
|
---|
| 198 | 㤠*/
|
---|
| 199 | while ((sil_reb_mem((VP)(base + H8SSR)) & H8SSR_TDRE) == 0)
|
---|
| 200 | ;
|
---|
| 201 |
|
---|
| 202 | /* 11ãããéä¿¡åå¾
|
---|
| 203 | ã¤ã*/
|
---|
| 204 | sil_dly_nse(11*BAUD_TO_NSEC(H8_MIN_BAUD_RATE));
|
---|
| 205 | #endif /* HEW_SIMULATOR */
|
---|
| 206 | /* éåä¿¡åæ¢ */
|
---|
| 207 | h8_anb_reg((UB *)(base + H8SCR),
|
---|
| 208 | (UB)~(H8SCR_TIE | H8SCR_RIE | H8SCR_TE | H8SCR_RE));
|
---|
| 209 | }
|
---|
| 210 |
|
---|
| 211 | /*
|
---|
| 212 | * SCI_in_handler -- SCI å
|
---|
| 213 | ¥åå²è¾¼ã¿ãã³ãã©
|
---|
| 214 | */
|
---|
| 215 |
|
---|
| 216 | void
|
---|
| 217 | SCI_in_handler(ID sioid)
|
---|
| 218 | {
|
---|
| 219 | SIOPCB *pcb;
|
---|
| 220 | VP p_ssr;
|
---|
| 221 | UB status;
|
---|
| 222 |
|
---|
| 223 | pcb = get_siopcb(sioid);
|
---|
| 224 | p_ssr = (VP)(pcb->inib->base + H8SSR);
|
---|
| 225 | status = sil_reb_mem(p_ssr);
|
---|
| 226 |
|
---|
| 227 | #if 0 /* ã³ã¡ã³ãã¢ã¦ã */
|
---|
| 228 | /*
|
---|
| 229 | * SIOã¨ã©ã¼å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³ã ãã§ãªã
|
---|
| 230 | * ããã§ãã¨ã©ã¼ãã§ãã¯ãè¡ã£ã¦ããçç±ã¯
|
---|
| 231 | * 以ä¸ã®ã·ã¼ã±ã³ã¹ãæ³å®ãã¦ããããã
|
---|
| 232 | * ï¼ã¬ã¢ã±ã¼ã¹ã®ãããã³ã¡ã³ãã¢ã¦ããã¦ãããï¼
|
---|
| 233 | *
|
---|
| 234 | * ï¼ï¼ã·ãªã¢ã«åä¿¡å²è¾¼ã¿ï¼æ£å¸¸ï¼ãçºçããå²è¾¼ã¿ãã³ãã©ãèµ·åãããã
|
---|
| 235 | * ï¼ï¼å²è¾¼ã¿å¦çä¸ã«å¤éå²è¾¼ã¿ãå
|
---|
| 236 | ¥ããã·ãªã¢ã«åä¿¡å¦çãä¿çãããã
|
---|
| 237 | * ãããä¾ï¼ã¿ã¤ãå²è¾¼ã¿
|
---|
| 238 | * ï¼ï¼ããã«ãã¼ã¿ãåä¿¡ããä¾ãã°ããªã¼ãã©ã³ã¨ã©ã¼ãçºç
|
---|
| 239 | * ï¼ï¼ï¼ã®å²è¾¼ã¿å¦çãçµäºããï¼ã®å²è¾¼ã¿å¦çã«æ»ãã
|
---|
| 240 | * ãããã®éãã·ãªã¢ã«ã®ã¨ã©ã¼ãã©ã°ãç«ã£ãç¶æ
|
---|
| 241 | ã§ã
|
---|
| 242 | * ããæ£å¸¸ã±ã¼ã¹ã®åä¿¡å²è¾¼ã¿ã®å²è¾¼ã¿ãã³ãã©ãå®è¡ãããã
|
---|
| 243 | */
|
---|
| 244 | if (status & (H8SSR_ORER | H8SSR_FER | H8SSR_PER)) {
|
---|
| 245 |
|
---|
| 246 | /* ã¨ã©ã¼å¦ç */
|
---|
| 247 |
|
---|
| 248 | /* ã¨ã©ã¼ãã©ã°ãã¯ãªã¢ */
|
---|
| 249 | sil_wrb_mem(p_ssr,
|
---|
| 250 | status & ~(H8SSR_ORER | H8SSR_FER | H8SSR_PER));
|
---|
| 251 | }
|
---|
| 252 | #endif
|
---|
| 253 |
|
---|
| 254 | if (status & H8SSR_RDRF) {
|
---|
| 255 | if (pcb->openflag) {
|
---|
| 256 | /* åä¿¡å¯è½ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼åºãã*/
|
---|
| 257 | SCI_ierdy_rcv(pcb->exinf);
|
---|
| 258 | } else {
|
---|
| 259 | sil_wrb_mem(p_ssr, status & ~H8SSR_RDRF);
|
---|
| 260 | }
|
---|
| 261 | }
|
---|
| 262 | }
|
---|
| 263 |
|
---|
| 264 | /*
|
---|
| 265 | * SCI_out_handler -- SCI åºåå²è¾¼ã¿ãã³ãã©
|
---|
| 266 | */
|
---|
| 267 |
|
---|
| 268 | void
|
---|
| 269 | SCI_out_handler(ID sioid)
|
---|
| 270 | {
|
---|
| 271 | SIOPCB *pcb;
|
---|
| 272 |
|
---|
| 273 | pcb = get_siopcb(sioid);
|
---|
| 274 | if (pcb->openflag) {
|
---|
| 275 | /* éä¿¡å¯è½ã³ã¼ã«ããã¯ã«ã¼ãã³ãå¼åºãã*/
|
---|
| 276 | SCI_ierdy_snd(pcb->exinf);
|
---|
| 277 | }
|
---|
| 278 | }
|
---|
| 279 |
|
---|
| 280 | #ifdef H8_CFG_SCI_ERR_HANDLER
|
---|
| 281 |
|
---|
| 282 | /*
|
---|
| 283 | * SCI_err_handler -- SCI ã¨ã©ã¼å
|
---|
| 284 | ¥åå²è¾¼ã¿ãã³ãã©
|
---|
| 285 | */
|
---|
| 286 |
|
---|
| 287 | void
|
---|
| 288 | SCI_err_handler(ID sioid)
|
---|
| 289 | {
|
---|
| 290 | SIOPCB *pcb;
|
---|
| 291 | VP p_ssr;
|
---|
| 292 | UB status;
|
---|
| 293 |
|
---|
| 294 | pcb = get_siopcb(sioid);
|
---|
| 295 | p_ssr = (VP)(pcb->inib->base + H8SSR);
|
---|
| 296 | status = sil_reb_mem(p_ssr);
|
---|
| 297 | if (status & (H8SSR_ORER | H8SSR_FER | H8SSR_PER)) {
|
---|
| 298 |
|
---|
| 299 | /* ã¨ã©ã¼å¦ç */
|
---|
| 300 |
|
---|
| 301 | /* ã¨ã©ã¼ãã©ã°ãã¯ãªã¢ */
|
---|
| 302 | sil_wrb_mem(p_ssr,
|
---|
| 303 | status & ~(H8SSR_ORER | H8SSR_FER | H8SSR_PER));
|
---|
| 304 | }
|
---|
| 305 | }
|
---|
| 306 |
|
---|
| 307 | #endif /* of #ifdef H8_CFG_SCI_ERR_HANDLER */
|
---|
| 308 |
|
---|
| 309 | /*
|
---|
| 310 | * sio_initialize -- ã·ãªã¢ã«ãã¼ããã©ã¤ãã®åæå
|
---|
| 311 | */
|
---|
| 312 |
|
---|
| 313 | void
|
---|
| 314 | sio_initialize (void)
|
---|
| 315 | {
|
---|
| 316 | int ix;
|
---|
| 317 |
|
---|
| 318 | /* SIO 管çãããã¯ã®åæå */
|
---|
| 319 | for (ix = TNUM_PORT; ix -- > 0; ) {
|
---|
| 320 | siopcb_table[ix].inib = &siopinib_table[ix];
|
---|
| 321 | siopcb_table[ix].openflag = FALSE;
|
---|
| 322 | }
|
---|
| 323 | }
|
---|
| 324 |
|
---|
| 325 | /*
|
---|
| 326 | * sio_ena_cbr -- ã·ãªã¢ã« I/O ããã®ã³ã¼ã«ããã¯ã®è¨±å¯
|
---|
| 327 | */
|
---|
| 328 |
|
---|
| 329 | void
|
---|
| 330 | sio_ena_cbr(SIOPCB *pcb, UINT cbrtn)
|
---|
| 331 | {
|
---|
| 332 | switch (cbrtn) {
|
---|
| 333 | case SIO_ERDY_SND:
|
---|
| 334 | SCI_enable_send(pcb);
|
---|
| 335 | break;
|
---|
| 336 | case SIO_ERDY_RCV:
|
---|
| 337 | SCI_enable_recv(pcb);
|
---|
| 338 | break;
|
---|
| 339 | }
|
---|
| 340 | }
|
---|
| 341 |
|
---|
| 342 | /*
|
---|
| 343 | * sio_dis_cbr -- ã·ãªã¢ã« I/O ããã®ã³ã¼ã«ããã¯ã®ç¦æ¢
|
---|
| 344 | */
|
---|
| 345 |
|
---|
| 346 | void
|
---|
| 347 | sio_dis_cbr(SIOPCB *pcb, UINT cbrtn)
|
---|
| 348 | {
|
---|
| 349 | switch (cbrtn) {
|
---|
| 350 | case SIO_ERDY_SND:
|
---|
| 351 | SCI_disable_send(pcb);
|
---|
| 352 | break;
|
---|
| 353 | case SIO_ERDY_RCV:
|
---|
| 354 | SCI_disable_recv(pcb);
|
---|
| 355 | break;
|
---|
| 356 | }
|
---|
| 357 | }
|
---|
| 358 |
|
---|
| 359 | /*
|
---|
| 360 | * SCI å²ãè¾¼ã¿
|
---|
| 361 | */
|
---|
| 362 |
|
---|
| 363 | void
|
---|
| 364 | sio_in_handler (void)
|
---|
| 365 | {
|
---|
| 366 | SCI_in_handler(1);
|
---|
| 367 | }
|
---|
| 368 |
|
---|
| 369 | void
|
---|
| 370 | sio_out_handler (void)
|
---|
| 371 | {
|
---|
| 372 | SCI_out_handler(1);
|
---|
| 373 | }
|
---|
| 374 |
|
---|
| 375 | #ifdef H8_CFG_SCI_ERR_HANDLER
|
---|
| 376 |
|
---|
| 377 | void
|
---|
| 378 | sio_err_handler (void)
|
---|
| 379 | {
|
---|
| 380 | SCI_err_handler(1);
|
---|
| 381 | }
|
---|
| 382 |
|
---|
| 383 | #endif /* of #ifdef H8_CFG_SCI_ERR_HANDLER */
|
---|
| 384 |
|
---|
| 385 | #if TNUM_PORT >= 2
|
---|
| 386 |
|
---|
| 387 | void
|
---|
| 388 | sio_in2_handler (void)
|
---|
| 389 | {
|
---|
| 390 | SCI_in_handler(2);
|
---|
| 391 | }
|
---|
| 392 |
|
---|
| 393 | void
|
---|
| 394 | sio_out2_handler (void)
|
---|
| 395 | {
|
---|
| 396 | SCI_out_handler(2);
|
---|
| 397 | }
|
---|
| 398 |
|
---|
| 399 | #ifdef H8_CFG_SCI_ERR_HANDLER
|
---|
| 400 |
|
---|
| 401 | void
|
---|
| 402 | sio_err2_handler (void)
|
---|
| 403 | {
|
---|
| 404 | SCI_err_handler(2);
|
---|
| 405 | }
|
---|
| 406 |
|
---|
| 407 | #endif /* of #ifdef H8_CFG_SCI_ERR_HANDLER */
|
---|
| 408 | #endif /* of #if TNUM_PORT >= 2 */
|
---|
| 409 |
|
---|
| 410 | #if TNUM_PORT >= 3
|
---|
| 411 |
|
---|
| 412 | void
|
---|
| 413 | sio_in3_handler (void)
|
---|
| 414 | {
|
---|
| 415 | SCI_in_handler(3);
|
---|
| 416 | }
|
---|
| 417 |
|
---|
| 418 | void
|
---|
| 419 | sio_out3_handler (void)
|
---|
| 420 | {
|
---|
| 421 | SCI_out_handler(3);
|
---|
| 422 | }
|
---|
| 423 |
|
---|
| 424 | #ifdef H8_CFG_SCI_ERR_HANDLER
|
---|
| 425 |
|
---|
| 426 | void
|
---|
| 427 | sio_err3_handler (void)
|
---|
| 428 | {
|
---|
| 429 | SCI_err_handler(3);
|
---|
| 430 | }
|
---|
| 431 |
|
---|
| 432 | #endif /* of #ifdef H8_CFG_SCI_ERR_HANDLER */
|
---|
| 433 |
|
---|
| 434 | #endif /* of #if TNUM_PORT >= 3 */
|
---|
| 435 |
|
---|