1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | * Copyright (C) 2003 by Advanced Data Controls, Corp
|
---|
9 | * Copyright (C) 2004 by Embedded and Real-Time Systems Laboratory
|
---|
10 | * Graduate School of Information Science, Nagoya Univ., JAPAN
|
---|
11 | *
|
---|
12 | * ä¸è¨è使¨©è
|
---|
13 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
14 | * ã«ãã£ã¦å
|
---|
15 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
16 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
17 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
18 | å¸ï¼ä»¥ä¸ï¼
|
---|
19 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
20 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
21 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
22 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
23 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
24 | * ç¨ã§ããå½¢ã§åé
|
---|
25 | å¸ããå ´åã«ã¯ï¼åé
|
---|
26 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
27 | * è
|
---|
28 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
29 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
30 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
31 | * ç¨ã§ããªãå½¢ã§åé
|
---|
32 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
33 | * ã¨ï¼
|
---|
34 | * (a) åé
|
---|
35 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
36 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
37 | * 使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
38 | * (b) åé
|
---|
39 | å¸ã®å½¢æ
|
---|
40 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
41 | * å ±åãããã¨ï¼
|
---|
42 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
43 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
44 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
45 | 責ãããã¨ï¼
|
---|
46 | *
|
---|
47 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
48 | ã
|
---|
49 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
50 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
51 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
52 | *
|
---|
53 | * @(#) $Id: integrator.h,v 1.2 2004/05/26 19:14:24 honda Exp $
|
---|
54 | */
|
---|
55 |
|
---|
56 | #ifndef _INTEGRATOR_H_
|
---|
57 | #define _INTEGRATOR_H_
|
---|
58 |
|
---|
59 | #ifndef _MACRO_ONLY
|
---|
60 | #include <itron.h>
|
---|
61 | #include <sil.h>
|
---|
62 | #endif /* _MACRO_ONLY */
|
---|
63 |
|
---|
64 | #include "armv4.h"
|
---|
65 | #include "sys_config.h"
|
---|
66 | #include "cpu_config.h"
|
---|
67 |
|
---|
68 |
|
---|
69 |
|
---|
70 |
|
---|
71 | /*
|
---|
72 | * CMxx Base Address
|
---|
73 | */
|
---|
74 | #define CM_BASE 0x10000000
|
---|
75 |
|
---|
76 | /*
|
---|
77 | * CM Registers
|
---|
78 | */
|
---|
79 | #define CM_ID (CM_BASE)
|
---|
80 | #define CM_PROC (CM_BASE + 0004)
|
---|
81 | #define CM_OSC (CM_BASE + 0x008)
|
---|
82 | #define CM_CTRL (CM_BASE + 0x00c)
|
---|
83 | #define CM_STAT (CM_BASE + 0x010)
|
---|
84 | #define CM_LOCK (CM_BASE + 0x014)
|
---|
85 | #define CM_SDRAM (CM_BASE + 0x020)
|
---|
86 | #define CM_IRQ_STAT (CM_BASE + 0x040)
|
---|
87 | #define CM_IRQ_RSTAT (CM_BASE + 0x044)
|
---|
88 | #define CM_IRQ_ENSET (CM_BASE + 0x048)
|
---|
89 | #define CM_IRQ_ENCLR (CM_BASE + 0x04c)
|
---|
90 | #define CM_SOFT_INTSET (CM_BASE + 0x050)
|
---|
91 | #define CM_SOFT_INTCLR (CM_BASE + 0x054)
|
---|
92 | #define CM_FIR_STAT (CM_BASE + 0x060)
|
---|
93 | #define CM_FIR_RSTAT (CM_BASE + 0x064)
|
---|
94 | #define CM_FIR_ENSET (CM_BASE + 0x068)
|
---|
95 | #define CM_FIR_ENCLR (CM_BASE + 0x06c)
|
---|
96 | #define CM_SPD (CM_BASE + 0x100)
|
---|
97 |
|
---|
98 |
|
---|
99 | /*
|
---|
100 | * Core module oscillator register : CM_OSC
|
---|
101 | */
|
---|
102 | #define L_OD_MASK (0x7 << 20)
|
---|
103 | #define L_OD_DIV10 (0x0 << 20)
|
---|
104 | #define L_OD_DIV2 (0x1 << 20)
|
---|
105 | #define L_OD_DIV8 (0x2 << 20)
|
---|
106 | #define L_OD_DIV4 (0x3 << 20)
|
---|
107 | #define L_OD_DIV5 (0x4 << 20)
|
---|
108 | #define L_OD_DIV7 (0x5 << 20)
|
---|
109 | #define L_OD_DIV9 (0x6 << 20)
|
---|
110 | #define L_OD_DIV6 (0x7 << 20)
|
---|
111 |
|
---|
112 | #define L_VDW_MASK (0xff << 12)
|
---|
113 | #define L_VDW(x) ((x) << 12)
|
---|
114 |
|
---|
115 | #define LCLK_MASK (L_OD_MASK | L_VDW_MASK)
|
---|
116 | #define LCLK_20MHZ (L_OD_DIV2 | L_VDW( 0x20))
|
---|
117 | #define LCLK_33MHZ (L_OD_DIV2 | L_VDW( 0x3a))
|
---|
118 | #define LCLK_50MHZ (L_OD_DIV2 | L_VDW( 0x5c))
|
---|
119 | #define LCLK_66MHZ (L_OD_DIV2 | L_VDW( 0x7c))
|
---|
120 |
|
---|
121 | #define C_OD_MASK (0x7 << 8)
|
---|
122 | #define C_OD_DIV10 (0x0 << 8)
|
---|
123 | #define C_OD_DIV2 (0x1 << 8)
|
---|
124 | #define C_OD_DIV8 (0x2 << 8)
|
---|
125 | #define C_OD_DIV4 (0x3 << 8)
|
---|
126 | #define C_OD_DIV5 (0x4 << 8)
|
---|
127 | #define C_OD_DIV7 (0x5 << 8)
|
---|
128 | #define C_OD_DIV9 (0x6 << 8)
|
---|
129 | #define C_OD_DIV6 (0x7 << 8)
|
---|
130 |
|
---|
131 | #define C_VDW_MASK (0xff << 0)
|
---|
132 | #define C_VDW(x) ((x) << 0)
|
---|
133 |
|
---|
134 | #define CORECLK_MASK (C_OD_MASK | C_VDW_MASK)
|
---|
135 | #define CORECLK_50MHZ (C_OD_DIV2 | C_VDW( 0x2a))
|
---|
136 | #define CORECLK_66MHZ (C_OD_DIV2 | C_VDW( 0x3a))
|
---|
137 | #define CORECLK_100MHZ (C_OD_DIV2 | C_VDW( 0x5c))
|
---|
138 | #define CORECLK_133MHZ (C_OD_DIV2 | C_VDW( 0x7d))
|
---|
139 | #define CORECLK_150MHZ (C_OD_DIV2 | C_VDW( 0x8e))
|
---|
140 | #define CORECLK_160MHZ (C_OD_DIV2 | C_VDW( 0x98))
|
---|
141 |
|
---|
142 |
|
---|
143 | /*
|
---|
144 | * Core module control register : CM_CTRL
|
---|
145 | */
|
---|
146 | #define CM_CTRL_RESET 0x08
|
---|
147 | #define CM_CTRL_REMAP 0x04
|
---|
148 | #define CM_CTRL_LED 0x01
|
---|
149 |
|
---|
150 |
|
---|
151 | /*
|
---|
152 | * Core modeule lock register : CM_LOCK
|
---|
153 | */
|
---|
154 | #define CM_LOCK_LOCKED 0x0100
|
---|
155 | #define LOCKVAL_LOCK 0x0000
|
---|
156 | #define LOCKVAL_UNLOCK 0xa05f
|
---|
157 |
|
---|
158 |
|
---|
159 | /*
|
---|
160 | * Integrator AP Peripheral Base Address
|
---|
161 | *
|
---|
162 | */
|
---|
163 | #define IRQ_BASE_REG 0x14000000
|
---|
164 | #define TIMER_BASE_REG 0x13000000
|
---|
165 | #define UART0_BASE_REG 0x16000000
|
---|
166 | #define UART1_BASE_REG 0x17000000
|
---|
167 |
|
---|
168 |
|
---|
169 | /*
|
---|
170 | * Interrupt Control Registers
|
---|
171 | */
|
---|
172 | #define IRQ0_STATUS (IRQ_BASE_REG)
|
---|
173 | #define IRQ0_RAWSTAT (IRQ_BASE_REG + 0x04)
|
---|
174 | #define IRQ0_ENABLESET (IRQ_BASE_REG + 0x08)
|
---|
175 | #define IRQ0_ENABLECLR (IRQ_BASE_REG + 0x0c)
|
---|
176 |
|
---|
177 | #define IRQ_EXTINT_BIT 0x15
|
---|
178 | #define IRQ_PCILBINT_BIT 0x14
|
---|
179 | #define IRQ_ENUMINT_BIT 0x13
|
---|
180 | #define IRQ_DEGINT_BIT 0x12
|
---|
181 | #define IRQ_LINT_BIT 0x11
|
---|
182 | #define IRQ_PCIINT3_BIT 0x10
|
---|
183 | #define IRQ_PCIINT2_BIT 0x0f
|
---|
184 | #define IRQ_PCIINT1_BIT 0x0e
|
---|
185 | #define IRQ_PCIINT0_BIT 0x0d
|
---|
186 | #define IRQ_EXPINT3_BIT 0x0c
|
---|
187 | #define IRQ_EXPINT2_BIT 0x0b
|
---|
188 | #define IRQ_EXPINT1_BIT 0x0a
|
---|
189 | #define IRQ_EXPINT0_BIT 0x09
|
---|
190 | #define IRQ_RTCINT_BIT 0x08
|
---|
191 | #define IRQ_TM2_BIT 0x07
|
---|
192 | #define IRQ_TM1_BIT 0x06
|
---|
193 | #define IRQ_TM0_BIT 0x05
|
---|
194 | #define IRQ_MOUSEINT_BIT 0x04
|
---|
195 | #define IRQ_KBDINT_BIT 0x03
|
---|
196 | #define IRQ_UART1_BIT 0x02
|
---|
197 | #define IRQ_UART0_BIT 0x01
|
---|
198 | #define IRQ_SOFTINT_BIT 0x00
|
---|
199 |
|
---|
200 | #define IRQ_EXTINT (1 << IRQ_EXTINT_BIT)
|
---|
201 | #define IRQ_PCILBIN (1 << IRQ_PCILBIN_BIT)
|
---|
202 | #define IRQ_ENUMINT (1 << IRQ_ENUMINT_BIT)
|
---|
203 | #define IRQ_DEGINT (1 << IRQ_DEGINT_BIT)
|
---|
204 | #define IRQ_LINT (1 << IRQ_LINT_BIT)
|
---|
205 | #define IRQ_PCIINT3 (1 << IRQ_PCIINT3_BIT)
|
---|
206 | #define IRQ_PCIINT2 (1 << IRQ_PCIINT2_BIT)
|
---|
207 | #define IRQ_PCIINT1 (1 << IRQ_PCIINT1_BIT)
|
---|
208 | #define IRQ_PCIINT0 (1 << IRQ_PCIINT0_BIT)
|
---|
209 | #define IRQ_EXPINT3 (1 << IRQ_EXPINT3_BIT)
|
---|
210 | #define IRQ_EXPINT2 (1 << IRQ_EXPINT2_BIT)
|
---|
211 | #define IRQ_EXPINT1 (1 << IRQ_EXPINT1_BIT)
|
---|
212 | #define IRQ_EXPINT0 (1 << IRQ_EXPINT0_BIT)
|
---|
213 | #define IRQ_RTCINT (1 << IRQ_RTCINT_BIT)
|
---|
214 | #define IRQ_TM2 (1 << IRQ_TM2_BIT)
|
---|
215 | #define IRQ_TM1 (1 << IRQ_TM1_BIT)
|
---|
216 | #define IRQ_TM0 (1 << IRQ_TM0_BIT)
|
---|
217 | #define IRQ_MOUSEINT (1 << IRQ_MOUSEINT_BIT)
|
---|
218 | #define IRQ_KBDINT (1 << IRQ_KBDINT_BIT)
|
---|
219 | #define IRQ_UART1 (1 << IRQ_UART1_BIT)
|
---|
220 | #define IRQ_UART0 (1 << IRQ_UART0_BIT)
|
---|
221 | #define IRQ_SOFTINT (1 << IRQ_SOFTINT_BIT)
|
---|
222 |
|
---|
223 |
|
---|
224 | /*
|
---|
225 | * Interrupt Mask
|
---|
226 | * Timer2ã¯æé«åªå
|
---|
227 | 度ãã㤠??
|
---|
228 | */
|
---|
229 |
|
---|
230 | #define MASK_IRQ_TM2 0x3FFFFF
|
---|
231 | #define MASK_IRQ_TM1 0x3FFF7F
|
---|
232 | #define MASK_IRQ_TM0 0x3FFF3F
|
---|
233 | #define MASK_IRQ_MOUSEINT 0x3FFF1F
|
---|
234 | #define MASK_IRQ_KBDINT 0x3FFF0F
|
---|
235 | #define MASK_IRQ_UART1 0x3FFF07
|
---|
236 | #define MASK_IRQ_UART0 0x3FFF03
|
---|
237 | #define MASK_IRQ_SOFTINT 0x3FFF01
|
---|
238 |
|
---|
239 | #define MASK_IRQ_EXTINT 0x3FFF00
|
---|
240 | #define MASK_IRQ_PCILBINT 0x1FFF00
|
---|
241 | #define MASK_IRQ_ENUMINT 0x0FFF00
|
---|
242 | #define MASK_IRQ_DEGINT 0x07FF00
|
---|
243 | #define MASK_IRQ_LINT 0x03FF00
|
---|
244 | #define MASK_IRQ_PCIINT3 0x01FF00
|
---|
245 | #define MASK_IRQ_PCIINT2 0x00FF00
|
---|
246 | #define MASK_IRQ_PCIINT1 0x007F00
|
---|
247 | #define MASK_IRQ_PCIINT0 0x003F00
|
---|
248 | #define MASK_IRQ_EXPINT3 0x001F00
|
---|
249 | #define MASK_IRQ_EXPINT2 0x000F00
|
---|
250 | #define MASK_IRQ_EXPINT1 0x000700
|
---|
251 | #define MASK_IRQ_EXPINT0 0x000300
|
---|
252 | #define MASK_IRQ_RTCINT 0x000100
|
---|
253 |
|
---|
254 | #define INT_DISABLE_ALL 0x3FFFFF
|
---|
255 |
|
---|
256 |
|
---|
257 |
|
---|
258 | /*
|
---|
259 | * UART0 Control Registers
|
---|
260 | */
|
---|
261 | #define UART0_DR (UART0_BASE_REG)
|
---|
262 | #define UART0_RSR (UART0_BASE_REG + 0x04)
|
---|
263 | #define UART0_ECR (UART0_BASE_REG + 0x04)
|
---|
264 | #define UART0_LCRH (UART0_BASE_REG + 0x08)
|
---|
265 | #define UART0_LCRM (UART0_BASE_REG + 0x0C)
|
---|
266 | #define UART0_LCRL (UART0_BASE_REG + 0x10)
|
---|
267 | #define UART0_CR (UART0_BASE_REG + 0x14)
|
---|
268 | #define UART0_FR (UART0_BASE_REG + 0x18)
|
---|
269 | #define UART0_IIR (UART0_BASE_REG + 0x1C)
|
---|
270 | #define UART0_ICR (UART0_BASE_REG + 0x1C)
|
---|
271 |
|
---|
272 |
|
---|
273 | /*
|
---|
274 | * UART1 Control Registers
|
---|
275 | */
|
---|
276 | #define UART1_DR (UART1_BASE_REG)
|
---|
277 | #define UART1_RSR (UART1_BASE_REG + 0x04)
|
---|
278 | #define UART1_ECR (UART1_BASE_REG + 0x04)
|
---|
279 | #define UART1_LCRH (UART1_BASE_REG + 0x08)
|
---|
280 | #define UART1_LCRM (UART1_BASE_REG + 0x0C)
|
---|
281 | #define UART1_LCRL (UART1_BASE_REG + 0x10)
|
---|
282 | #define UART1_CR (UART1_BASE_REG + 0x14)
|
---|
283 | #define UART1_FR (UART1_BASE_REG + 0x18)
|
---|
284 | #define UART1_IIR (UART1_BASE_REG + 0x1C)
|
---|
285 | #define UART1_ICR (UART1_BASE_REG + 0x1C)
|
---|
286 |
|
---|
287 | /*
|
---|
288 | * Receive Error Constants : UARTx_RSR
|
---|
289 | */
|
---|
290 | #define URSR_OVERRUN 0x8
|
---|
291 | #define URSR_BREAK 0x4
|
---|
292 | #define URSR_PARITY 0x2
|
---|
293 | #define URSR_FRAMING 0x1
|
---|
294 |
|
---|
295 | /*
|
---|
296 | * Line Control Constants: UARTx_LCRH
|
---|
297 | */
|
---|
298 | /*[6:5] Word Length*/
|
---|
299 | #define ULCRH_WLEN_8BIT 0x60
|
---|
300 | #define ULCRH_WLEN_7BIT 0x40
|
---|
301 | #define ULCRH_WLEN_6BIT 0x20
|
---|
302 | #define ULCRH_WLEN_5BIT 0x00
|
---|
303 | /*[4] FIFO*/
|
---|
304 | #define ULCRH_FEN 0x10
|
---|
305 | /*[3] Stop Bit*/
|
---|
306 | #define ULCRH_STP2 0x08
|
---|
307 | /*[2] Even Parity Select*/
|
---|
308 | #define ULCRH_EPS 0x04
|
---|
309 | /*[1] Parity Enable*/
|
---|
310 | #define ULCRH_PEN 0x02
|
---|
311 | /*[0] Send Break*/
|
---|
312 | #define ULCRH_BRK 0x01
|
---|
313 |
|
---|
314 |
|
---|
315 | /*
|
---|
316 | * Line Control Constants: UARTx_LCRM
|
---|
317 | */
|
---|
318 | /*[7:0] Baud Rate*/
|
---|
319 | #define ULCRM_460800 0x00
|
---|
320 | #define ULCRL_460800 0x01
|
---|
321 |
|
---|
322 | #define ULCRM_230400 0x00
|
---|
323 | #define ULCRL_230400 0x03
|
---|
324 |
|
---|
325 | #define ULCRM_115200 0x00
|
---|
326 | #define ULCRL_115200 0x07
|
---|
327 |
|
---|
328 | #define ULCRM_76800 0x00
|
---|
329 | #define ULCRL_76800 0x0B
|
---|
330 |
|
---|
331 | #define ULCRM_57600 0x00
|
---|
332 | #define ULCRL_57600 0x0F
|
---|
333 |
|
---|
334 | #define ULCRM_38400 0x0
|
---|
335 | #define ULCRL_38400 0x17
|
---|
336 |
|
---|
337 | #define ULCRM_19200 0x00
|
---|
338 | #define ULCRL_19200 0x2F
|
---|
339 |
|
---|
340 | #define ULCRM_14400 0x00
|
---|
341 | #define ULCRL_14400 0x3F
|
---|
342 |
|
---|
343 | #define ULCRM_9600 0x0
|
---|
344 | #define ULCRL_9600 0x5F
|
---|
345 |
|
---|
346 | #define ULCRM_2400 0x00
|
---|
347 | #define ULCRL_2400 0x7F
|
---|
348 |
|
---|
349 | #define ULCRM_1200 0x00
|
---|
350 | #define ULCRL_1200 0xFF
|
---|
351 |
|
---|
352 |
|
---|
353 | /*
|
---|
354 | * Control Register Constants : UARTx_CR
|
---|
355 | */
|
---|
356 | /*[7] Loop Back Enable*/
|
---|
357 | #define UCR_LBE 0x80
|
---|
358 | /*[6] Receive Timeout Interrupt Enable*/
|
---|
359 | #define UCR_RTIE 0x40
|
---|
360 | /*[5] Transmit Interrupt Enable*/
|
---|
361 | #define UCR_TIE 0x20
|
---|
362 | /*[4] Receive Interrupt Enable*/
|
---|
363 | #define UCR_RIE 0x10
|
---|
364 | /*[3] Modem Status Interrupt Enable*/
|
---|
365 | #define UCR_MSIE 0x08
|
---|
366 | /*[0] UART Enable*/
|
---|
367 | #define UCR_UARTEN 0x01
|
---|
368 |
|
---|
369 | /*
|
---|
370 | * Flag Register Constants : UARTx_FR
|
---|
371 | */
|
---|
372 | /*[7] Transmit FIFO Empty*/
|
---|
373 | #define UFR_TXFE 0x80
|
---|
374 | /*[6] Receive FIFO Full*/
|
---|
375 | #define UFR_RXFF 0x40
|
---|
376 | /*[5] Transmit FIFO Full*/
|
---|
377 | #define UFR_TXFF 0x20
|
---|
378 | /*[4] Receive FIFO Empty*/
|
---|
379 | #define UFR_RXFE 0x10
|
---|
380 | /*[3] UART Busy*/
|
---|
381 | #define UFR_BUSY 0x08
|
---|
382 | /*[2] Data Carrier Detect*/
|
---|
383 | #define UFR_DCD 0x04
|
---|
384 | /*[1] Data Set Ready*/
|
---|
385 | #define UFR_DSR 0x02
|
---|
386 | /*[0] Clear To Send*/
|
---|
387 | #define UFR_CTS 0x01
|
---|
388 |
|
---|
389 | /*
|
---|
390 | * Interrupt Identifier Constantse: UARTx_IIR
|
---|
391 | */
|
---|
392 | /*[3] Receive Timeout Interrupt Status*/
|
---|
393 | #define IIR_TRIS 0x08
|
---|
394 | /*[2] Transmit Interrupt Status*/
|
---|
395 | #define IIR_TIS 0x04
|
---|
396 | /*[1] Receive Interrupt Status*/
|
---|
397 | #define IIR_RIS 0x02
|
---|
398 | /*[0] Modem Interrupt Status*/
|
---|
399 | #define IIR_MIS 0x01
|
---|
400 |
|
---|
401 |
|
---|
402 | /*
|
---|
403 | * Timer 1 Control Registers
|
---|
404 | */
|
---|
405 | #define TM1_LOAD (TIMER_BASE_REG + 0x100)
|
---|
406 | #define TM1_VAL (TIMER_BASE_REG + 0x104)
|
---|
407 | #define TM1_CTRL (TIMER_BASE_REG + 0x108)
|
---|
408 | #define TM1_CLR (TIMER_BASE_REG + 0x10c)
|
---|
409 |
|
---|
410 | /*
|
---|
411 | * Timer 0 Control Registers
|
---|
412 | */
|
---|
413 | #define TM2_LOAD (TIMER_BASE_REG + 0x200)
|
---|
414 | #define TM2_VAL (TIMER_BASE_REG + 0x204)
|
---|
415 | #define TM2_CTRL (TIMER_BASE_REG + 0x208)
|
---|
416 | #define TM2_CLR (TIMER_BASE_REG + 0x20C)
|
---|
417 |
|
---|
418 | /*
|
---|
419 | * Timer Constants : TMx_CTRL and TMx_CLR
|
---|
420 | */
|
---|
421 | #define TCTRL_STOP 0x0
|
---|
422 | /*
|
---|
423 | * start bit (7th bit) enabled
|
---|
424 | * periodic bit (6th bit) enabled
|
---|
425 | */
|
---|
426 | #define TCTRL_START 0x80
|
---|
427 | #define TCLR_CLEAR 0x01
|
---|
428 |
|
---|
429 | #define TCTRL_PERIODIC 0x40
|
---|
430 |
|
---|
431 | #define TCTRL_D016 0x04
|
---|
432 | #define TCTRL_D256 0x08
|
---|
433 |
|
---|
434 | /*disable timer1 interrupt*/
|
---|
435 | #define TCLR_DISABLE 0x20
|
---|
436 |
|
---|
437 | #ifndef _MACRO_ONLY
|
---|
438 |
|
---|
439 | /*
|
---|
440 | * å
|
---|
441 | èµUARTç¨ ç°¡æSIOãã©ã¤ã
|
---|
442 | */
|
---|
443 | /*
|
---|
444 | * ã«ã¼ãã«èµ·åæç¨ã®åæå(sys_putcã使ç¨ãããã)
|
---|
445 | */
|
---|
446 | extern void init_uart(void);
|
---|
447 |
|
---|
448 |
|
---|
449 | /*
|
---|
450 | * ã·ãªã¢ã«I/Oãã¼ãåæåãããã¯
|
---|
451 | */
|
---|
452 | typedef struct sio_port_initialization_block
|
---|
453 | {
|
---|
454 | VP uart_data;
|
---|
455 | VP uart_control;
|
---|
456 | VP linectrl_lo;
|
---|
457 | VP linectrl_mid;
|
---|
458 | VP linectrl_hi;
|
---|
459 | VP int_identifier;
|
---|
460 | VP flag_register;
|
---|
461 | VW irq_bit;
|
---|
462 | }
|
---|
463 | SIOPINIB;
|
---|
464 |
|
---|
465 | /*
|
---|
466 | * ã·ãªã¢ã«I/Oãã¼ã管çãããã¯ã®å®ç¾©
|
---|
467 | */
|
---|
468 | typedef struct sio_port_control_block
|
---|
469 | {
|
---|
470 | const SIOPINIB *siopinib; /* ã·ãªã¢ã«I/Oãã¼ãåæåããã㯠*/
|
---|
471 | VP_INT exinf; /* æ¡å¼µæ
|
---|
472 | å ± */
|
---|
473 | BOOL openflag; /* ãªã¼ãã³æ¸ã¿ãã©ã° */
|
---|
474 | BOOL sendflag; /* éä¿¡å²è¾¼ã¿ã¤ãã¼ãã«ãã©ã° */
|
---|
475 | BOOL getready; /* æåãåä¿¡ããç¶æ
|
---|
476 | */
|
---|
477 | BOOL putready; /* æåãéä¿¡ã§ããç¶æ
|
---|
478 | */
|
---|
479 |
|
---|
480 | }SIOPCB;
|
---|
481 |
|
---|
482 |
|
---|
483 | /*
|
---|
484 | * ã³ã¼ã«ããã¯ã«ã¼ãã³ã®èå¥çªå·
|
---|
485 | */
|
---|
486 | #define SIO_ERDY_SND 1u /* éä¿¡å¯è½ã³ã¼ã«ãã㯠*/
|
---|
487 | #define SIO_ERDY_RCV 2u /* åä¿¡éç¥ã³ã¼ã«ãã㯠*/
|
---|
488 |
|
---|
489 | /*
|
---|
490 | * ãªã³ãããã®UARTããã®ãã¼ãªã³ã°åºå
|
---|
491 | */
|
---|
492 | extern void uart_putc(char c);
|
---|
493 |
|
---|
494 | /*
|
---|
495 | * SIOãã©ã¤ãã®åæåã«ã¼ãã³
|
---|
496 | */
|
---|
497 | extern void uart_initialize(void);
|
---|
498 |
|
---|
499 | /*
|
---|
500 | * ãªã¼ãã³ãã¦ãããã¼ãããããï¼
|
---|
501 | */
|
---|
502 | extern BOOL uart_openflag(void);
|
---|
503 |
|
---|
504 | /*
|
---|
505 | * ã·ãªã¢ã«I/Oãã¼ãã®ãªã¼ãã³
|
---|
506 | */
|
---|
507 | extern SIOPCB *uart_opn_por(ID siopid, VP_INT exinf);
|
---|
508 |
|
---|
509 | /*
|
---|
510 | * ã·ãªã¢ã«I/Oãã¼ãã®ã¯ãã¼ãº
|
---|
511 | */
|
---|
512 | extern void uart_cls_por(SIOPCB *siopcb);
|
---|
513 |
|
---|
514 | /*
|
---|
515 | * ã·ãªã¢ã«I/Oãã¼ãã¸ã®æåéä¿¡
|
---|
516 | */
|
---|
517 | extern BOOL uart_snd_chr(SIOPCB *siopcb, char c);
|
---|
518 |
|
---|
519 | /*
|
---|
520 | * ã·ãªã¢ã«I/Oãã¼ãããã®æååä¿¡
|
---|
521 | */
|
---|
522 | extern INT uart_rcv_chr(SIOPCB *siopcb);
|
---|
523 |
|
---|
524 | /*
|
---|
525 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®è¨±å¯
|
---|
526 | */
|
---|
527 | extern void uart_ena_cbr(SIOPCB *siopcb, UINT cbrtn);
|
---|
528 |
|
---|
529 | /*
|
---|
530 | * ã·ãªã¢ã«I/Oãã¼ãããã®ã³ã¼ã«ããã¯ã®ç¦æ¢
|
---|
531 | */
|
---|
532 | extern void uart_dis_cbr(SIOPCB *siopcb, UINT cbrtn);
|
---|
533 |
|
---|
534 | /*
|
---|
535 | * SIOã®å²è¾¼ã¿ãµã¼ãã¹ã«ã¼ãã³
|
---|
536 | */
|
---|
537 | extern void uart_in_isr(void);
|
---|
538 | extern void uart_out_isr(void);
|
---|
539 |
|
---|
540 | /*
|
---|
541 | * ã·ãªã¢ã«I/Oãã¼ãããã®éä¿¡å¯è½ã³ã¼ã«ããã¯
|
---|
542 | */
|
---|
543 | extern void uart_ierdy_snd(VP_INT exinf);
|
---|
544 |
|
---|
545 | /*
|
---|
546 | * ã·ãªã¢ã«I/Oãã¼ãããã®åä¿¡éç¥ã³ã¼ã«ããã¯
|
---|
547 | */
|
---|
548 | extern void uart_ierdy_rcv(VP_INT exinf);
|
---|
549 |
|
---|
550 |
|
---|
551 |
|
---|
552 | #endif /* _MACRO_ONLY */
|
---|
553 | #endif /* _INTEGRATOR_H_ */
|
---|