1 | /*
|
---|
2 | * TOPPERS/JSP Kernel
|
---|
3 | * Toyohashi Open Platform for Embedded Real-Time Systems/
|
---|
4 | * Just Standard Profile Kernel
|
---|
5 | *
|
---|
6 | * Copyright (C) 2000-2003 by Embedded and Real-Time Systems Laboratory
|
---|
7 | * Toyohashi Univ. of Technology, JAPAN
|
---|
8 | *
|
---|
9 | * Copyright (C) 2005-2007 by Y.D.K.Co.,LTD Technologies company
|
---|
10 | *
|
---|
11 | * ä¸è¨è使¨©è
|
---|
12 | ã¯ï¼ä»¥ä¸ã® (1)ã(4) ã®æ¡ä»¶ãï¼Free Software Foundation
|
---|
13 | * ã«ãã£ã¦å
|
---|
14 | ¬è¡¨ããã¦ãã GNU General Public License ã® Version 2 ã«è¨
|
---|
15 | * è¿°ããã¦ããæ¡ä»¶ãæºããå ´åã«éãï¼æ¬ã½ããã¦ã§ã¢ï¼æ¬ã½ããã¦ã§ã¢
|
---|
16 | * ãæ¹å¤ãããã®ãå«ãï¼ä»¥ä¸åãï¼ã使ç¨ã»è¤è£½ã»æ¹å¤ã»åé
|
---|
17 | å¸ï¼ä»¥ä¸ï¼
|
---|
18 | * å©ç¨ã¨å¼ã¶ï¼ãããã¨ãç¡åã§è¨±è«¾ããï¼
|
---|
19 | * (1) æ¬ã½ããã¦ã§ã¢ãã½ã¼ã¹ã³ã¼ãã®å½¢ã§å©ç¨ããå ´åã«ã¯ï¼ä¸è¨ã®èä½
|
---|
20 | * 権表示ï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãï¼ãã®ã¾ã¾ã®å½¢ã§ã½ã¼
|
---|
21 | * ã¹ã³ã¼ãä¸ã«å«ã¾ãã¦ãããã¨ï¼
|
---|
22 | * (2) æ¬ã½ããã¦ã§ã¢ãï¼ã©ã¤ãã©ãªå½¢å¼ãªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
23 | * ç¨ã§ããå½¢ã§åé
|
---|
24 | å¸ããå ´åã«ã¯ï¼åé
|
---|
25 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨
|
---|
26 | * è
|
---|
27 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨
|
---|
28 | * ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
29 | * (3) æ¬ã½ããã¦ã§ã¢ãï¼æ©å¨ã«çµã¿è¾¼ããªã©ï¼ä»ã®ã½ããã¦ã§ã¢éçºã«ä½¿
|
---|
30 | * ç¨ã§ããªãå½¢ã§åé
|
---|
31 | å¸ããå ´åã«ã¯ï¼æ¬¡ã®ããããã®æ¡ä»¶ãæºããã
|
---|
32 | * ã¨ï¼
|
---|
33 | * (a) åé
|
---|
34 | å¸ã«ä¼´ãããã¥ã¡ã³ãï¼å©ç¨è
|
---|
35 | ããã¥ã¢ã«ãªã©ï¼ã«ï¼ä¸è¨ã®è
|
---|
36 | * 使¨©è¡¨ç¤ºï¼ãã®å©ç¨æ¡ä»¶ããã³ä¸è¨ã®ç¡ä¿è¨¼è¦å®ãæ²è¼ãããã¨ï¼
|
---|
37 | * (b) åé
|
---|
38 | å¸ã®å½¢æ
|
---|
39 | ãï¼å¥ã«å®ããæ¹æ³ã«ãã£ã¦ï¼TOPPERSããã¸ã§ã¯ãã«
|
---|
40 | * å ±åãããã¨ï¼
|
---|
41 | * (4) æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´æ¥çã¾ãã¯éæ¥çã«çãããããªãæ
|
---|
42 | * 害ãããï¼ä¸è¨è使¨©è
|
---|
43 | ããã³TOPPERSããã¸ã§ã¯ããå
|
---|
44 | 責ãããã¨ï¼
|
---|
45 | *
|
---|
46 | * æ¬ã½ããã¦ã§ã¢ã¯ï¼ç¡ä¿è¨¼ã§æä¾ããã¦ãããã®ã§ããï¼ä¸è¨è使¨©è
|
---|
47 | ã
|
---|
48 | * ãã³TOPPERSããã¸ã§ã¯ãã¯ï¼æ¬ã½ããã¦ã§ã¢ã«é¢ãã¦ï¼ãã®é©ç¨å¯è½æ§ã
|
---|
49 | * å«ãã¦ï¼ãããªãä¿è¨¼ãè¡ããªãï¼ã¾ãï¼æ¬ã½ããã¦ã§ã¢ã®å©ç¨ã«ããç´
|
---|
50 | * æ¥çã¾ãã¯éæ¥çã«çãããããªãæå®³ã«é¢ãã¦ãï¼ãã®è²¬ä»»ãè² ããªãï¼
|
---|
51 | *
|
---|
52 | * @(#) $Id: sys_support.S,v 1.2 2007/05/21 01:33:50 honda Exp $
|
---|
53 | */
|
---|
54 |
|
---|
55 | #define _MACRO_ONLY
|
---|
56 | #include "jsp_kernel.h"
|
---|
57 | #include <ns9360.h>
|
---|
58 |
|
---|
59 | /* ããã»ããµã¢ã¼ã */
|
---|
60 | Mode_SVC = 0x13
|
---|
61 |
|
---|
62 | /* ã¹ãã¼ã¿ã¹ã¬ã¸ã¹ã¿å²ãè¾¼ã¿bit */
|
---|
63 | I_Bit = 0x80
|
---|
64 | F_Bit = 0x40
|
---|
65 |
|
---|
66 | /* BBUS reset register */
|
---|
67 | BBUS_RESET_BASE = 0x90600000
|
---|
68 |
|
---|
69 |
|
---|
70 | /*
|
---|
71 | * ä½ã¬ãã«ã®ã¿ã¼ã²ããã·ã¹ãã ä¾åã®åæå
|
---|
72 | *
|
---|
73 | * ã¹ã¿ã¼ãã¢ããã¢ã¸ã¥ã¼ã«ã®ä¸ã§ï¼ã¡ã¢ãªåæåã®åã«å¼ã³åºãããï¼
|
---|
74 | */
|
---|
75 |
|
---|
76 | .text
|
---|
77 | .align 2
|
---|
78 | .global hardware_init_hook
|
---|
79 | hardware_init_hook:
|
---|
80 |
|
---|
81 | /*
|
---|
82 | * NS9360ä¾åã®åæå
|
---|
83 | */
|
---|
84 | /*
|
---|
85 | * bbus_reset
|
---|
86 | */
|
---|
87 | mov r0, #0x0
|
---|
88 | ldr r0, =BBUS_RESET_BASE
|
---|
89 | mov r1, #0x0
|
---|
90 | str r1, [r0, #0]
|
---|
91 |
|
---|
92 | /*
|
---|
93 | * CSãGPIO Initial
|
---|
94 | */
|
---|
95 | stmfd sp!, {r4 - r11,lr} /* ã¬ã¸ã¹ã¿ã®ä¿å */
|
---|
96 | bl cpu_CsGpioInit
|
---|
97 | ldmfd sp!,{r4 - r11,lr}
|
---|
98 |
|
---|
99 | /*----*/
|
---|
100 | init_done:
|
---|
101 | mov pc, lr
|
---|
102 |
|
---|
103 |
|
---|
104 | /*
|
---|
105 | *
|
---|
106 | * å²è¾¼ã¿ã®åºå
|
---|
107 | ¥ãå£å¦ç
|
---|
108 | *
|
---|
109 | */
|
---|
110 | .text
|
---|
111 | .align 4
|
---|
112 | .global IRQ_Handler
|
---|
113 | IRQ_Handler:
|
---|
114 |
|
---|
115 | /*
|
---|
116 | * å²è¾¼ã¿ã¢ã¼ã
|
---|
117 | *
|
---|
118 | * cpsrãspsr_irqã«å¾©å¸°å
|
---|
119 | ãr14_irq(lp)ã«å
|
---|
120 | ¥ãï¼
|
---|
121 | * spsr_irqã¨r14_irqã¨r13(sp)_irqã r14,r13ã¨ãªãï¼
|
---|
122 | */
|
---|
123 |
|
---|
124 | /*
|
---|
125 | * ã¿ã¹ã¯ã®å使ã¢ã¼ã(ã¹ã¼ãã¼ãã¤ã¶ã¼ã¢ã¼ã)ã¸
|
---|
126 | */
|
---|
127 | mov sp,#(CPSR_SVC | CPSR_FIQ_BIT | CPSR_IRQ_BIT)
|
---|
128 | msr cpsr_all, sp
|
---|
129 | stmfd sp!, {r0-r3,ip,lr,pc} /* pcã¯ããã¼ */
|
---|
130 |
|
---|
131 |
|
---|
132 | /*
|
---|
133 | * spsrã¨æ»ãçªå°ãåå¾ããããã«IRQã¢ã¼ãã¸
|
---|
134 | */
|
---|
135 | mov r0,#(CPSR_IRQ | CPSR_FIQ_BIT | CPSR_IRQ_BIT)
|
---|
136 | msr cpsr,r0
|
---|
137 | sub r0,lr,#4
|
---|
138 | mrs r1,spsr
|
---|
139 |
|
---|
140 |
|
---|
141 | /*
|
---|
142 | * ã¹ã¼ãã¼ãã¤ã¶ã¼ã¢ã¼ãã«
|
---|
143 | */
|
---|
144 | and r2, r1, #CPSR_FIQ_BIT /* FIQãããã®ç¶æ¿ */
|
---|
145 | orr r2, r2, #(CPSR_SVC|CPSR_IRQ_BIT)
|
---|
146 | msr cpsr, r2
|
---|
147 | str r0, [sp,#0x18] /* Store pc */
|
---|
148 | stmfd sp!,{r1} /* spsr */
|
---|
149 |
|
---|
150 |
|
---|
151 | /*
|
---|
152 | * å¤éå²ãè¾¼ã¿ãå¤å®
|
---|
153 | */
|
---|
154 | ldr r2, =interrupt_count
|
---|
155 | ldr r3, [r2]
|
---|
156 | add r0,r3,#1
|
---|
157 | str r0, [r2]
|
---|
158 | cmp r3, #0x00
|
---|
159 |
|
---|
160 | moveq r2,sp /* ãã¹ãå²ãè¾¼ã¿ã§ãªãå ´å */
|
---|
161 | ldreq sp,=STACKTOP /* ã¹ã¿ãã¯ã®å¤æ´ */
|
---|
162 | stmeqfd sp!,{r2} /* ã¿ã¹ã¯ã¹ã¿ãã¯ã®ä¿å */
|
---|
163 |
|
---|
164 | /*
|
---|
165 | * å²ãè¾¼ã¿è¦å ã®å¤å®ï¼
|
---|
166 | * INT_IDã®èªã¿è¾¼ã¿ï¼(ããã«ããå¿
|
---|
167 | è¦ã¯ãªãï¼)
|
---|
168 | */
|
---|
169 |
|
---|
170 | ldr r3, =ISRADDR_REG
|
---|
171 | ldr r0, [r3] /* å²ãè¾¼ã¿ãã¯ã¿ã®èªã¿åºã */
|
---|
172 |
|
---|
173 | /*
|
---|
174 | * æªå®ç¾©ã®å²è¾¼ã¿ããã§ãã¯
|
---|
175 | */
|
---|
176 | cmp r0, #0x00
|
---|
177 | beq undefined_interrupt
|
---|
178 |
|
---|
179 | /*
|
---|
180 | * å²ãè¾¼ã¿è¨±å¯
|
---|
181 | */
|
---|
182 | mrs r2, cpsr
|
---|
183 | and r2, r2, #~CPSR_IRQ_BIT /* å²è¾¼ã¿è¨±å¯ */
|
---|
184 | msr cpsr,r2
|
---|
185 |
|
---|
186 | /*
|
---|
187 | * Call Handler
|
---|
188 | */
|
---|
189 | mov lr, pc
|
---|
190 | mov pc, r0
|
---|
191 |
|
---|
192 | /*
|
---|
193 | * å²ãè¾¼ã¿ç¦æ¢
|
---|
194 | */
|
---|
195 | mrs r2, cpsr
|
---|
196 | and r2, r2, #CPSR_FIQ_BIT /* FIQãããã®ç¶æ¿ */
|
---|
197 | orr r2, r2, #(CPSR_SVC|CPSR_IRQ_BIT)
|
---|
198 | msr cpsr,r2
|
---|
199 |
|
---|
200 | /*
|
---|
201 | * å²è¾¼ã¿ãã¹ãåæ°(interrupt_count) ãã¯ãªã¡ã³ã
|
---|
202 | */
|
---|
203 | ldr r2, =interrupt_count
|
---|
204 | ldr r1, [r2]
|
---|
205 | sub r3, r1, #1
|
---|
206 | str r3, [r2]
|
---|
207 | cmp r3, #0x00
|
---|
208 | bne return_to_task_irq
|
---|
209 |
|
---|
210 | /*
|
---|
211 | * å²è¾¼ã¿ãã¹ããç¡ãã®ã§ãå
|
---|
212 | ¨ã¦ã®ãã¹ã¯ãã¯ãªã¢
|
---|
213 | */
|
---|
214 | ldr r2, =ISRADDR_REG
|
---|
215 | str r0, [r2] /* å²è¾¼ã¿ãã¹ã¯ã¯ãªã¢ */
|
---|
216 | /*
|
---|
217 | * ã¿ã¹ã¯ã¹ã¿ãã¯ã®å¾©å¸°
|
---|
218 | */
|
---|
219 | ldmfd sp!,{r0}
|
---|
220 | mov sp, r0
|
---|
221 |
|
---|
222 | ldr r1, =reqflg /* Check reqflg */
|
---|
223 | ldr r0, [r1]
|
---|
224 | cmp r0, #0
|
---|
225 | beq return_to_task_irq
|
---|
226 | mov r0, #0
|
---|
227 | str r0, [r1] /* Clear reqflg */
|
---|
228 | b ret_int
|
---|
229 |
|
---|
230 | return_to_task_irq:
|
---|
231 | /*
|
---|
232 | * 復帰å¦ç
|
---|
233 | * å²ãè¾¼ã¿è¨±å¯ã¨ãªããã¿ã¹ã¯ã³ã³ããã¹ãä¸ã«ä¿åãã¦ããããï¼
|
---|
234 | * åé¡ã¯ãªã
|
---|
235 | */
|
---|
236 | ldmfd sp!,{r1} /* CPSRã®å¾©å¸°å¦ç */
|
---|
237 | mrs r2, cpsr /* FIQãç¶æ¿ */
|
---|
238 | and r2, r2, #CPSR_FIQ_BIT
|
---|
239 | and r1, r1, #~CPSR_FIQ_BIT
|
---|
240 | orr r1, r1, r2
|
---|
241 | msr spsr, r1
|
---|
242 | ldmfd sp!,{r0-r3,ip,lr,pc}^ /*ã¿ã¹ã¯å¾©å¸° + å²è¾¼ã¿è¨±å¯ */
|
---|
243 |
|
---|
244 | /*
|
---|
245 | * æªå®ç¾©ã®å²è¾¼ã¿ãå
|
---|
246 | ¥ã£ãã¨ãã«å¼ã³åºã
|
---|
247 | */
|
---|
248 | undefined_interrupt:
|
---|
249 | b undef_interrupt
|
---|
250 |
|
---|
251 |
|
---|
252 | /*
|
---|
253 | * ãã£ãã·ã¥å¶å¾¡é¢ä¿
|
---|
254 | * UW cpuEnableICache( void );
|
---|
255 | * UW cpuEnableDCache( void );
|
---|
256 | * UW cpuEnableMMU( UW tlbaddr );
|
---|
257 | * UW cpuDCache_Line_Invalid( UW mva );
|
---|
258 | * UW cpuDCache_Line_Flush( UW mva );
|
---|
259 | * UW cpuDCache_Line_FlushInalid( UW mva );
|
---|
260 | * UW cpuDCache_DrainWriteBuffer( void );
|
---|
261 | */
|
---|
262 |
|
---|
263 |
|
---|
264 | .global cpuEnableICache, cpuEnableDCache
|
---|
265 | .global cpuEnableMMU
|
---|
266 | .global cpuDCache_Line_Invalid, cpuDCache_Line_Flush
|
---|
267 | .global cpuDCache_Line_FlushInvalid, cpuDCache_DrainWriteBuffer
|
---|
268 |
|
---|
269 |
|
---|
270 | #define CP15_ICACHE 0x1000
|
---|
271 | #define CP15_DCACHE 0x0004
|
---|
272 | #define CP15_MMU 0x0001
|
---|
273 |
|
---|
274 |
|
---|
275 | /*
|
---|
276 | * CP15-R1ã®I-cache bit(b12)=1 ã«ããã
|
---|
277 | * 弿°ãªã
|
---|
278 | */
|
---|
279 | cpuEnableICache:
|
---|
280 | mcr p15, 0, r0, c7, c5, 0 /* ICache invalidate */
|
---|
281 | nop
|
---|
282 | nop
|
---|
283 | nop
|
---|
284 | nop
|
---|
285 | nop
|
---|
286 | nop
|
---|
287 | nop
|
---|
288 | nop
|
---|
289 | mrc p15, 0, r0, c1, c0, 0 /* CP15 R1 */
|
---|
290 | orr r0, r0, #CP15_ICACHE /* I-Cache enable */
|
---|
291 | mcr p15, 0, r0, c1, c0, 0 /* Set CP15 R1 I-cache */
|
---|
292 | mov pc, lr
|
---|
293 |
|
---|
294 |
|
---|
295 | /*
|
---|
296 | * CP15-R7ã§Dcache invalidate 宿½å¾ã«CP15-R1ã®D-cache bit(b2)=1ã«ããã
|
---|
297 | * 弿°ãªãã
|
---|
298 | */
|
---|
299 | cpuEnableDCache:
|
---|
300 | mcr p15, 0, r0, c7, c6, 0 /* DC all invalidate */
|
---|
301 | mrc p15, 0, r0, c1, c0, 0 /* CP15 R1 */
|
---|
302 | orr r0, r0, #CP15_DCACHE /* D-Cache enable */
|
---|
303 | mcr p15, 0, r0, c1, c0, 0 /* Set CP15 R1 D-cache */
|
---|
304 | mov pc,lr
|
---|
305 |
|
---|
306 |
|
---|
307 | /*
|
---|
308 | * CP15-R1ã®MMU bit(bit0)=1ã«ãããTLBè¨å®å¾ã«TBLã¢ãã¬ã¹ã弿°ã«ã³ã¼ã«ããã
|
---|
309 | * r0:TLB address
|
---|
310 | */
|
---|
311 | cpuEnableMMU:
|
---|
312 | mcr p15, 0, r0, c2, c0, 0 /* Set CP15 R2 TLB pointer */
|
---|
313 | mov r0, #0 /* */
|
---|
314 | mvn r0, r0 /* all domain is manager */
|
---|
315 | mcr p15, 0, r0, c3, c0, 0 /* set Domain access (CP15 R3) */
|
---|
316 |
|
---|
317 | mrc p15, 0, r0, c1, c0, 0 /* CP15 R1 */
|
---|
318 | orr r0, r0, #CP15_MMU /* MMU enable */
|
---|
319 | mcr p15, 0, r0, c1, c0, 0 /* Set CP15 R1 MMU enable */
|
---|
320 | mov pc,lr
|
---|
321 |
|
---|
322 |
|
---|
323 | /*
|
---|
324 | * CP15-R7ã®Invalidate DCache single entry(MVA)ãå®è¡ããã
|
---|
325 | * r0:MVA
|
---|
326 | */
|
---|
327 | cpuDCache_Line_Invalid:
|
---|
328 | mcr p15, 0, r0, c7, c6, 1 /* DC invalidate single entry(MVA) */
|
---|
329 | mov pc,lr
|
---|
330 |
|
---|
331 |
|
---|
332 | /*
|
---|
333 | * CP15-R7ã®Clean DCache single entry(MVA)ãå®è¡ããã
|
---|
334 | * r0:MVA
|
---|
335 | */
|
---|
336 | cpuDCache_Line_Flush:
|
---|
337 | mcr p15, 0, r0, c7, c10, 1 /* DC clean single entry(MVA) */
|
---|
338 | mov pc,lr
|
---|
339 |
|
---|
340 |
|
---|
341 | /*
|
---|
342 | * CP15-R7ã®Clean & Invalidate DCache single entry(MVA)ãå®è¡ããã
|
---|
343 | * r0:MVA
|
---|
344 | */
|
---|
345 | cpuDCache_Line_FlushInvalid:
|
---|
346 | mcr p15, 0, r0, c7, c14, 1 /* DC clean single entry(MVA) */
|
---|
347 | mov pc,lr
|
---|
348 |
|
---|
349 |
|
---|
350 | /*
|
---|
351 | * CP15-R7ã®Drain write bufferãå®è¡ããã
|
---|
352 | */
|
---|
353 | cpuDCache_DrainWriteBuffer:
|
---|
354 | mcr p15, 0, r0, c7, c10, 4 /* Drain write buffer */
|
---|
355 | mov pc,lr
|
---|
356 |
|
---|